基于QuartusII的数字时钟的设计_第1页
基于QuartusII的数字时钟的设计_第2页
基于QuartusII的数字时钟的设计_第3页
基于QuartusII的数字时钟的设计_第4页
基于QuartusII的数字时钟的设计_第5页
已阅读5页,还剩25页未读 继续免费阅读

下载本文档

版权说明:本文档由用户提供并上传,收益归属内容提供方,若内容存在侵权,请进行举报或认领

文档简介

1、沈阳理工大学课程设计论文基于QuartusII的数字时钟的设计摘 要QuartusII是Altera公司的综合性PLD/FPGA开发软件,支持原理图、VHDL、VerilogHDL以及AHDL等多种设计输入形式,内嵌自有的综合器以及仿真器,可以完成从设计输入到硬件配置的完整PLD设计流程。QuartusII使用户可以充分利用成熟的模块,简化了设计的复杂性,加快了设计速度。对第三方EDA工具的良好支持也使用户可以在设计流程的各个阶段使用熟悉的第三方EDA工具。数字钟是一种用数字电路实现时、分、秒计时的装置,与机械实施中相比具有更高的准确性和直观性,且无机械装置,具有更长的使用寿命,已得到了广泛的

2、使用。在对EDA的课程有了初步的了解并掌握Quartus II软件的初步应用之后,我们决定将课题设置为应用Quartus II软件,设计出一个时间可调,并可以通过LED七段共阴极数码管来显示时、分、秒的简易数字钟。关键词:QuartusII;VHDL;EDA;数字钟 SummaryQuartusII is Altera company comprehensive PLD/FPGA development software, support principle diagram, VHDL, VerilogHDL and AHDL design input in the form of embed

3、ded own comprehensive device simulators, and can be done from the design input to the hardware configuration of the complete PLD design process.QuartusII allow users to take full advantage of mature modules, simplifies the design complexity, speed up the design.Good support for third-party EDA tools

4、 also allow users to use in the different stages of the design process is familiar with third-party EDA tools.Digital clock is a kind of when using a digital circuit implementation, minutes and seconds timing device, a higher accuracy compared with the implementation of the mechanical and intuitive,

5、 and no mechanical device, has a longer service life, has been widely used.In the course of EDA have a preliminary understanding and mastering the Quartus II software after the initial application, we decided to set the topic for the application of the Quartus II software, design a time is adjustabl

6、e, and can be through the 7 common cathode LED digital tube display hours, minutes and seconds of simple digital clock.Keywords:QuartusII;VHDL;EDA;digital clock目录摘要1绪论51.课程设计的目的与作用.72.设计任务.73.QuartusII软件介绍74.相关理论.84.1 理论.84.2 器件.85. 系统设计.85.1 总体.85.2 各模块.95.2.1 顶层模块.95.2.2 十进制计数器模块.95.2.3 六进制计数器模块10

7、5.2.4 二十四进制计数器模块105.2.5 7段LED显示驱动模块116. 硬件设计.116.1 顶层实体图.116.2 各模块实体图.126.2.1 十进制计数器模块126.2.2 六进制计数器模块126.2.3 二十四进制计数器模块136.2.4 7段LED显示驱动模块13 6.3 总体实体图.147. 流程图设计.158.模块设计实现.168.1建立顶层模块168.1.1新建dianzizhong.工程168.1.2建立VHDL源程序.168.2建立十进制计数器模块188.2.1新建CNT10.工程.188.2.2建立VHDL源程序188.3建立六进制计数器模块198.3.1新建CN

8、T6.工程.198.3.2建立VHDL源程序198.4建立二十四进制计数器模块208.4.1新建CNT24.工程.208.4.2建立VHDL源程序208.5建立7段LED显示驱动模块.218.5.1新建LED_DRIV.工程218.5.2建立VHDL源程序229.仿真调试结果分析.229.1 顶层模块的编译与波形仿真.229.2 十进制计数器模块的编译与波形仿真.239.3 六进制计数器模块的编译与波形仿真.249.4 二十四进制计数器模块的编译与波形仿真.259.5 7段LED显示驱动模块的编译与波形仿真.2610. 结论.2711. 设计总结和体会.2712. 致谢.2813. 参考文献.

9、29绪论1. 研究的意义在快速发展的年代,时间对于人们来说越来越宝贵,在快节奏的生活中,人们往往会忘记了时间,一旦在一些重要的场合忘记了时间,将会带来重大的损失。因此我们需要一个定时系统来提醒忙碌的人,数字钟无疑是一个极佳的选择。数字钟是一种用数字电路实现时、分、秒计时的装置,与机械实施中相比具有更高的准确性和直观性,且无机械装置,具有更长的使用寿命,已得到了广泛的使用。数字钟已成为人们日常生活中不可缺少的生活必需品,广泛的应用于家庭以及车站、码头、剧场办公室等公共场所,给人们的生活、学习、工作、娱乐带来了极大的方便。2. 国内外研究现状数字钟一般由振荡器,分频器,译码器,显示器等部分组成,这

10、些都是数字电路中最基本的,应用最广的电路。当前市场上已有现成数字钟集成电路芯片出售,价格较便宜由于数字集成电路技术的发展,采用了先进稳定的石英振荡技术,是数字钟具有走时准确,性能稳定,携带方便等特点,是目前人们生活和工作不可或缺的报时用品。然而,近些年来,随着科技的发展和进步,人们对数字钟的要求也越来越高,传统的简易的功能单一的数字钟已不能满足人们的需求。新出现的多功能时钟不管在性能上还是在样式上都发生了质的变化,有电子闹钟、数字闹钟等等。而且在功能方面,也大大地扩展了钟表原先的报时功能。研制出了具有诸如定时自动报警、按时自动打铃、时间程序自动控制、定时广播、自动起闭路灯、定时开关烘箱、通断动

11、力设备、甚至各种定时电气的自动启用等功能的数字时钟,给人们带来了极大的便利。3. 研究思路和方法本学期,我们学习了EDA的课程,开始掌握Quartus II软件的初步应用。因此,本组成员决定从数字钟这一项目进行展开,应用Quartus II软件,设计出一个时间可调,并可以通过LED七段共阴极数码管来显示时、分、秒的简易数字钟。设计与实践部分基于QuartusII的数字时钟的设计1. 课程设计的目的与作用(1)掌握基于FPGA的数字模块开发方法;(2)掌握QuartusII软件的使用方法;(3)假设外部输入脉冲为1Hz,使用该频率设计一个时间可调,并通过LED七段共阴极数码管能够显示时、分、秒的

12、数字钟。2. 设计任务本次课程设计的任务是利用所学的EDA的理论知识作为分析设计指导,查阅资料书籍,设计出基于QuartusII的数字时钟,并对其用QuartusII软件仿真所设计的程序,并将仿真结果与之前的理论分析计算出的结果进行比较,若无差别,则可认为程序设计合理;若有差别,检查设计程序并做相应的修改,直至理论分析结果与实际仿真结果相同,完成课程设计的设计报告并进行答辩。3. QuartusII软件介绍QuartusII是Altera公司的综合性PLD/FPGA开发软件,支持原理图、VHDL、VerilogHDL以及AHDL等多种设计输入形式,内嵌自有的综合器以及仿真器,可以完成从设计输入

13、到硬件配置的完整PLD设计流程。QuartusII使用户可以充分利用成熟的模块,简化了设计的复杂性,加快了设计速度。对第三方EDA工具的良好支持也使用户可以在设计流程的各个阶段使用熟悉的第三方EDA工具。QuartusII提供了完全集成且与电路结构无关的开发包环境,具有数字逻辑设计的全部特性,包括:可利用原理图、结构框图、VerilogHDL、AHDL和VHDL完成电路描述,并将其保存为设计实体文件。此外,Quartus II 通过和DSP Builder工具与Matlab/Simulink相结合,可以方便地实现各种DSP应用系统;支持Altera的片上可编程系统(SOPC)开发,集系统级设计

14、、嵌入式软件开发、可编程逻辑设计于一体,是一种综合性的开发平台。Maxplus II 作为Altera的上一代PLD设计软件,由于其出色的易用性而得到了广泛的应用。目前Altera已经停止了对Maxplus II 的更新支持,Quartus II 与之相比不仅仅是支持器件类型的丰富和图形界面的改变。Altera在Quartus II 中包含了许多诸如SignalTap II、Chip Editor和RTL Viewer的设计辅助工具,集成了SOPC和HardCopy设计流程,并且继承了Maxplus II 友好的图形界面及简便的使用方法。Altera Quartus II 作为一种可编程逻辑的

15、设计环境, 由于其强大的设计能力和直观易用的接口,越来越受到数字系统设计者的欢迎。4.相关理论4.1 设计理论及原理数字钟从原理上讲是一种典型的数字电路,其中包括了组合逻辑电路和时序电路。本次设计的数字钟在设计时,先对1s的时钟进行计数,当计数达到60次时,输出一个分钟(min)脉冲;当1min的时钟计数达到60次时,输出1个小时(h)脉冲;若1h的时钟计数达到23次时,并且1min的技术达到59次、1s的计数也达到59次,再来1个1s的脉冲,数字钟就自己复位,重新从零开始计时。因此,综上所述,若要完成以上设计,数字钟需由3个计数模块(二十四进制计数器、十进制计数器和六进制计数器)、7段LED

16、驱动显示模块和顶层模块构成。将这些模块进行有机的连接即可实现设计任务。4.2 器件INPUT、OUPUT、CNT6、CNT10、CNT24、LED_DRIV5. 系统设计5.1 总体数字时钟总体shuzizhong.vwf设计连接后的原理图如下所示图5.1 数字钟总体原理图5.2 各模块5.2.1 顶层模块顶层模块dianzizhong.vwf设计、连接、封装后的原理图如下所示图5.2.1顶层模块原理图5.2.2 十进制计数器模块十进制计数器模块CNT10.vwf设计、连接、封装后的原理图如下图5.2.2 十进制计数器原理图5.2.3 六进制计数器模块六进制计数器模块CNT6.vwf设计、连接

17、、封装后的原理图如下图5.2.3 六进制计数器原理图5.2.4 二十四进制计数器模块二十四进制计数器模块CNT24.vwf设计、连接、封装后的原理图如下图5.2.4 二十四进制计数器原理图5.2.5 7段LED显示驱动模块7段LED显示驱动模块LED_DRIV.vwf设计、连接、封装后的原理图如下图5.2.5 7段LED显示驱动模块原理图6. 硬件设计6.1 总体实体图图6.1 数字钟总体实体图6.2 各模块实体图6.2.1 十进制计数器模块十进制计数器模块的实体图如下图所示图6.2.1 十进制计数器实体图6.2.2 六进制计数器模块六进制计数器模块的实体图如下图所示图6.2.2 六进制计数器

18、实体图6.2.3 二十四进制计数器模块二十四进制计数器模块的实体图如下图所示图6.2.3 二十四进制计数器实体图6.2.4 7段LED显示驱动模块7段LED显示驱动模块的实体图如下图所示图6.2.5 7段LED显示驱动模块实体图6.3 总体实体图总体电路的实体图如下图所示图6.3 总体实体图7. 流程图设计图7 数字钟设计的流程图8.模块设计实现8.1建立顶层模块8.1.1新建dianzizhong.工程运行QuartusII软件,执行菜单命令“File” “New Project Wizard”,在弹出的“New Project Wizard”对话框里选择项目和文件的保存路径输入项目名称及文

19、件名称dianzizhong执行菜单命令“File” “New”,在“New”对话框的“Design File”项中选择“VHDL File” 单击“OK”按钮在VHDL程序编辑窗口中输入顶层模块VHDL程序保存为“dianzizhong.vhd”。8.1.2建立VHDL源程序顶层模块程序的实体中应定义时钟脉冲输入端(CLK)、设置时间使能端(SET)、时间调整输入端(包括时、分、秒的高位和低位)、时钟数据显示输出端(包括时、分、秒的高位和低位)。由于十进制计数模块和六进制计数模块会产生技术溢出信号(CARRY_OUT),而这些溢出信号有可能作为下一计数模块的时钟输入脉冲(CLK),因此在顶层

20、模块程序的结构体中需要定义相应的暂存计数溢出信号(CARRY1CARRY4)。3个计数模块的输出将为4位,这些4位输出的数据作为LED驱动模块的显示内容,所以也需定义一些4位输出信号。顶层模块程序编写如下:LIBRARY IEEE;USE IEEE.STD_LOGIC_1164.ALL;ENTITY dianzizhong IS PORT(CLK:IN STD_LOGIC; SET:IN STD_LOGIC; DIN_S_L:IN STD_LOGIC_VECTOR(3 DOWNTO 0); DIN_S_H:IN STD_LOGIC_VECTOR(3 DOWNTO 0); DIN_M_L:IN

21、STD_LOGIC_VECTOR(3 DOWNTO 0); DIN_M_H:IN STD_LOGIC_VECTOR(3 DOWNTO 0); DIN_H_L:IN STD_LOGIC_VECTOR(3 DOWNTO 0); DIN_H_H:IN STD_LOGIC_VECTOR(3 DOWNTO 0); CQ_S_L:OUT STD_LOGIC_VECTOR(6 DOWNTO 0); CQ_S_H:OUT STD_LOGIC_VECTOR(6 DOWNTO 0); CQ_M_L:OUT STD_LOGIC_VECTOR(6 DOWNTO 0); CQ_M_H:OUT STD_LOGIC_VEC

22、TOR(6 DOWNTO 0); CQ_H_L:OUT STD_LOGIC_VECTOR(6 DOWNTO 0); CQ_H_H:OUT STD_LOGIC_VECTOR(6 DOWNTO 0) );END dianzizhong;ARCHITECTURE ART OF dianzizhong ISCOMPONENT CNT10 PORT( CLK:IN STD_LOGIC; SET:IN STD_LOGIC; DIN:IN STD_LOGIC_VECTOR(3 DOWNTO 0); CQ:OUT STD_LOGIC_VECTOR(3 DOWNTO 0); CARRY_OUT:OUT STD_

23、LOGIC);END COMPONENT CNT10;COMPONENT CNT6 PORT( CLK:IN STD_LOGIC; SET:IN STD_LOGIC; DIN:IN STD_LOGIC_VECTOR(3 DOWNTO 0); CQ:OUT STD_LOGIC_VECTOR(3 DOWNTO 0); CARRY_OUT:OUT STD_LOGIC);END COMPONENT CNT6;COMPONENT CNT24PORT( CLK:IN STD_LOGIC; SET:IN STD_LOGIC; DIN_H:IN STD_LOGIC_VECTOR(3 DOWNTO 0); DI

24、N_L:IN STD_LOGIC_VECTOR(3 DOWNTO 0); CQ_H:OUT STD_LOGIC_VECTOR(3 DOWNTO 0); CQ_L:OUT STD_LOGIC_VECTOR(3 DOWNTO 0);END COMPONENT CNT24;COMPONENT LED_DRIV IS PORT(DIN:IN STD_LOGIC_VECTOR(3 DOWNTO 0); DOUT:OUT STD_LOGIC_VECTOR(6 DOWNTO 0) );END COMPONENT LED_DRIV; SIGNAL CARRY1:STD_LOGIC; SIGNAL CARRY2

25、:STD_LOGIC; SIGNAL CARRY3:STD_LOGIC; SIGNAL CARRY4:STD_LOGIC; SIGNAL CQI_S_L:STD_LOGIC_VECTOR(3 DOWNTO 0); SIGNAL CQI_S_H:STD_LOGIC_VECTOR(3 DOWNTO 0); SIGNAL CQI_M_L:STD_LOGIC_VECTOR(3 DOWNTO 0); SIGNAL CQI_M_H:STD_LOGIC_VECTOR(3 DOWNTO 0); SIGNAL CQI_H_L:STD_LOGIC_VECTOR(3 DOWNTO 0); SIGNAL CQI_H_

26、H:STD_LOGIC_VECTOR(3 DOWNTO 0); BEGIN U0:CNT10 PORT MAP(CLK=CLK,SET=SET,DIN=DIN_S_L, CQ=CQI_S_L,CARRY_OUT=CARRY1); U2:CNT6 PORT MAP(CLK=CARRY1,SET=SET,DIN=DIN_S_H, CQ=CQI_S_H,CARRY_OUT=CARRY2); U3:CNT10 PORT MAP(CLK=CARRY2,SET=SET,DIN=DIN_M_L, CQ=CQI_M_L,CARRY_OUT=CARRY3); U4:CNT6 PORT MAP(CLK=CARRY

27、3,SET=SET,DIN=DIN_M_H, CQ=CQI_M_H,CARRY_OUT=CARRY4); U5:CNT24 PORT MAP(CLK=CARRY4,SET=SET,DIN_H=DIN_H_H, DIN_L=DIN_H_L,CQ_H=CQI_H_H,CQ_L=CQI_H_L); U6:LED_DRIV PORT MAP(DIN=CQI_S_L,DOUT=CQ_S_L); U7:LED_DRIV PORT MAP(DIN=CQI_S_H,DOUT=CQ_S_H); U8:LED_DRIV PORT MAP(DIN=CQI_M_L,DOUT=CQ_M_L); U9:LED_DRIV

28、PORT MAP(DIN=CQI_M_H,DOUT=CQ_M_H); U10:LED_DRIV PORT MAP(DIN=CQI_H_L,DOUT=CQ_H_L); U11:LED_DRIV PORT MAP(DIN=CQI_H_H,DOUT=CQ_H_H); END ART;8.2建立十进制计数器模块8.2.1新建CNT10.工程运行QuartusII软件,执行菜单命令“File” “New Project Wizard”,在弹出的“New Project Wizard”对话框里选择项目和文件的保存路径输入项目名称及文件名称CNT10。执行菜单命令“File” “New”,在“New”对话框

29、的“Design File”项中选择“VHDL File” 单击“OK”按钮在VHDL程序编辑窗口中输入顶层模块VHDL程序保存为“CNT10.vhd”。8.2.2建立VHDL源程序使用VHDL编写程序时,在实体中应定义时钟脉冲输入端(CLK)、设置时间使能端(SET)、预置数据输入端(DIN)、计数脉冲输出端CQ和计数脉冲溢出端(CARRY_OUT)。十进制计数器模块程序编写如下:LIBRARY IEEE;USE IEEE.STD_LOGIC_1164.ALL;USE IEEE.STD_LOGIC_UNSIGNED.ALL;ENTITY CNT10 ISPORT( CLK:IN STD_LO

30、GIC; SET:IN STD_LOGIC; DIN:IN STD_LOGIC_VECTOR(3 DOWNTO 0); CQ:OUT STD_LOGIC_VECTOR(3 DOWNTO 0);CARRY_OUT:OUT STD_LOGIC);END CNT10;ARCHITECTURE ART OF CNT10 ISSIGNAL CQI:STD_LOGIC_VECTOR(3 DOWNTO 0);BEGIN PROCESS(CLK,SET,DIN) BEGIN IF SET=1THEN CQI=DIN; CARRY_OUT=0; ELSIF CLKEVENT AND CLK=1THEN IF C

31、QI=1001 THEN CQI=0000; CARRY_OUT=1; ELSE CQI=CQI+1; CARRY_OUT=0; END IF; END IF; END PROCESS; CQ=CQI;END ART;8.3建立六进制计数器模块8.3.1新建CNT6.工程运行QuartusII软件,执行菜单命令“File” “New Project Wizard”,在弹出的“New Project Wizard”对话框里选择项目和文件的保存路径输入项目名称及文件名称CNT6。执行菜单命令“File” “New”,在“New”对话框的“Design File”项中选择“VHDL File” 单击

32、“OK”按钮在VHDL程序编辑窗口中输入顶层模块VHDL程序保存为“CNT6.vhd”。8.3.2建立VHDL源程序使用VHDL编写程序时,在实体中应定义时钟脉冲输入端(CLK)、设置时间使能端(SET)、预置数据输入端(DIN)、计数脉冲输出端CQ和计数脉冲溢出端(CARRY_OUT)。六进制计数器模块程序编写如下:LIBRARY IEEE;USE IEEE.STD_LOGIC_1164.ALL;USE IEEE.STD_LOGIC_UNSIGNED.ALL;ENTITY CNT6 ISPORT( CLK:IN STD_LOGIC; SET:IN STD_LOGIC; DIN:IN STD_

33、LOGIC_VECTOR(3 DOWNTO 0); CQ:OUT STD_LOGIC_VECTOR(3 DOWNTO 0);CARRY_OUT:OUT STD_LOGIC);END CNT6;ARCHITECTURE ART OF CNT6 ISSIGNAL CQI:STD_LOGIC_VECTOR(3 DOWNTO 0);BEGIN PROCESS(CLK,SET,DIN) BEGIN IF SET=1THEN CQI=DIN; CARRY_OUT=0; ELSIF CLKEVENT AND CLK=1THEN IF CQI=0101 THEN CQI=0000; CARRY_OUT=1;

34、ELSE CQI=CQI+1; CARRY_OUT=0; END IF; END IF; END PROCESS; CQ=CQI;END ART;8.4建立二十四进制计数器模块8.4.1新建CNT24.工程运行QuartusII软件,执行菜单命令“File” “New Project Wizard”,在弹出的“New Project Wizard”对话框里选择项目和文件的保存路径输入项目名称及文件名称CNT24。执行菜单命令“File” “New”,在“New”对话框的“Design File”项中选择“VHDL File” 单击“OK”按钮在VHDL程序编辑窗口中输入顶层模块VHDL程序保存

35、为“CNT24.vhd”。8.4.2建立VHDL源程序使用VHDL编写程序时,在实体中应定义时钟脉冲输入端(CLK)、设置时间使能端(SET)、预置数据输入端(DIN_H,DIN_L)、计数脉冲输出端(CQ_H,CQ_L)。二十四进制计数器模块程序编写如下:LIBRARY IEEE;USE IEEE.STD_LOGIC_1164.ALL;USE IEEE.STD_LOGIC_UNSIGNED.ALL;ENTITY CNT24 ISPORT( CLK:IN STD_LOGIC; SET:IN STD_LOGIC; DIN_H:IN STD_LOGIC_VECTOR(3 DOWNTO 0); DI

36、N_L:IN STD_LOGIC_VECTOR(3 DOWNTO 0); CQ_H:OUT STD_LOGIC_VECTOR(3 DOWNTO 0); CQ_L:OUT STD_LOGIC_VECTOR(3 DOWNTO 0);END CNT24;ARCHITECTURE ART OF CNT24 ISSIGNAL CQI_H:STD_LOGIC_VECTOR(3 DOWNTO 0);SIGNAL CQI_L:STD_LOGIC_VECTOR(3 DOWNTO 0);BEGIN PROCESS(CLK,SET,DIN_H,DIN_L) BEGIN IF SET=1THEN CQI_H=DIN_

37、H; CQI_L=DIN_L; ELSIF CLKEVENT AND CLK=1THEN IF(CQI_H=0010AND CQI_L=0011) THEN CQI_H=0000; CQI_L=0000; ELSIF(CQI_H/=0010AND CQI_L=1001) THEN CQI_H=CQI_H+1; CQI_L=CQI_L+1; ELSE CQI_H=CQI_H; CQI_L=CQI_L+1; END IF; END IF; END PROCESS; CQ_H=CQI_H; CQ_LDOUTDOUTDOUTDOUTDOUTDOUTDOUTDOUTDOUTDOUTNULL; END C

38、ASE; END PROCESS;END ART;9. 仿真调试结果分析9.1顶层模块的编译与波形仿真在“dianzizhong.vhd”程序的编辑界面下,执行菜单命令“Project” “Hierarchy” “Project Top”,将其设置为顶层文件执行菜单命令“Project” “Set as Top-Level Entity”,将其设置为顶层实体。执行菜单命令“Processing” “Start Compilation”,对VHDL程序进行编译。若程序编译通过,在“Message”窗口中会提示“Info:QuartusII Full Compilation was success

39、ful.0errors”,否则需根据“Message”窗口中的错误提示进行VHDL程序的修改。程序编译通过后,执行菜单命令“File” “New”,在“New”对话框的“Verification/Debugging Files”项中选择“Vector Waveform File” 单击“OK”按钮弹出波形图编辑窗口执行菜单命令“View” “Utility Windows” “Nodes Finder” 在“Filter”框中选择“Pins:all” 单击“List”按钮在“Nodes Found”窗口出现了设计工程中的所有端口引脚名用鼠标将输入信号端子和输出信号端子分别拖到波形图编辑窗口内。

40、在波形图编辑窗口中,执行菜单命令“Edit” “End Time” 在弹出的对话框中设置时间为2ms在波形图编辑窗口中设置CLK时钟脉冲、SET信号,并预置相关时间数据保存该波形图文件(保存为“dianzizhong.vwf”)。执行菜单命令“Processing” “Start Simulation”,生成仿真波形。波形如下图所示。图9.1 顶层模块的仿真波形9.2十进制计数器模块的编译与波形仿真在“CNT10.vhd”程序的编辑界面下,执行菜单命令“Project” “Set as Top-Level Entity”,将其设置为顶层实体。执行菜单命令“Processing” “Start

41、Compilation”,对VHDL程序进行编译。若程序编译通过,在“Message”窗口中会提示“Info:QuartusII Full Compilation was successful.0errors”,否则需根据“Message”窗口中的错误提示进行VHDL程序的修改。程序编译通过后,执行菜单命令“File” “New”,在“New”对话框的“Verification/Debugging Files”项中选择“Vector Waveform File” 单击“OK”按钮弹出波形图编辑窗口执行菜单命令“View” “Utility Windows” “Nodes Finder” 将所有

42、的端口引脚导入到“Selected Nodes”窗口单击“OK”按钮设置相应的输入波形保存该波形图文件(保存为“CNT10.vwf”)。由于在dianzizhong.vwf进行仿真时,已经设置了仿真结束时间,所以在此可以不设置仿真结束时间。执行菜单命令“Processing” “Start Simulation”,生成仿真波形。波形如下图所示。图9.2 十进制计数器模块的仿真波形9.3六进制计数器模块的编译与波形仿真在“CNT6.vhd”程序的编辑界面下,执行菜单命令“Project” “Set as Top-Level Entity”,将其设置为顶层实体。执行菜单命令“Processing”

43、 “Start Compilation”,对VHDL程序进行编译。若程序编译通过,在“Message”窗口中会提示“Info:QuartusII Full Compilation was successful.0errors”,否则需根据“Message”窗口中的错误提示进行VHDL程序的修改。程序编译通过后,执行菜单命令“File” “New”,在“New”对话框的“Verification/Debugging Files”项中选择“Vector Waveform File” 单击“OK”按钮弹出波形图编辑窗口执行菜单命令“View” “Utility Windows” “Nodes Finder” 将所有的端口引脚导入到“Selected Nodes”窗口单击“OK”按钮设置相应的输入波形保存该波形图文件(保存为“CNT6.vwf”)。由于在dianzizhong.vwf进行仿真时,已经设置了仿真结束时间,所以在此可以不设置仿真结束时间。执行菜单命令“Processing” “Start Simulation”,生成仿真波形。波形如下图所示。

温馨提示

  • 1. 本站所有资源如无特殊说明,都需要本地电脑安装OFFICE2007和PDF阅读器。图纸软件为CAD,CAXA,PROE,UG,SolidWorks等.压缩文件请下载最新的WinRAR软件解压。
  • 2. 本站的文档不包含任何第三方提供的附件图纸等,如果需要附件,请联系上传者。文件的所有权益归上传用户所有。
  • 3. 本站RAR压缩包中若带图纸,网页内容里面会有图纸预览,若没有图纸预览就没有图纸。
  • 4. 未经权益所有人同意不得将文件中的内容挪作商业或盈利用途。
  • 5. 人人文库网仅提供信息存储空间,仅对用户上传内容的表现方式做保护处理,对用户上传分享的文档内容本身不做任何修改或编辑,并不能对任何下载内容负责。
  • 6. 下载文件中如有侵权或不适当内容,请与我们联系,我们立即纠正。
  • 7. 本站不保证下载资源的准确性、安全性和完整性, 同时也不承担用户因使用这些下载资源对自己和他人造成任何形式的伤害或损失。

评论

0/150

提交评论