




版权说明:本文档由用户提供并上传,收益归属内容提供方,若内容存在侵权,请进行举报或认领
文档简介
1、下一页下一页返回返回上一页上一页退出退出章目录章目录下一页下一页返回返回上一页上一页退出退出章目录章目录下一页下一页返回返回上一页上一页退出退出章目录章目录 下一页下一页返回返回上一页上一页退出退出章目录章目录 下一页下一页返回返回上一页上一页退出退出章目录章目录下一页下一页返回返回上一页上一页退出退出章目录章目录 数制是计数进位制的简称。在数字电路中常用的数制是计数进位制的简称。在数字电路中常用的数制有十进制、二进制、八进制和十六进制。数制有十进制、二进制、八进制和十六进制。(1) 十进制十进制 各个数码处于十进制数的不同数位时各个数码处于十进制数的不同数位时, 所代表的数所代表的数值不同值
2、不同, 即不同数位有不同数位的即不同数位有不同数位的“位权位权”值。整数部值。整数部分从低位至高位每位的权依次为:分从低位至高位每位的权依次为: 100、101 、102, ;小数部分从高位至低位每位的权依次为:小数部分从高位至低位每位的权依次为: 10-1 、 10-2 、10-3。十进制的基数。十进制的基数(底数底数)是是 10 。 如:如:(123.45) 10=1 102+2 101+3 100+4 10-1+5 10-2 下一页下一页返回返回上一页上一页退出退出章目录章目录(2) 二进制二进制 二进制有二进制有 0 和和 1 两个数码,基数是两个数码,基数是2,计数规则,计数规则 “
3、逢二进一逢二进一” 。 二进制数可转换为十进制数,例如二进制数可转换为十进制数,例如 (110101.01)2 = 1 25+1 24+0 23+1 22+0 21+1 20+ 0 2-1 +1 2-2 = (53.25)10(3) 八进制八进制 八进制有八进制有 0 8 八个数码,基数是八个数码,基数是8, 。 八进制数可转换为十进制数,例如八进制数可转换为十进制数,例如 (32.4)8 = 3 81 + 2 80 + 4 8-1 = (26.5)10下一页下一页返回返回上一页上一页退出退出章目录章目录(4) 十六进制十六进制 十六进制有十六进制有 0 9, A(10) , B(11) ,
4、C(12) ,D(13) ,E(14) ,F(15)十六个数码,基数是十六个数码,基数是16,计数规则,计数规则 “逢十六进一逢十六进一” 。 十六进制数可转换为十进制数,例如十六进制数可转换为十进制数,例如 (3B.6)16 = 3 161+ B 160 + 6 16-1 (59.4)102. 十进制数转换为任意进制计数十进制数转换为任意进制计数(1) 十十 二进制转换二进制转换十进制转换为二进制分整数和净小数两部分进行。十进制转换为二进制分整数和净小数两部分进行。 整数部分的转换采取除整数部分的转换采取除2取余法,直到商为零取余法,直到商为零 为止。为止。例如将十进制数例如将十进制数 27
5、.35 转换成二进制数。转换成二进制数。 下一页下一页返回返回上一页上一页退出退出章目录章目录 余数余数 1 (d0) 余数余数 1 (d1) 余数余数 0 (d2) 余数余数 1 (d3) 余数余数 1 (d4)2 272 132 62 32 100.35 2 = 0.7 整数整数0 (d-1) 0.7 2 = 1.4 整数整数1 (d-2) 0.4 2 = 0.8 整数整数0 (d-3) 0.8 2 = 1.6 整数整数1 (d-2) 0.6 2 = 1.2 整数整数1 (d-5) 0.2 2 = 0.4 整数整数0 (d-6) (27.35)10 =(d4d3 d2d1d0.d-1d-2
6、d-3d-4d-5d-6 ) = (11011.010110)2下一页下一页返回返回上一页上一页退出退出章目录章目录例:将十进制数例:将十进制数 27.35 转换成八进制数。转换成八进制数。 (27.35)10 = (33.26)8(0 1 1 0 1 1 . 0 1 0 1 1 0 )2( 3 3 . 2 6 )8(0 0 0 1 1 0 1 1 . 0 1 0 1 1 0 0 0)2( 1 B . 5 8 )16(27.35)10 = (1B.58)16下一页下一页返回返回上一页上一页退出退出章目录章目录 0+3V0-3V0+3V0-3V正脉冲:正脉冲:脉冲跃变后的值比初始值高脉冲跃变后的
7、值比初始值高负脉冲:负脉冲:脉冲跃变后的值比初始值高脉冲跃变后的值比初始值高下一页下一页返回返回上一页上一页退出退出章目录章目录 所谓门就是一种开关,它能按照一定的条件去所谓门就是一种开关,它能按照一定的条件去控制信号的通过或不通过。控制信号的通过或不通过。 门电路的输入和输出之间存在一定的逻辑关系门电路的输入和输出之间存在一定的逻辑关系(因果关系因果关系),所以门电路又称为,所以门电路又称为逻辑门电路逻辑门电路。 基本逻辑关系为基本逻辑关系为三种。三种。 下面通过例子说明逻辑电路的概念及下面通过例子说明逻辑电路的概念及的意义。的意义。下一页下一页返回返回上一页上一页退出退出章目录章目录 Y
8、= A B000101110100ABYBYA下一页下一页返回返回上一页上一页退出退出章目录章目录 Y = A + B000111110110ABY下一页下一页返回返回上一页上一页退出退出章目录章目录101AY0下一页下一页返回返回上一页上一页退出退出章目录章目录下一页下一页返回返回上一页上一页退出退出章目录章目录100VUCC高电平高电平低电平低电平下一页下一页返回返回上一页上一页退出退出章目录章目录 (1) 电路电路(2) 工作原理工作原理输入输入A、B 全为高电平全为高电平“1”,输出输出 Y 为为“1”。输入输入A、B 不全为不全为“1”,输出输出 Y 为为“0”。0001011101
9、00ABY输输 入入输出输出0V0V0V3V3V3V下一页下一页返回返回上一页上一页退出退出章目录章目录逻辑逻辑即:有即:有 0 则则 0 , 全全 1 则则 1 。 Y = A B&ABY000101110100ABY输输 入入输出输出 与门逻辑状态表与门逻辑状态表下一页下一页返回返回上一页上一页退出退出章目录章目录输入输入A、B全为低电平全为低电平“0”,输出输出 Y 为为“0”。输入输入A、B有一个为有一个为“1”,输出输出 Y 为为“1”。11100V0V0V3V3V3V00011101 或门逻辑状态表或门逻辑状态表ABY输输 入入输出输出下一页下一页返回返回上一页上一页退出退
10、出章目录章目录(3) 逻辑关系逻辑关系:逻辑逻辑即:有即:有 1 则则 1 , 全全 0 则则 0 。Y=A+B111000011101 或门逻辑状态表或门逻辑状态表ABY输输 入入输出输出下一页下一页返回返回上一页上一页退出退出章目录章目录(2) 逻辑表达式:逻辑表达式:Y=A0101 1 010AY逻辑符号逻辑符号1AY饱和饱和下一页下一页返回返回上一页上一页退出退出章目录章目录有有 0 则则 1 ,全,全 1 则则 0 。000111100111ABY输输 入入输出输出 或非逻辑状态表或非逻辑状态表Y = A B下一页下一页返回返回上一页上一页退出退出章目录章目录有有 1 则则 0 ,全
11、,全 0 则则 1 。000101100101ABY输输 入入输出输出 或非逻辑状态表或非逻辑状态表Y = A + B 下一页下一页返回返回上一页上一页退出退出章目录章目录&AABY1有有 0 出出 0 ,全全 1 出出 1 。有有 1 出出 1 ,全全 0 出出 0 。Y2下一页下一页返回返回上一页上一页退出退出章目录章目录Y = A.B+C.D逻辑符号逻辑符号下一页下一页返回返回上一页上一页退出退出章目录章目录(三极管三极管三极管逻辑门电路三极管逻辑门电路) TTL门电路是双极型集成电路,与分立元件相门电路是双极型集成电路,与分立元件相比,比,具有速度快、可靠性高和微型化等优点具有
12、速度快、可靠性高和微型化等优点,目前,目前分立元件电路已被集成电路替代。下面介绍集成分立元件电路已被集成电路替代。下面介绍集成 与非门电路的工作原理、特性和参数。与非门电路的工作原理、特性和参数。下一页下一页返回返回上一页上一页退出退出章目录章目录E2E3E1BC下一页下一页返回返回上一页上一页退出退出章目录章目录4.3V钳位钳位2.1V 0 (0.3V)输入全高输入全高 1 输出为低输出为低 0 1VT1R1+Ucc3.6V 1 下一页下一页返回返回上一页上一页退出退出章目录章目录 T5Y R3R5AB CR4R2R1 T3 T4T2+5V T1(0.3V) 1 0 输入有低输入有低 0 输
13、出为高输出为高 1 1V 流过流过 E结的电流结的电流为正向电流为正向电流5VVY 5-0.7-0.7 =3.6V下一页下一页返回返回上一页上一页退出退出章目录章目录00010011101111011001011101011110ABYCY = A B C下一页下一页返回返回上一页上一页退出退出章目录章目录74LS00、74LS20管脚排列示意图管脚排列示意图下一页下一页返回返回上一页上一页退出退出章目录章目录下一页下一页返回返回上一页上一页退出退出章目录章目录下一页下一页返回返回上一页上一页退出退出章目录章目录ABDE允许叠加干扰允许叠加干扰UOFF0.9UOH1231234 Ui 下一页下
14、一页返回返回上一页上一页退出退出章目录章目录AB UON是保证输是保证输出为额定低电平时出为额定低电平时所对应的所对应的最小输入最小输入高电平电压高电平电压。DE1231234 Ui UON下一页下一页返回返回上一页上一页退出退出章目录章目录 下一页下一页返回返回上一页上一页退出退出章目录章目录10 低电平,低电平,&Y11R下一页下一页返回返回上一页上一页退出退出章目录章目录50%50%tpd1tpd22 2p pd d2 2p pd d1 1p pd dttt 输入波形输入波形ui输出波形输出波形uO下一页下一页返回返回上一页上一页退出退出章目录章目录 DE 1 D控制端控制端下一
15、页下一页返回返回上一页上一页退出退出章目录章目录 0 1V1V控制端控制端下一页下一页返回返回上一页上一页退出退出章目录章目录 逻辑符逻辑符号号 0 高阻高阻0 0 1 1 0 1 1 1 1 0 1 11 1 1 0ABEY功能表功能表1E0EABY 下一页下一页返回返回上一页上一页退出退出章目录章目录 1 0 0 A1 B1下一页下一页返回返回上一页上一页退出退出章目录章目录下一页下一页返回返回上一页上一页退出退出章目录章目录 1 0 0 0 0 下一页下一页返回返回上一页上一页退出退出章目录章目录 1 0 0 1 0下一页下一页返回返回上一页上一页退出退出章目录章目录20.4.1 CMO
16、S非门电路非门电路下一页下一页返回返回上一页上一页退出退出章目录章目录T4与与T3并联,并联,T1与与T2 联;联; 当当 AB 都是高电平时都是高电平时,T1 与与 T2 同时导通,同时导通,T4 与与 T3 同时截止;输出同时截止;输出 Y 为为低电平。低电平。 当当AB中有一个是低中有一个是低电平时,电平时,T1与与T2中有一个中有一个截止,截止,T4与与T3中有一个导中有一个导通通,输出输出Y为高电平。为高电平。20. 4. 2 CMOS下一页下一页返回返回上一页上一页退出退出章目录章目录 当当 AB 中有一个是中有一个是高电平时,高电平时,T1 与与 T2 中中有一个导通,有一个导通
17、,T4 与与 T3 中有一个截止,输出中有一个截止,输出 Y 为低电平。为低电平。 当当AB都是低电平时,都是低电平时,T1 与与 T2 同时截止,同时截止,T4 与与 T3 同时导通;输出同时导通;输出 Y 为高电平。为高电平。20. 4. 3 CMOS下一页下一页返回返回上一页上一页退出退出章目录章目录20.4. 3VT Vi i i下一页下一页返回返回上一页上一页退出退出章目录章目录i i20.4. 3VT V下一页下一页返回返回上一页上一页退出退出章目录章目录20.4. 下一页下一页返回返回上一页上一页退出退出章目录章目录下一页下一页返回返回上一页上一页退出退出章目录章目录下一页下一页
18、返回返回上一页上一页退出退出章目录章目录AAAA100011AAAAAAAAAA 01AAAAABBAABBA下一页下一页返回返回上一页上一页退出退出章目录章目录CBABCAAA)()(CBACBA )()(CBACBACABACBA)()()()(CABACBA)()(CABABCBCAA)(BCBCA)(1BCAA+1=1 A A=A.下一页下一页返回返回上一页上一页退出退出章目录章目录110011111100BABABABA列状态表证明:列状态表证明:AB0001101111100100ABBABABABA0000下一页下一页返回返回上一页上一页退出退出章目录章目录证明证明:BAAABA
19、)(A+AB = ABAABABAAABBAA)(BABAA)((3)(4)ABABA)(ABAAB)((5)(6)下一页下一页返回返回上一页上一页退出退出章目录章目录下一页下一页返回返回上一页上一页退出退出章目录章目录 0 0 0 0 C 0 0 1 10 1 0 10 1 1 01 0 0 11 0 1 01 1 0 01 1 1 1下一页下一页返回返回上一页上一页退出退出章目录章目录取取 Y = 1 ( 或或Y = 0 ) 列逻辑式列逻辑式取取 Y = 1 (1) 由逻辑状态表写出逻辑式由逻辑状态表写出逻辑式 对应于对应于Y = 1,一种组合中,输入变量一种组合中,输入变量之间是之间是“
20、与与”关系,关系, 0 0 0 0 C 0 0 1 10 1 0 10 1 1 01 0 0 11 0 1 01 1 0 01 1 1 1下一页下一页返回返回上一页上一页退出退出章目录章目录ABCCBACBACBAY 0 0 0 0 C 0 0 1 10 1 0 10 1 1 01 0 0 11 0 1 01 1 0 01 1 1 1下一页下一页返回返回上一页上一页退出退出章目录章目录下一页下一页返回返回上一页上一页退出退出章目录章目录下一页下一页返回返回上一页上一页退出退出章目录章目录(2)应用应用 与非与非 门构成门构成 或或 门电路门电路(1) 应用应用“与非与非”门构成门构成“与与”门
21、电路门电路由逻辑代数运算法则:由逻辑代数运算法则:ABABY由逻辑代数运算法则:由逻辑代数运算法则:BABABAY下一页下一页返回返回上一页上一页退出退出章目录章目录AY 由逻辑代数运算法则:由逻辑代数运算法则:BABABAY下一页下一页返回返回上一页上一页退出退出章目录章目录例例1:化简化简CABCBACBAABCY)()(BBCABBACCAAC A例例2:化简化简CBCAABY)(AACBCAABCBACACABABCAAB下一页下一页返回返回上一页上一页退出退出章目录章目录BABAA例例3:化简化简CBACBAABCYABCCBACBAABCACBC CBCBA)(CBCBACBABA
22、ABCBACBAY例例4:化简化简下一页下一页返回返回上一页上一页退出退出章目录章目录例例5:化简化简DBCDCBADABABCYDBABCDCBAABCDBCDCBAABDBCDCBAB)(DCBCDABCDBCDAB)(DADBCDCBAABCBCDABCDB下一页下一页返回返回上一页上一页退出退出章目录章目录下一页下一页返回返回上一页上一页退出退出章目录章目录BA0101BABABABABCA00100m01 11 101m3m2m4m5m7m6mAB000m01 11 101m3m2m4m5m7m6mCD0001111012m13m15m14m8m9m11m10m下一页下一页返回返回上
23、一页上一页退出退出章目录章目录ABC001001 11 101111 0 0 0 0 C 0 0 1 10 1 0 10 1 1 01 0 0 11 0 1 01 1 0 01 1 1 1下一页下一页返回返回上一页上一页退出退出章目录章目录ABC001001 11 101111ABCCBACBACBAY下一页下一页返回返回上一页上一页退出退出章目录章目录ABC001001 11 101111ABCCABCBABCAY用卡诺图表示并化简。用卡诺图表示并化简。解:解:1.卡诺图卡诺图2.合并最小项合并最小项3.写出最简写出最简“与或与或”逻辑式逻辑式下一页下一页返回返回上一页上一页退出退出章目录章
24、目录ABC001001 11 101111解:解:三个圈最小项分别为:三个圈最小项分别为:合并最小项合并最小项ABCCBAABCBCACABABC BCACABABACBCY下一页下一页返回返回上一页上一页退出退出章目录章目录00ABC1001 11 101111解:解:CACBYAB0001 11 10CD000111101111DBY CBABCACBACBAY(1)(2)DCBADCBADCBADCBAY下一页下一页返回返回上一页上一页退出退出章目录章目录解:解:DBAYAB0001 11 10CD000111101DBDBCBAAY111111111下一页下一页返回返回上一页上一页退出
25、退出章目录章目录下一页下一页返回返回上一页上一页退出退出章目录章目录确定确定下一页下一页返回返回上一页上一页退出退出章目录章目录Y = Y2 Y3= A AB B AB.A B.A B.A. .A BB下一页下一页返回返回上一页上一页退出退出章目录章目录反演律反演律反演律反演律下一页下一页返回返回上一页上一页退出退出章目录章目录=A BABY001 100111001下一页下一页返回返回上一页上一页退出退出章目录章目录A B.Y = AB AB .ABAB= AB +AB下一页下一页返回返回上一页上一页退出退出章目录章目录=A B=A BABY001 100100111下一页下一页返回返回上一
26、页上一页退出退出章目录章目录101AA=AC +BCY=AC BC 设:设:C = 1封锁封锁打开打开选通选通A信号信号下一页下一页返回返回上一页上一页退出退出章目录章目录001设:设:C= 0选通选通B信号信号B=AC +BCY=AC BC下一页下一页返回返回上一页上一页退出退出章目录章目录 ACBCABY ACBCABY ACBCAB 0 0 0 C 0 0 1 0 1 0 0 1 1 1 0 0 1 0 1 1 1 0 1 1 1 00010111下一页下一页返回返回上一页上一页退出退出章目录章目录 (1) 由逻辑要求,列出逻辑状态表由逻辑要求,列出逻辑状态表 (2) 由逻辑状态表写出逻
27、辑表达由逻辑状态表写出逻辑表达式式 (3) 简化和变换逻辑表达式简化和变换逻辑表达式(4) 画出逻辑图画出逻辑图下一页下一页返回返回上一页上一页退出退出章目录章目录 ( 0 0 0 0 C 0 0 1 00 1 0 00 1 1 11 0 0 01 0 1 11 1 0 11 1 1 1下一页下一页返回返回上一页上一页退出退出章目录章目录CBACBABABCAYC 0 0 0 0 C 0 0 1 00 1 0 00 1 1 11 0 0 01 0 1 11 1 0 11 1 1 1ACBCBAY ACBCBAY CABCBA. )(BACBA CBACBACBACBACBABCA )(CBAC
28、BAC)BACBACBABCA ()(ABC001001 11 101111下一页下一页返回返回上一页上一页退出退出章目录章目录CABCBAY. )(BACBAY 下一页下一页返回返回上一页上一页退出退出章目录章目录 ( 0 0 0 0 Y0 0 1 10 1 0 10 1 1 01 0 0 11 0 1 01 1 0 01 1 1 1ABCCBACBACBAY BCACBACBACBAABCCBACBACBAY 解:解:下一页下一页返回返回上一页上一页退出退出章目录章目录跳转跳转YCBA01100 1111101010下一页下一页返回返回上一页上一页退出退出章目录章目录 开工为开工为 1 ,
29、不开工为,不开工为 0 ; G1和和 G2运行为运行为 1,不运行为,不运行为 0 。下一页下一页返回返回上一页上一页退出退出章目录章目录0111 0 0 1 0 100011 0 11 0 10 0 1 0 1 0 0 1 1 1 0 0 1 1 01 1 10 0 0A B C G1 G2下一页下一页返回返回上一页上一页退出退出章目录章目录ABCCABCBABCAG 1ABCCBACBACBAG 2ABC001001 11 101111ACBCABG 11 0 10 0 1 0 1 0 0 1 1 1 0 0 1 1 01 1 10 0 00111 0 0 1 0A B C G1 G2 1
30、00011 0 1下一页下一页返回返回上一页上一页退出退出章目录章目录ACBCABG 1ACBCAB ABCCBACBACBAG 2ABCCBACBACBAG 2 ABC00100111101111下一页下一页返回返回上一页上一页退出退出章目录章目录下一页下一页返回返回上一页上一页退出退出章目录章目录20.7 加法器加法器下一页下一页返回返回上一页上一页退出退出章目录章目录20. 7 加法器加法器0 0 0 0 11+10101010不考虑低位不考虑低位来的进位来的进位半加器实现半加器实现全加器实现全加器实现下一页下一页返回返回上一页上一页退出退出章目录章目录下一页下一页返回返回上一页上一页退
31、出退出章目录章目录BABABASABC A B S C0 0 0 00 1 1 01 0 1 01 1 0 1下一页下一页返回返回上一页上一页退出退出章目录章目录输入输入-1表示低位来的进位表示低位来的进位下一页下一页返回返回上一页上一页退出退出章目录章目录1iii1iii1iii1iiiiCBACBACBACBAS1iii1iii1iii1iiiiCBACBACBACBAC1ii1iiiiCACBBA1iiiCBA0 0 0 0 00 0 1 1 00 1 0 1 00 1 1 0 1 0 0 01 0 1 0 1 1 0 0 1 1 1 1 1下一页下一页返回返回上一页上一页退出退出章目录
32、章目录1ii1iiiiiCACBBAC1iiiiCBAS半加器构成的全加器半加器构成的全加器下一页下一页返回返回上一页上一页退出退出章目录章目录 n 位二进制代码有位二进制代码有 2n 种组合种组合, 可以表示可以表示 2n 个信息。个信息。下一页下一页返回返回上一页上一页退出退出章目录章目录 编码编码器器下一页下一页返回返回上一页上一页退出退出章目录章目录 解:解:下一页下一页返回返回上一页上一页退出退出章目录章目录0 0 01 0 0I0I1I2I3I5I6I输入输入输输 出出Y2 Y1 Y0下一页下一页返回返回上一页上一页退出退出章目录章目录Y2 = I4 + I5 + I6 +I7 =
33、 I4 I5 I6 I7.= I4+ I5+ I6+ I7Y1 = I2+I3+I6+I7 = I2 I3 I6 I7. . .= I2 + I3 + I6+ I7Y0 = I1+ I3+ I5+ I7 = I1 I3 I5 I7.= I1 + I3+ I5 + I7下一页下一页返回返回上一页上一页退出退出章目录章目录1000 0 0 0011 1下一页下一页返回返回上一页上一页退出退出章目录章目录表示十进制数表示十进制数10个个编码器编码器下一页下一页返回返回上一页上一页退出退出章目录章目录 00011101000011110001101100000000111下一页下一页返回返回上一页上一
34、页退出退出章目录章目录Y3 = I8+I9下一页下一页返回返回上一页上一页退出退出章目录章目录1000000001110110100下一页下一页返回返回上一页上一页退出退出章目录章目录98983.IIIIY 765476542IIIIIIIIY 763276321IIIIIIIIY 97531975310IIIIIIIIIIY 下一页下一页返回返回上一页上一页退出退出章目录章目录十键十键8421码编码器的逻辑图码编码器的逻辑图下一页下一页返回返回上一页上一页退出退出章目录章目录下一页下一页返回返回上一页上一页退出退出章目录章目录I9Y0I8I7I6I5I4I3I2I1Y1Y2Y3 1 1 1
35、1 1 1 1 1 1 1 1 1 1输输 入入 (低电平有效低电平有效)输输 出出(8421反码反码)0 0 1 1 0 1 0 0 1 1 1 1 1 0 1 0 0 01 1 1 0 1 0 0 11 1 1 1 0 1 0 1 01 1 1 1 1 0 1 0 1 11 1 1 1 1 1 0 1 1 0 01 1 1 1 1 1 1 0 1 1 0 11 1 1 1 1 1 1 1 0 1 1 1 0下一页下一页返回返回上一页上一页退出退出章目录章目录例例: : 74LS147集成优先编码器集成优先编码器(10线线-4线线)74LS147引脚图引脚图下一页下一页返回返回上一页上一页退
36、出退出章目录章目录下一页下一页返回返回上一页上一页退出退出章目录章目录 输输 入入A B CY0 Y1 Y2 Y3 Y4 Y5 Y6 Y70 0 0 1 0 0 0 0 0 0 00 0 1 0 1 0 0 0 0 0 00 1 0 0 0 1 0 0 0 0 00 1 1 0 0 0 1 0 0 0 01 0 0 0 0 0 0 1 0 0 01 0 1 0 0 0 0 0 1 0 01 1 0 0 0 0 0 0 0 1 01 1 1 0 0 0 0 0 0 0 1输输 出出下一页下一页返回返回上一页上一页退出退出章目录章目录Y0=A B CY1=A B CY2=A B CY3=A B C
37、Y7=A B CY4=A BCY6=A B CY5=A B C下一页下一页返回返回上一页上一页退出退出章目录章目录 0 1 1 1 0 001000000下一页下一页返回返回上一页上一页退出退出章目录章目录时时,当当 0 S下一页下一页返回返回上一页上一页退出退出章目录章目录00脱离总线脱离总线数据数据下一页下一页返回返回上一页上一页退出退出章目录章目录下一页下一页返回返回上一页上一页退出退出章目录章目录74LS译码器译码器 输输 入入 输输 出出SA0A1Y0110 0 00 0 11 001 101110 Y1Y2Y3111011101110111 74LS139型译码器型译码器S = 0
38、时译码器工时译码器工作作输出低电平有效输出低电平有效下一页下一页返回返回上一页上一页退出退出章目录章目录二二 十十进进制制代代码码下一页下一页返回返回上一页上一页退出退出章目录章目录gfedcba 由七段发光二极管构成由七段发光二极管构成例:例: 共阴极接法共阴极接法a b c d e f g 0 1 1 0 0 0 01 1 0 1 1 0 1低低电电平平时时发发光光高高电电平平时时发发光光dgfecbagfedcba共阳极接法共阳极接法共阴极接法共阴极接法下一页下一页返回返回上一页上一页退出退出章目录章目录100101111117个个4位位下一页下一页返回返回上一页上一页退出退出章目录章目
39、录gfedcbaQ3 Q2 Q1 Q0a b c d e f g 0 0 0 0 1 1 1 1 1 1 0 00 0 0 1 0 1 1 0 0 0 0 10 0 1 0 1 1 0 1 1 0 1 20 0 1 1 1 1 1 1 0 0 1 30 1 0 0 0 1 1 0 0 1 1 40 1 0 1 1 0 1 1 0 1 1 50 1 1 0 1 0 1 1 1 1 1 60 1 1 1 1 1 1 0 0 0 0 71 0 0 0 1 1 1 1 1 1 1 81 0 0 1 1 1 1 1 0 1 1 9下一页下一页返回返回上一页上一页退出退出章目录章目录七段译码器和数码管的连接图七段译码器和数码管的连接图 74LS247型译码型译码器器外引线排列图外引线排列图下一页下一页返回返回上一页上一页退出退出章目录章目录下一页下一页返回返回上一页上一页退出退出章目录章目录从从多路多路数据中选择其中所需要的数据中选择其中所需要的一路一路数据输出。数据输出。例:例:四选一数据选择器四选一数据选择器输输入入数数据据输出数据输出数据使能端使能端控制信号控制信号下一页下一页返回返回上一页上一页退出退出章目录章目录100000074LS153型型4选选1
温馨提示
- 1. 本站所有资源如无特殊说明,都需要本地电脑安装OFFICE2007和PDF阅读器。图纸软件为CAD,CAXA,PROE,UG,SolidWorks等.压缩文件请下载最新的WinRAR软件解压。
- 2. 本站的文档不包含任何第三方提供的附件图纸等,如果需要附件,请联系上传者。文件的所有权益归上传用户所有。
- 3. 本站RAR压缩包中若带图纸,网页内容里面会有图纸预览,若没有图纸预览就没有图纸。
- 4. 未经权益所有人同意不得将文件中的内容挪作商业或盈利用途。
- 5. 人人文库网仅提供信息存储空间,仅对用户上传内容的表现方式做保护处理,对用户上传分享的文档内容本身不做任何修改或编辑,并不能对任何下载内容负责。
- 6. 下载文件中如有侵权或不适当内容,请与我们联系,我们立即纠正。
- 7. 本站不保证下载资源的准确性、安全性和完整性, 同时也不承担用户因使用这些下载资源对自己和他人造成任何形式的伤害或损失。
最新文档
- 投影设备在电影后期制作的应用考核试卷
- 宝石的市场营销策略与品牌建设创新成果评价分析考核试卷
- 疏散指示标志的设置与检查标准考核试卷
- 灯具销售目标市场分析与定位考核试卷
- 泵的密封系统与泄漏控制考核试卷
- 中药材种植的农业水土保持措施考核试卷
- 玻璃制造中的市场竞争与品牌建设考核试卷
- 情绪管理教具设计考核试卷
- 全球及中国蒽醌(蒽醌中间体)市场发展趋势及前景潜力预测报告2025-2030年
- 专业英语 Unit 2教案学习资料
- 消防安全知识培训课件文库
- 四川省南充市顺庆区南充高级中学2024-2025学年高一下学期4月月考语文试题
- 2025年合肥兴泰金融控股(集团)有限公司招聘23人笔试参考题库附带答案详解
- 二级水电工试卷及答案
- 宠物清洁卫生用品猫砂
- 边坡支护施工方案
- 2025年山东省淄博市张店区中考一模道德与法治试题(五四学制)(含答案)
- 湖北省部分高中联考协作体2023-2024学年高二下学期期中考试政治试卷(原卷版)
- 定期考核医师述职报告范文5篇
- 干混砂浆购销规定合同6篇
- 2025-2030中国金属化陶瓷基板行业市场发展趋势与前景展望战略研究报告
评论
0/150
提交评论