




下载本文档
版权说明:本文档由用户提供并上传,收益归属内容提供方,若内容存在侵权,请进行举报或认领
文档简介
1、基于AD9851信号发生器的设计摘要:基于直接数字频率合成(DDS)原理,采用AD9851型DDS器件设计一个信号发生器,实现50Hz60MHz范围内的正弦波输出。通过功率放大,在50。负载的情况下,该信号发生器在50Hz10MHz范围内输出稳定正弦波,电压峰峰值为05V±0.3V。关键词:DDS;直接数字频率合成;AD9851;微处理器;C语言0引言直接数字合成(DDS)是近年来新的电子技术。单片集成的DDS产品是一种可代替锁相环的快速频率合成器件。DDS是产生高精度、快速变换频率、输出波形失真小的优先选用技术。DDS以稳定度高的参考时钟为参考源,通过精密的相位累加器和数字信号处理
2、,通过高速D/A变换器产生所需的数字波形(通常是正弦波形),这个数字波经过一个模拟滤波器后,得到最终的模拟信号波形。DDS系统一个显著的特点就是在数字处理器的控制下能够精确而快速地处理频率和相位。除此之外,DDS的固有特性还包括:相当好的频率和相位分辨率(频率的可控范围达pH级,相位才5制小于0.09),能够进行快速的信号变换(输出DAC的转换速率百万次/秒)。1 AD9851集成芯片简介AD9851相对于AD9850的内部结构,只是多了一个6倍参考时钟倍乘器,当系统时钟为180MHz时,在参考时钟输入端,只需输入30MHz的参考时钟即可。AD9851是由数据输入寄存器、频率/相位寄存器、具有
3、6倍参考时钟倍乘器的DDS芯片、10位的模/数转换器、内部高速比较器这几个部分组成。其中具有6倍参考时钟倍乘器的DDS芯片是由32位相位累加器、正弦函数功能查找表、D/A变换器以及低通滤波器集成到一起。这个高速DDS芯片时钟频率可达180MHz,输出频率可达70MHz,分辨率为0.04Hz。AD9851可以产生一个频谱纯净、频率和相位都可编程控制且稳定性很好的模拟正弦波,这个正弦波能够直接作为基准信号源,或通过其内部高速比较器转换成标准方波输出,作为灵敏时钟发生器来使用。AD9851的各引脚功能如图1所示。AGNDAVDDRr.tVOUTNVOUTPAD9S51WPVIEW<Ne(wSc
4、de)D4D3D6口?MS盹EAIALLOADDGNDDVCCR£SETIOUT1OUBACNDAVDDDACBPV1NPYINN图1A咏1引爆示*曲D0D7:8位数据输入口,可给内部寄存器装入40位控制数据。PGND:6倍参考时钟倍乘器地。PVCC:6倍参考时钟倍乘器电源。W-CLK:字装入信号,上升沿有效。FQ-UD:频率更新控制信号,时钟上升沿确认输入数据有效。FREFCLOCK:外部参考时钟输入。CMOS/TTL脉冲序列可直接或间接地加到6倍参考时钟倍乘器上。在直接方式中,输入频率即是系统时钟;在6倍参考时钟倍乘器方式,系统时钟为倍乘器输出。AGND:模拟地。AVDD:模拟电
5、源(+5V)。DGND:数字地。DVDD:数字电源(+5V)。RSET、DAC:外部复位连接端。VOUTN:内部比较器负向输出端。VOUTP:内部比较器正向输出端。VINN:内部比较器的负向输入端。VINP:内部比较器的正向输入端。DACBP:DAC旁路连接端。IOUTB:互补”IAC输出。IOUT:内部DAC输出端。RESET:复位端。低电平清除DDS累加器和相位延迟器为0Hz和0相位,同时置数据输入为串行模式以及禁止6倍参考时钟倍乘器工作。2系统硬件设计2 .1设计方案本设计方案采用AD9851芯片的并行数据模式,系统框图如图2所示。系统包含单片机电路、AD9851芯片、低通滤波器电路、功
6、率放大电路以及信号输出电路共5部分。其中单片机电路部分选用通用的51系列单片机AT89S52,外部晶振频率为12MHz。低通滤波器电路选用无源滤波器来进行设计,由于本设计最高输出频率为30MHz,所以低通滤波器的截止频率在40MHz左右。基准时钟采用贴片封装30.0000MHz有源晶振,为AD9851芯片提供高稳定度,高精确度的信号源。pidnJftD7DOS芯片CLK鼎方流困正独值,的一GNDI1)单片机;P1.7P2J0P2.IPU图2VttKR2. 2低通滤波器电路的设计低通滤波器电路采用2阶LC椭圆低通滤波器,能有效抑制DDS的输出杂散路如图3所示。2. 3功率放大电路的设计功率放大电
7、路采用AD828宽频带运放芯片。AD628内部集成两个运算放大器,供电方式有双电源供电和单电源供电两种,特别适合于高频信号的变换与传输。本设计中为了提高信号峰峰值的输出幅度,芯片电源采用双电源正负10V直流电源。这样可以保证在10MHz的带宽内得到一个相对较高的电压幅度。3系统软件设计3. 1AD9851的复位工作时序AD9851的复位时序如图4所示。从时序可以看出,AD9851芯片复位的条件是在RESET引脚出现一个高电平,并持续时间至少为trso根据手册提供的时间参数,可知道trs最短时间是5个系统时钟,没有时间上限。由于系统电路中,单片机的晶振采用12MHz。执行一条指令所需要的时间是1
8、小§为了保证复位时序的可靠性,采用复位的时间为10ms。sYsax_rLFL#_FLrm_ru_l具体复位子程序如下:voidinit_dds(void)!rat=1:/高电平复位delay_p(10000);延时lOnumt=0;10000);,延融1。】一该子程序中用到delay_仙海时程序延时约13. 2写频率字的工作时序写频率字的工作时序是AD9851芯片的关键时序,它关系着信号发生器功能的实现。并行模式下,写频率字的工作时序如图5所示。5Y5ajL_n_n_n_n_rLryirnr?图5写鼻本字工作时泮由时序图,可以看出:在输出频率控制字之前。必须完成W_CLK和FQ_UD
9、置低电平的工作;然后依次把5个频率控制字发送出去;在发送数据时,必须严格把握工作时序。tds是数据的建立时间,tdh是数据的保持时间,twh和twl分别是W_CLK的高电平和低电平的持续时间,根据手册可知,以上4个时间至少为3.5ns。由于S52单片机的晶振比较低,满足工作时序没有问题。DATA在W_CLK上升沿到来时有效。写频率控制字的子程序如下:voidwrite_dde(unsignedlongdds)Iunei眄<1chtri;控制字ww0=(phaM_wonicJ)|power.down<2|mult1wwl-<kk>24i/震率字最高字节ww=他A16)MxFF;*w3=(MN)dMhFF;ww|>HddB&kFa”频率字景低字节*1-0;FQ_UD量低血的;/CLK低for(i+)夕送入5个字节的控制字Iro«wwi;&1叫H2)gcik=I;dehy_p*(2)?elk*0;岫,3(2)$I的d=h/使能信号M/山:fq_ud=0;I叱i4系统测试下面是AD9851设置输出不同频率时,通过100MHz泰克示波器观察到波形图,如图6所示。通过其波形图,可以看出,DDS的输出频率在60MHz以下十分精确和稳定,波形比较完美,频谱比较干净。设计频
温馨提示
- 1. 本站所有资源如无特殊说明,都需要本地电脑安装OFFICE2007和PDF阅读器。图纸软件为CAD,CAXA,PROE,UG,SolidWorks等.压缩文件请下载最新的WinRAR软件解压。
- 2. 本站的文档不包含任何第三方提供的附件图纸等,如果需要附件,请联系上传者。文件的所有权益归上传用户所有。
- 3. 本站RAR压缩包中若带图纸,网页内容里面会有图纸预览,若没有图纸预览就没有图纸。
- 4. 未经权益所有人同意不得将文件中的内容挪作商业或盈利用途。
- 5. 人人文库网仅提供信息存储空间,仅对用户上传内容的表现方式做保护处理,对用户上传分享的文档内容本身不做任何修改或编辑,并不能对任何下载内容负责。
- 6. 下载文件中如有侵权或不适当内容,请与我们联系,我们立即纠正。
- 7. 本站不保证下载资源的准确性、安全性和完整性, 同时也不承担用户因使用这些下载资源对自己和他人造成任何形式的伤害或损失。
最新文档
- 电光源材料与工艺考核试卷
- 电气设备防爆装置制造考核试卷
- 物联网数据标准化与互操作性考核试卷
- 户外设施使用协议
- 海底隧道施工质量控制与验收考核试卷
- 漆器制作与工匠技艺比赛的组织考核试卷
- 经济型酒店品牌服务质量评价体系考核试卷
- 小学生寒假防溺水安全教育
- 电池微型化与集成技术考核试卷
- 磷酸铁锂电池制造的新发展考核试卷
- 2024华能四川能源开发有限公司下属单位招聘笔试参考题库附带答案详解
- 钢结构高处作业安全管理
- JJF 2221-2025导热系数瞬态测定仪校准规范
- 华为手机协议合同
- 甘肃省陇南市礼县第六中学2024-2025学年八年级下学期第一次月考数学试卷(无答案)
- 公司两班倒管理制度
- 完整版高中古诗文必背72篇【原文+注音+翻译】
- 2025年武汉数学四调试题及答案
- 人教版小学四年级语文下册2024-2025学年度第二学期期中质量检测试卷
- 七年级下册道德与法治(2025年春)教材变化详细解读
- 鸡头黄精栽培技术规程
评论
0/150
提交评论