第九章数字存储示波器ppt课件_第1页
第九章数字存储示波器ppt课件_第2页
第九章数字存储示波器ppt课件_第3页
第九章数字存储示波器ppt课件_第4页
第九章数字存储示波器ppt课件_第5页
已阅读5页,还剩106页未读 继续免费阅读

下载本文档

版权说明:本文档由用户提供并上传,收益归属内容提供方,若内容存在侵权,请进行举报或认领

文档简介

1、9.1 概述概述 9.2 数字示波器的采样方式数字示波器的采样方式9.3 数字示波器的组成原理数字示波器的组成原理9.4 数字示波器的设计数字示波器的设计第9章 数字示波器数字示波器是数字示波器是 20 20 世纪世纪 70 70 年代初发展起来的一种新型示年代初发展起来的一种新型示波器。这种类型的示波器可以方便地实现对模拟信号波形进行波器。这种类型的示波器可以方便地实现对模拟信号波形进行长期存储并能利用机内微处理器系统对存储的信号做进一步的长期存储并能利用机内微处理器系统对存储的信号做进一步的处理,例如对被测波形的频率、幅值、前后沿时间、平均值等处理,例如对被测波形的频率、幅值、前后沿时间、

2、平均值等参数的自动测量以及多种复杂的处理。数字存储示波器的出现参数的自动测量以及多种复杂的处理。数字存储示波器的出现使传统示波器的功能发生了重大变革。使传统示波器的功能发生了重大变革。 9.1.1 数字存储示波器的组成原理数字存储示波器的组成原理9.1 概述概述典型的数字存储示波器原理框图如图所示典型的数字存储示波器原理框图如图所示 9.1.2 数字示波器的主要技术指标及分析数字示波器的主要技术指标及分析 定义:单位时间内对模拟输入信号的采样次数,单位为MS/s兆次/秒等。 DSO给出的采样速率指标是指DSO所能达到的最高采样速率,由A/D转换器的最高转换速率决定。最高采样速率表示了仪器捕捉信

3、号在时间轴上细节的能力。 1 1 采样速率采样速率 fsfs 示波器不能总以最高采样速率工作,为了能在屏幕上清晰的观测不同频率的信号,DSO设置了多挡扫描速度亦称扫描时间因数),以对应不同的采样速率。 DSO的最高扫描速度挡与其最高采样速率相对应。 定义:用记录一帧波形数据所占有的存储容量来表示,单位为KB或MB等。记录长度表示DSO能够连续存入采样点的最大字节数。 记录长度又称存储容量或存储深度, 2记录长度记录长度 L 记录长度越长,水平分辨率就越高,就允许用户捕捉更长时间内的事件,就能为复杂波形提供更好的描述。一般说来,记录长度越长越好,但是由于高速存储器制造技术的限制,目前DSO记录长

4、度的长度是有限的。 需要指出的是,对于某个DSO,其记录长度是个确定的值,但实际测试使用的存储容量可以是变化的。 定义:当示波器输入不同频率的等幅正弦信号时,屏幕上显示的信号幅度下降3dB时所对应的输入信号上、下限频率之差,称为示波器的频带宽度,单位为MHz或GHz。 3 存储带宽存储带宽 BW 数字示波器有模拟带宽和存储带宽两种表达方式。 模拟带宽:指采样电路以前模拟信号通道电路的频带宽度 实时带宽: 存储带宽 等效带宽:采用实时采样方式时所具有的存储带宽采用实时采样方式时所具有的存储带宽工作在等效采样工作方式下测量周期信号工作在等效采样工作方式下测量周期信号时所表现出来的频带宽度。时所表现

5、出来的频带宽度。 3 存储带宽存储带宽 BW 存储带宽:存储带宽按采样方式不同又分实时带宽与等效带宽两种。 实时带宽是指数字示波器采用实时采样方式时所具有的存储带宽,主要取决于A/D转换器的采样速率和显示所采用的内插技术。 根据取样定理,如果采样速率大于等于信号最高频率分量的2倍,便可重现原信号波形。在数字示波器设计中,为保证显示分辨率,要求增加更多的取样点。采用点显示方式时,每周期采样点数 k 一般取2025。采用插值技术可以降低对示波器 fs的要求,采用矢量内插方式时,一般取k=10;当采用正弦内插方式时,一般取k=2.5。 等效带宽是指DSO工作在等效采样工作方式下测量周期信号时所表现出

6、来的频带宽度。在等效采样方式下,要求信号必须是周期重复的,DSO一般要经过多个采样周期,并对采集的样品进行重新组合,才能重显被测波形。等效带宽可以做的很宽,有的DSO的等效带宽可达到几十GHz以上。 模拟带宽:指采样电路以前模拟信号通道电路的频带宽度,主要由Y通道电路的幅频特性和X偏转系统的频率响应决定。如不特殊说明,数字示波器的频带宽度一般是指其模拟带宽。 垂直分辨率又称电压分辨率,它由采用的A/D转换器的分辨率来决定,常以A/D转换器的位数来表示,单位为bit。例如,某DSO采用了8位的A/D转换器,则称该DSO的垂直分辨率为8bit。 垂直分辨率也可用级数/div来表示。设某DSO采用8

7、bit的A/D转换器,屏幕垂直方向的刻度为8div,则称该DSO的垂直分辨率为32级/div。 4 4分辨率分辨率 水平分辨率又称时间间隔分辨率,常以DSO在进行T测量时所能分辨的最小时间间隔值来表示。如果不加内插,当DSO的采样速率为 fs 时,定定义DSO的时间间隔分辨率为1/ fs ;如果加了内插算法,且内插器的增益为N,定义DSO的时间间隔分辨率为1/N fs 。 早期示波器也常用点/div表示。例如,某DSO的记录长度为1KB,屏幕水平方向的刻度有10div,则该DSO的水平分辨率为100点/div。 分辨率是指示信号波形细节的综合指标,包括垂直分辨率和水平分辨率。 分辨率与测量准确

8、度紧密相关,但分辨率并非是测量准确度,而是理想情况下测量准确度的上线。5.垂直灵敏度及误差垂直灵敏度及误差 垂直灵敏度是指DSO显示在垂直方向Y轴每格所代表的电压幅度值,常以V/div、mV/div表示。根据模拟示波器的习惯,DSO也按1-2-5步进方式分挡,每挡也可以细调。 垂直灵敏度表明了示波器测量最大和最小信号幅度的能力。 垂直灵敏度误差是指DSO测量信号幅度的准确度,一般用规定频率的标准幅度脉冲信号作校验信号,其计算公式如下 e = 100式中,e为垂直灵敏度误差,V1为测量读数值V),V2为校准信号每格电压值V),D为校准信号幅度div)。221VVDV扫描速度又称扫描时间因数,简称

9、为扫速定义为示波器光点在屏幕水平方向上移动一格所占用的时间,以s/div、ms/div、s/div、ns/div、ps/div等表示。扫描速度表明了示波器能测量信号频率的范围。 沿用模拟示波器的习惯,也按1-2-5步进方式分挡,每挡也能细调。 扫描速度取决于A/D转换器的转换速率及记录长度存储容量),其值为相邻两个取样点的时间间隔与每格取样点数N的乘积,即6.扫描速度及误差扫描速度及误差 扫描速度误差是指DSO测量时间间隔的准确度。一般用具有标准周期时间的脉冲信号作为校验信号,其计算公式如下式 e = 100式中,e为扫描误差;t为校准信号周期时间测量读数值;T0为校准信号周期时间值。00TT

10、t sfNdivt/扫描速度又称扫描时间因数,简称为扫速定义为示波器光点在屏幕水平方向上移动一格所占用的时间,以s/div、ms/div、s/div、ns/div、ps/div等表示。扫描速度表明了示波器能测量信号频率的范围。 沿用模拟示波器的习惯,也按1-2-5步进方式分挡,每挡也能细调。 扫描速度取决于A/D转换器的转换速率及记录长度存储容量),其值为相邻两个取样点的时间间隔与每格取样点数N的乘积,即6.扫描速度及误差扫描速度及误差 扫描速度误差是指DSO测量时间间隔的准确度。一般用具有标准周期时间的脉冲信号作为校验信号,其计算公式如下式 e = 100式中,e为扫描误差;t为校准信号周期

11、时间测量读数值;T0为校准信号周期时间值。00TTt sfNdivt/ 例如,对于一个21万像素575368的显示屏幕,水平方向应显示500个点相当于50点/div)。为了保持这个时间分辨率,较简单的设计方案是:以显示窗口的最高水平分辨率来确定DSO的记录长度,并根据所选的扫描速度来决定采样速率。 当扫描速度选择1s/div,就应提供50MS/s的采样速率,正好保证水平方向有500个采样点。如果选择的采样速率太低,采样点少,就不能保证水平分辨率;如果选择的采样速率过高,则采样点过多,采样存储器又会溢出。 9.1.2 数字示波器的主要技术指标及分析数字示波器的主要技术指标及分析 二二 记录长度与

12、采样速率的关系记录长度与采样速率的关系 简易DSO的记录长度与显示器水平方向的分辨率在数值上是一致的。其 记录长度L 、采样速率fs和扫描速度t/div存在以下关系式 L = fst/div10式中, 10表示显示屏幕水平方向的刻度为10格。上式表明,当L确定之后由硬件确定,不能改变),DSO的采样速率fs与扫描速度t/div成反比。 二二 记录长度与采样速率的关系记录长度与采样速率的关系 简易DSO的记录长度与显示器水平方向的分辨率在数值上是一致的。其 记录长度L 、采样速率fs和扫描速度t/div存在以下关系式 L = fst/div10 这种简易DSO的设计存在以下两个缺点。 1由于记录

13、长度是以显示窗口的最高水平分辨率来设计的,DSO的记录长度不可能太长一般在500B左右或1 000B左右),因此,很难完整地记录并显示一个较复杂的信号。 2不便观测一个同时含有高频和低频成分的信号波形。例如,要求显示一行含有行同步信号的电视信号,若以低频的行频信号调整扫描速度,可以看到一行完整的信号,但看不清楚其中电视信号的波形;若以其中高频的电视信号调整扫速,则又看不到一行完整的信号。 要想观察到又长又复杂波形的细节,就需要在较高要想观察到又长又复杂波形的细节,就需要在较高采样速率情况下进行较长时间的记录,采样速率情况下进行较长时间的记录, 二二 记录长度与采样速率的关系记录长度与采样速率的

14、关系 目前现代DSO记录长度已能做到多达48MB的超长存储深度,从而支持在高采样率情况下对复杂波形的捕获。 增加记录长度后,一次捕捉的波形样点多了。但是屏幕水平方向一般只有500点左右的像素,只能看到波形中的某一部分。为此,不少厂家又提出“窗口放大或“波形移动等功能,使用户通过多次放大或左右移动,既可看到波形的全貌又可看到局部细节。图给出了采用“窗口放大” 的示意图。 9.1.3 数字示波器的特点数字示波器的特点 (1) 数字示波器在存储工作阶段,对快速信号采用较高的速率进行取样与存储,对慢速信号采用较低速率进行取样与存储,但在显示工作阶段,其读出速度采取了一个固定的速率,不受取样速率的限制,

15、因而可以获得清晰而稳定的波形。可以无闪烁地观察频率很低的信号,这是模拟示波器无能为力的。对于观测频率很高的信号来说,模拟示波器必须选择带宽很高的阴极射线示波管,这就使造价上升,并且显示精度和稳定性都较低。而数字存储示波器采用了一个固定的相对较低的速率显示,从而可以使用低带宽、高分辨率、高可靠性而低造价的光栅扫描式示波管,这就从根本上解决了上述问题。若采用彩色显示,还可以很好地分辨各种信息. 数字示波器与模拟示波器相比较有下述几个特点。数字示波器与模拟示波器相比较有下述几个特点。 (3) 具有先进的触发功能。数字示波器不仅能显示触发后的信号,而且能显示触发前的信号,并且可以任意选择超前或滞后的时

16、间,这对材料强度、地震研究、生物机能实验提供了有利的工具。除此之外,数字存储示波器还可以向用户提供边缘触发、组合触发、状态触发、延迟触发等多种方式,来实现多种触发功能,方便、准确地对电信号进行分析。 (4) 测量精度高。模拟示波器水平精度由锯齿波的线性度决定,故很难实现较高的时间精度,一般限制在3%5%。而数字存储示波器由于使用晶振作高稳定时钟,有很高的测时精度。采用多位A/D转换器也使幅度测量精度大大提高。尤其是能够自动测量直接读数,有效地克服示波管对测量精度的影响,使大多数的数字示波器的测量精度优于1%。 (2) 数字示波器能长时间地保存信号。这种特性对观察单次出现的瞬变信号尤为有利。有些

17、信号,如单次冲击波、放电现象等都是在短暂的一瞬间产生,在示波器的屏幕上一闪而过,很难观察。数字存储示波器问世以前,屏幕照相是“存储波形采取的主要方法。数字示波器把波形以数字方式存储起来,因而操作方便,且其存储时间在理论上可以是无限长的。 (6) 具有数字信号的输入/输出功能, 所以可以很方便地将存储的数据送到计算机或其他外部设备,进行更复杂的数据运算或分析处理。同时还可以通过GPIB 接口与计算机一起构成强有力的自动测试系统。 (5) 具有很强的处理能力,这是由于数字示波器内含微处理器, 因而能自动实现多种波形参数的测量与显示,例如上升时间、下降时间、脉宽、频率、峰峰值等参数的测量与显示。能对

18、波形实现多种复杂的处理,例如取平均值、取上下限值、频谱分析以及对两波形进行加、减、乘等运算处理。同时还能使仪器具有许多自动操作功能,例如自检与自校等功能,使仪器使用很方便。数字示波器也有它的局限性,例如,由于受数字示波器也有它的局限性,例如,由于受 A/D转换器最转换器最大转换速率等因素的影响,数字示波器目前还不能用于观测频大转换速率等因素的影响,数字示波器目前还不能用于观测频率较高的信号。率较高的信号。 9.2 数字示波器的采样方式数字示波器的采样方式 数字示波器按其工作原理可分为波形的采集数字示波器按其工作原理可分为波形的采集采样与存储)、波形的显示、波形的测量与波采样与存储)、波形的显示

19、、波形的测量与波形的处理等几部分。形的处理等几部分。 对被测信号的波形进行采样与存储是对被测信号的波形进行采样与存储是DSODSO最最基础的工作。基础的工作。 数字示波器的采样方式有实时采样和非实时数字示波器的采样方式有实时采样和非实时的等效采样两种,等效采样又可分为顺序采样和的等效采样两种,等效采样又可分为顺序采样和随机采样。随机采样。 9.2 数字示波器的采样方式数字示波器的采样方式 波形的采集波形的采集 波形的显示波形的显示 波形的测量波形的测量 波形的处理波形的处理 9.2.1 实时采样方式的原理与实现实时采样方式的原理与实现 9.2.2 顺序等效采样方式的原理与实现顺序等效采样方式的

20、原理与实现 9.2.3 随机等效采样方式的原理与实现随机等效采样方式的原理与实现实时采样实时采样等效采样等效采样顺序采样顺序采样随机采样随机采样 9.2.1 实时采样方式的采集原理实时采样方式的采集原理 实时取样是指对波形进行等时间间隔取样,按照取样先后的次实时取样是指对波形进行等时间间隔取样,按照取样先后的次序进行序进行A/DA/D转换并存入存储器中。转换并存入存储器中。 典型实时取样方式的采集电路如图。典型实时取样方式的采集电路如图。 本节重点分析:本节重点分析:一、一、 取样与取样与A/D转换转换二、二、 t/div 控制器控制器 三、三、 写地址计数器写地址计数器 四、四、 采样与存储

21、电路采样与存储电路 9.2.1 实时采样方式的采集原理实时采样方式的采集原理一、一、 取样与取样与A/D转换转换取样即连续波形的离散化,其方法可用右图说明。把模拟波形送到加有反偏的取样门的a点,在c点加入等间隔取样脉冲,则对应时间 tn(n1,2,3,) 取样脉冲打开取样门的瞬间,在b点就得到相应的模拟量an(n1,2,3,),这个模拟量an 就是取样后得到的离散化的模拟量。 、取样、取样一、一、 取样与取样与A/D转换转换 9.2.1 实时采样方式的采集原理实时采样方式的采集原理、取样、取样2 2、A/DA/D转换转换若把an中的每一个离散模拟量进行A/D转换,就可以得到相应的数字量。例如a

22、1 A/D01H;a2A/D02H;a3 A/D03H; a7 A/D01H。如果把这些数字量按序存放在存储器中, 就相当于把一幅模拟波形以数字量的形式存储起来 A/D转换器是波形采集的关键部件。它决定了示波器的最大取样速率、存储转换器是波形采集的关键部件。它决定了示波器的最大取样速率、存储带宽以及垂直分辨率等多项指标。目前存储示波器采用的带宽以及垂直分辨率等多项指标。目前存储示波器采用的A/D转换的形式有逐次转换的形式有逐次比较型、并联比较型、串并联型以及比较型、并联比较型、串并联型以及CCD器件与器件与A/D转换器相配合的形式等。转换器相配合的形式等。并联比较式并联比较式A/D转换器的转换

23、速度可以做得较高,但价格也较贵,是数字存转换器的转换速度可以做得较高,但价格也较贵,是数字存储示波器采用最多的一种形式储示波器采用最多的一种形式 。 9.2.1 实时采样方式的采集原理实时采样方式的采集原理二、扫描速度二、扫描速度t/div 控制器控制器 扫描速度扫描速度t/div控制器实际上是一个时基分频器,用于控制控制器实际上是一个时基分频器,用于控制A/D 转换速率以转换速率以及存储器的写入速度,它由一个准确度、稳定性很好的晶体振荡器、一组分频器及存储器的写入速度,它由一个准确度、稳定性很好的晶体振荡器、一组分频器和相应的组合电路组成。典型的和相应的组合电路组成。典型的t/div控制电路

24、原理如图控制电路原理如图 三、三、 写地址计数器写地址计数器 写地址计数器用来产生写地址信号,它由二进制计数器组成,计数器的位数写地址计数器用来产生写地址信号,它由二进制计数器组成,计数器的位数由存储长度来决定。写地址计数器的计数频率应该与控制由存储长度来决定。写地址计数器的计数频率应该与控制A/D转换器的取样时钟转换器的取样时钟的频率相同。写地址计数器原理图如图示。的频率相同。写地址计数器原理图如图示。四、采样与存储电路四、采样与存储电路 这种采样方法是在信号经历的实际时间内对信号进行采样,因而称之为实时采样方式。 实时采样方式对观测单次出现的信号非常有效,是数字示波器必须具备的采样方式,但

25、由于该方式受到A/D转换器最高转换速率的限制,使被测信号的频带宽度受到了限制。 9.2.2 顺序采样方式的采集原理顺序采样方式的采集原理 波形的采集波形的采集 实时采样实时采样等效采样等效采样顺序采样顺序采样随机采样随机采样 顺序采样方式是一种非实时的等效采样方式,它是在模拟取样示波器技术基础上进行数字化而发展起来的。它每次触发只在周期信号波形上取一个样点,但每次取样的时间都较上次取样点延迟一个已知的,多次取样后就可精确地重现被测波形。 顺序等效采样方式将周期性的高频信号变换成波形与其相似的周期性低频信号,因而可以可用速度较慢的A/D转换器但仍需要高速取样器获得很宽的频带宽度。顺序等效采样仅限

26、于处理重复性的周期信号。 一个典型的采用顺序采样方式的采集系统如图所示。 设原信号周期为T,取满一个信号周期需要采样n次,则经过采样变换后,原信号周期增大的倍数为 q = n =如果每间隔m个信号周期采样一次,那么经过采样变换后,原信号周期增大的倍数为 q = mn =tTtTm 9.2.2 顺序采样方式的采集原理顺序采样方式的采集原理 步进系统在顺序采样方式中起了关键性的作用,步进系统的电路原理框图如图所示。 9.2.3 随机采样方式的采集原理随机采样方式的采集原理 随机采样在每个采样周期可以采集多个采样点,并且每个采样周期第一个采样点的时间t1、t2、t3 时辰是随机的。随机采样方式的示意

27、图如图。 随机采样方式的实现随机采样方式的实现关键的技术:短时间间隔的测量和波形重建。关键的技术:短时间间隔的测量和波形重建。 1、短时间测量 短时间测量即测出每次采样周期触发点与其后的第一个采样点时刻之间的时间间隔。这些时间间隔极短,很难直接测量,一般采用精密的模拟内插器进行扩展后再进行测量。模拟内插器主要包括:模拟内插器主要包括:相位检测、时间展宽、相位检测、时间展宽、方波转换、时间测量方波转换、时间测量四个部分。四个部分。 相位检测部分主要完成在进行随机采样时,将触发到来时刻相位检测部分主要完成在进行随机采样时,将触发到来时刻与触发到来后第一个采样点之间的时间间隔转换成脉冲宽度为与触发到

28、来后第一个采样点之间的时间间隔转换成脉冲宽度为TxTx的窄脉冲;时间展宽部分主要完成将相位检测到的窄脉冲按照一的窄脉冲;时间展宽部分主要完成将相位检测到的窄脉冲按照一定的比例展宽成锯齿波,展宽比由时间展宽电路中放电电流与充定的比例展宽成锯齿波,展宽比由时间展宽电路中放电电流与充电电流之比来决定;方波转换部分完成将时间展宽后得到的锯齿电电流之比来决定;方波转换部分完成将时间展宽后得到的锯齿波信号转换成脉冲信号,作为计数的闸门信号;时间测量部分完波信号转换成脉冲信号,作为计数的闸门信号;时间测量部分完成对闸门信号的宽度进行测量用计数方式),测量出的计数结成对闸门信号的宽度进行测量用计数方式),测量

29、出的计数结果送给果送给CPUCPU进行处理。进行处理。 1、短时间测量 2波形重构与随机排序算法 波形重构就即以触发点为基准,按照TX1、TX2、TX3 大小摆正每次触发后采集的数据在时间轴上的位置,以重构被测信号波形。 为了便于理解,以下图所示的采用随机采样方式的 DSO 为例进行分析。 2波形重构与随机排序算法 该系统主要由信号调理部分,高速A/D转换器,小容量的高速缓存RAM1采样RAM),大容量高速缓存RAM2显示RAM),CPLD控制电路,采集处理器等电路组成。 等效采样数据的排序算法由采集处理器完成,排序后的结果存放于RAM2,并通过接口随时将RAM2中的数据上传到主处理器完成波形

30、显示的处理。 2波形重构与随机排序算法 扫描速度 实时速率 等效速率 等效倍数M 每轮有效长度L1000ns/div 40 MS/s 40 MS/s 1 8192 B500 ns/div 40 MS/s 100 MS/s 2.5 3276 B200 ns/div 40 MS/s 200 MS/s 5 1638 B100 ns/div 40 MS/s 400 MS/s 10 819 B50 ns/div 40 MS/s 1 GS/s 25 327 B20 ns/div 40 MS/s 2 GS/s 50 163 B10 ns/div 40 MS/s 4 GS/s 100 81 B 该DSO最高采

31、样速率为40MS/s,记录长度为8kB,则在不同的扫描速度状态下,关系如表所示。 2波形重构与随机排序算法 扫描速度 实时速率 等效速率 等效倍数M 每轮有效长度L1000ns/div 40 MS/s 40 MS/s 1 8192 B500 ns/div 40 MS/s 100 MS/s 2.5 3276 B200 ns/div 40 MS/s 200 MS/s 5 1638 B100 ns/div 40 MS/s 400 MS/s 10 819 B50 ns/div 40 MS/s 1 GS/s 25 327 B20 ns/div 40 MS/s 2 GS/s 50 163 B10 ns/d

32、iv 40 MS/s 4 GS/s 100 81 B 从表中可以看出,等效采样速率越高, 波形恢复所需要的采样次数 M 就越多,每轮采样的数据个数 L就越少。 2波形重构与随机排序算法 在进行随机采样时,每轮采样结束后,采集处理器首先从RAM1中读出触发点对应的单元地址Xi;然后从短时间测量电路中读取触发信号与第一个采样点之间的时间间隔TxTx的最大值为实时采样的周期T);最后将T分成等长度的M段,每一段映射一个0M1间的整数值 I,通过查表的方法得出Tx对应的I值。有了Xi,I,M和L这四个值,采集处理器就能对采样存储器RAM1中的数据按照排序算法进行排序,然后按照排序规则把采样RAM1中的

33、数据写入到显示RAM2中。 2波形重构与随机排序算法 将数据写入到显示RAM2中的具体过程是:采集处理器从采样存储器的地址单元Xi前后各取连续的L/2个单元的数据即本次采样的有效点数),以触发点基地址为中点,以I为地址偏移量,以M为地址步长,把数据从采样RAM1中写入到显示RAM2中。排序算法的公式为 ADD = BASE +I+KM 式中,ADD为某个数据写入RAM2中对应单元的地址,K为从RAM1中顺序读取的数据的次序值,K的范围是-L到+L-1,ASE为触发点对应在显示RAM中的地址,这里该地址取4096,从而保证触发点前后各取4KB个数据。 随机采样方式与顺序采样方式的比较 随机采样方

34、式容许在触发信号之前采样,可以提供预触发信息;而顺序采样方式的全部采样必须在触发信号之后产生,不能提供预触发信息。因此,随机采样方式已在很大的范围内取代了顺序采样方式。目前,多数的数字示波器都具备实时采样和随机采样两种采样方式。 微波频率段信号的示波器通常还是采用顺序采样方式,这是因为示波器在微波频率上的时间分度很小,因而有效的随机采样出现的概率就很小,想要获得整个波形的所有采样,将会花去很长的时间。顺序采样方式可迫使采样点发生在所需的时间窗口内,因此易于很快获得整个波形。例如,某采用顺序采样方式制作的微波数字示波器,其等效带宽为50GHz,其中A/D转换器的最高转换率仅为10KS/s。如果采

35、用实时采样方式达到这个带宽,将要求A/D转换器的最高转换率达到100GS/s以上,这样高速的A/D转换器目前还不能实现;如果采用随机采样方式,由于被测信号的最小周期仅为0.01ns,在如此小时间窗口中进行随机采样,若要获得恢复整个波形所需要的全部采样点,将会花去很长的时间。 无论是随机采样方式还是顺序采样方式,它们只适用于周期性信号。对于非周期性信号,只能采用实时采样方式 9.3 数字示波器组成原理数字示波器组成原理 9.3.1 数字示波器的一般组成数字示波器的一般组成 9.3 数字示波器组成原理数字示波器组成原理 9.3.2 输入通道电路 义务:在被测信号不确定的情况下,通过放大或衰减),电

36、平调理,将被测信号实时地不失真地设置到最佳电平,满足A/D数字化变换的最佳线性和最佳分辨率要求。 数字示波器的频带宽度、垂直灵敏度及其误差等重要技术指标的优劣主要取决于输入通道电路。 由阻抗变换电路由阻抗变换电路 N1N1、程控步进衰减及前置放大电路、程控步进衰减及前置放大电路 N2N2、差分驱动放大器差分驱动放大器 N3 N3 三电路组成三电路组成 频带宽度为频带宽度为DCDC500MHz500MHz5050输入阻抗时)输入阻抗时) 垂直灵敏度量程范围为垂直灵敏度量程范围为2mV/div2mV/div5V/div(5V/div(共设共设1111档量程档量程) ) 垂直灵敏度误差垂直灵敏度误差

37、 (3%+13%+1个像素)个像素) YB54500YB54500数字示波器输入通道框图:数字示波器输入通道框图:阻抗变换阻抗变换电路电路N1N1原理框图原理框图 输入信号经过1/40高阻衰减器网络后分为两路: 一路是高频信号分量通路,经过C3等到达高阻源级跟随电路; 另一路是低频信号分量通路,经R4、R5组成的分压器和C4、S4组成的AC/DC选择开关,加到运放同相输入端,运放反相输入端用于加入位移电平调节信号。反馈电容C5保证合成后的信号具有平坦的幅频特性。运放输出的低频信号再经10M电阻R7在源级跟随电路与高频信号合成,并经过源级跟随电路输出。 N2电路中的调理,传输都应按50阻抗匹配网

38、络进行设计。 IC1、IC2是可程控微波频率to 3GHz模拟开关,在程控码控制下完成输入信号/基准零电平/精密校准电平的切换输入; IC3和IC4是特性阻抗为50的六组精密电压衰减阵列,完成0.5/1/2/4/8/16dB的衰减。最大程度地满足系统线性动态响应,以及垂直通道信号从2mV/div5V/div11档量程切换。 IC5是一级高带宽、低噪声、低漂移、低输出阻抗,有较强高频率电流输出能力的运算放大器,提供5倍增益信号放大,并在程控信号管理下提供12.5倍的扩展放大功能。 在进行电路调试时,由于IC3、IC4本身存在传输损耗,IC3、IC4、IC5电气联接存在适配条件下固有损耗,N2电路

39、应由程控软件精确调试到4倍增益。步进衰减网络步进衰减网络/ /前量放大电路前量放大电路 N2N2的设计的设计 N3的任务:将单端输入信号转换成对称输出信号;驱动A/D转换器并向触发电路系统提供内触发信号。 N3的输出应有极低的高频输出阻抗以适应长线传输的电容和电感负载,为了减小容性和感性负载,在工艺上采用50适配插头座和50微波电缆传输,PCB传输引线采用“微带效应布线。 N3由2级运算放大器组成,提供约10倍的总增益,以适应A/D转换器AT84AD004500mVP-P满度数字化转换的电平要求。此外,N3还承担50低阻输入状态下信号位移调节的任务。 差分驱动放大器 N3 的设计 目前,国内外

40、的A/D转换器技术已经非常成熟,通用型8bit A/D转换器的转换速率已经超过 2GS/s ,并且片内集成了采样-保持电路、基准参考电压、编码电路等,只需外加少量器件,即可组成完整的数字化电路,给DSO设计带来了很大de方便。 9.3.3 数据采集与存储电路 为了进一步提高示波器的最高采样速率以及降低对采样为了进一步提高示波器的最高采样速率以及降低对采样存储器读写速度的要求,存储器读写速度的要求,DSODSO还广泛采用了并行交错采样、输还广泛采用了并行交错采样、输出数据降速处理出数据降速处理 等技术。等技术。 9.3.3 数据采集与存储电路 所谓并行交错采样技术,就是利用多片所谓并行交错采样技

41、术,就是利用多片A/D转换器并行转换器并行对同一个模拟信号进行交序采样,从而提高对同一个模拟信号进行交序采样,从而提高DSO最高采样率。最高采样率。该技术关键技术是高精度多相时钟电路设计。该技术关键技术是高精度多相时钟电路设计。 并行交错采样技术的实现将在并行交错采样技术的实现将在 AT84AD001 高速高速A/D转换转换器中说明,器中说明, 并行交错采样技术并行交错采样技术 输出数据降速处理技术主要是解决高速的输出数据降速处理技术主要是解决高速的A/DA/D转换器输出转换器输出数据流与较慢速的采样存储器读写速度之间的矛盾。数据流与较慢速的采样存储器读写速度之间的矛盾。 DSODSO通常采用

42、通常采用“串串- -并转换实现分时存储的方法来降低输并转换实现分时存储的方法来降低输出数据流的速度。出数据流的速度。 例如,某例如,某DSODSO采用的采用的A/DA/D转换器的最高采样率为转换器的最高采样率为1000MS/s1000MS/s,分辨率为分辨率为8bit8bit。而采样存储器的最高读写频率为。而采样存储器的最高读写频率为266MHz266MHz,宽,宽度是度是32bits32bits的的SDRAMSDRAM。由于。由于SDRAMSDRAM的最高读写频率为的最高读写频率为266MHz266MHz,所以必须将所以必须将A/DA/D数字化后的数据频率降到数字化后的数据频率降到266MH

43、z266MHz以下。以下。输出数据降速处理技术输出数据降速处理技术采用串采用串- -并转换方法,并转换方法,降低降低 A/D A/D 转换器输出转换器输出数据的示意图数据的示意图 A/D转换器的输出D0D7并行送入8个4位移位寄存器,当移位寄存器移满后,再由锁存器锁存并送到采样存储器SDRAM 。 A/D转换器输出数据最大速度为1 000MHz,因此,移位寄存器最大工作频率选为1 200MHz。移位4次后才向锁存器锁存一次,因此,锁存和输出数据频率只要为1 000/4250MHz,从而满足SDRAM读写最高频率266MHz的要求。 上述降速过程相当于访问一次SDRAM就写入了4个8位数据,因此

44、可以使数据传输速度降低4倍。 9.3.3 数据采集与存储电路 并行交错采样和输出数据降速的处理需要增加许多射频元并行交错采样和输出数据降速的处理需要增加许多射频元件,这不仅给实际制作带来许多困难,而且也使性能的进一步件,这不仅给实际制作带来许多困难,而且也使性能的进一步提高受到限制。提高受到限制。 目前,一些器件厂家生产了一种集成度很高的目前,一些器件厂家生产了一种集成度很高的A/DA/D转换器,转换器,该器件不仅含有多路两路或四路高速该器件不仅含有多路两路或四路高速A/DA/D转换器,还提供转换器,还提供了支持交错工作方式和输出数据降速两倍或四倍处理的电了支持交错工作方式和输出数据降速两倍或

45、四倍处理的电路。因此,不需要在片外增加电路,便可同时实现并行交错工路。因此,不需要在片外增加电路,便可同时实现并行交错工作方式的数据采集和低速数据输出等问题。作方式的数据采集和低速数据输出等问题。 AtmelAtmel公司生产的公司生产的AT84AD001AT84AD001就是一种具备上述功能的高速就是一种具备上述功能的高速A/DA/D转换器,转换器, AT84AD001AT84AD001高速高速A/DA/D转换器简介转换器简介 9.3.3 数据采集与存储电路 AT84AD001AT84AD001高速高速A/DA/D转换器简介转换器简介 9.3.3 数据采集与存储电路 该器件在同一芯片上集成了

46、两路该器件在同一芯片上集成了两路I I和和Q Q独立的独立的A/DA/D转换器,转换器,每个通道都具有每个通道都具有l GS/sl GS/s的采样率,的采样率,8 bit8 bit分辨精度。分辨精度。 为了实现高速率的数据采集,该器件提供了支持交错工作方为了实现高速率的数据采集,该器件提供了支持交错工作方式的电路,在该模式下,双路式的电路,在该模式下,双路A/DA/D转换器并行采样的最高采样转换器并行采样的最高采样率可以达到率可以达到2 GS/s2 GS/s。 为了降低输出数据流的速度,该器件在内部集成了为了降低输出数据流的速度,该器件在内部集成了1111和和1212可选的数据多路分离器可选的

47、数据多路分离器DMUXDMUX),当选择),当选择DMUXDMUX在在1 1:2 2时,时,可以使输出数据流的速度降低可以使输出数据流的速度降低2 2倍。从而可以在芯片内部方便倍。从而可以在芯片内部方便地实现高速率的数据采集和输出数据的降速处理。地实现高速率的数据采集和输出数据的降速处理。 AT84AD001AT84AD001高速高速A/DA/D转换器简介转换器简介 系统初始化时,设置系统初始化时,设置 A/D A/D 转换器工作在并行交替工作模式,转换器工作在并行交替工作模式,DMUXDMUX设置为设置为1212模式。模式。 模拟输入信号经过前置放大滤波电路,再经过一个射频变压模拟输入信号经

48、过前置放大滤波电路,再经过一个射频变压器器TP101TP101将单端信号转换为差分信号,送入将单端信号转换为差分信号,送入AT84AD001AT84AD001的的I I通道通道模拟输入端。模拟输入端。 Q Q通道的模拟输入端无需加入输入信号,通道的模拟输入端无需加入输入信号,A/DA/D转换器的输出为转换器的输出为4 4路路8bit8bit500MS/s LVDS500MS/s LVDS逻辑的数据。逻辑的数据。 基于基于“AT84AD001AT84AD001的的2GHz2GHz数据采集系统数据采集系统 AT84AD001 AT84AD001输出输出4 4路路8bit8bit500MS/s500

49、MS/s的数据,而且采用的数据,而且采用LVDSLVDS逻逻辑,对其输出接口器件的性能提出了较高的要求。辑,对其输出接口器件的性能提出了较高的要求。 本系统接口器件选用本系统接口器件选用Stratix2Stratix2系列的系列的FPGA EP2S60F1020FPGA EP2S60F1020芯片,芯片,该芯片具有该芯片具有8484个专用个专用LVDSLVDS差分逻辑接收通道,每个差分逻辑接收通道,每个LVDSLVDS通道数通道数据传输速率最高可达据传输速率最高可达640MS/s640MS/s。因此,可直接与。因此,可直接与A/DA/D转换器相连。转换器相连。且一片且一片EP2S60F1020

50、EP2S60F1020即可满足系统的需要。即可满足系统的需要。 基于基于“AT84AD001AT84AD001的的2GHz2GHz数据采集系统数据采集系统 9.3.4 触发电路系统 触发电路系统作用是为采集控制电路提供一个触发参考点,触发电路系统作用是为采集控制电路提供一个触发参考点,以使以使DOSDOS的每次采集都发生在被测信号特定的相位点上,使每的每次采集都发生在被测信号特定的相位点上,使每一次捕获的波形相重叠,以达到稳定显示波形的目的。一次捕获的波形相重叠,以达到稳定显示波形的目的。 触发电路系统一般由外触发信号通道电路、触发源选择和触发电路系统一般由外触发信号通道电路、触发源选择和触发

51、电路组成,其中触发电路应包括触发耦合方式选择、触发触发电路组成,其中触发电路应包括触发耦合方式选择、触发比较器、触发释抑电路等部分。比较器、触发释抑电路等部分。 外触发信号通道电路和输入信号通道电路一样,也应具备阻抗变换、AC/DC耦合选择及放大等电路。 示波器一般设置有内触发、外触发和电源触发触发源。触发源选择电路功能是,根据用户设定从中选择其一作触发源。 内触发采用被测信号作为触发源;外触发采用外接与被测信号有同步关系的信号作为触发源,常用于被测信号不适于作触发信号时使用;电源触发采用50Hz的工频正弦信号作为触发源,适用于观测与50Hz交流有同步关系的信号。 触发耦合方式选择电路的功能是

52、,根据用户的设定从中选择一种合适的耦合方式。示波器一般设置有直流耦合、交流耦合、低频抑制耦合、高频抑制耦合等多种触发耦合方式。 直流耦合方式使触发信号通过,用于接入直流、或缓慢变化、或频率较低并含有直流分量的信号;交流耦合方式使触发信号通过电容耦合,用于观察交流信号;低频抑制耦合方式使触发信号通过高通滤波器,对显示含电源交流噪声的信号很有用;高频抑制耦合方式使触发信号通过低通滤波器,即使低频信号中包含高频噪声,仍能使其按低频信号触发。 触发电路系统一般由外触发信号通道电路、触发源选择和触发电路系统一般由外触发信号通道电路、触发源选择和触发电路组成,其中触发电路应包括触发耦合方式选择、触发触发电

53、路组成,其中触发电路应包括触发耦合方式选择、触发比较器、触发释抑电路等部分。比较器、触发释抑电路等部分。 高性能示波器的触发比较按触发条件可划分为:边沿触发、视屏触发、毛刺触发、状态触发等。此外,数字示波器还具有基于触发点的预触发功能。 边沿触发是最基本的触发,它要求在输入信号边沿的触发阈值上产生触发。 视频触发通过视频同步分离器提取视频信号中的场同步信号或者行同步信号作为触发信号,视频触发又可分为场同步触发和行同步触发两种。 毛刺触发采用了单次触发的模式,无毛刺出现时示波器不显示,处于“监视形状;当触发器发现毛刺时,则产生触发信号并显示毛刺尖峰出现前后的波形。毛刺触发电路可根据脉冲的宽度来确

54、定触发时刻,当被测信号为DC到某一频率之间的信号,可以将脉冲宽度设置为小于被测信号最高频率分量周期的一半,在正常情况下,这样的窄脉冲是不会产生的。若被测信号是数字系统,由于数字系统的信号一般为系统时钟周期的整数倍,我们可以把示波器的触发条件设置为小于系统时钟周期的脉冲宽度。 状态触发采用状态字作触发信号,状态触发要求设置多条并行检测线来监测这些线上的状态,当检测到用户规定的状态字如HLHH时,示波器就产生触发。 9.3.4 触发电路系统 触发释抑电路用以在每一次触发后,产生一段闭锁触发释抑电路用以在每一次触发后,产生一段闭锁Hold Hold offoff时间,示波器在这段闭锁时间内将停止触发

55、响应,以避免时间,示波器在这段闭锁时间内将停止触发响应,以避免不希望的触发产生,从而使不希望的触发产生,从而使DSODSO在每次触发之后显示的波形都一在每次触发之后显示的波形都一样,达到稳定显示的目的。样,达到稳定显示的目的。 触发电路系统一般由外触发信号通道电路、触发源选择和触触发电路系统一般由外触发信号通道电路、触发源选择和触发电路组成,其中触发电路应包括触发耦合方式选择、触发比较发电路组成,其中触发电路应包括触发耦合方式选择、触发比较器、触发释抑电路等部分。器、触发释抑电路等部分。 9.3.4 触发电路系统 边沿触发方式边沿触发方式 边沿触发方式是指信号边沿达到某一设定的触发阈值而产生的

56、一种触发方式,触发阈值电平可以调节,这是一种最基础的触发方式。边沿触发又分为上升沿触发和下降沿触发两种。 边沿触发电路一般采用双输入端的比较电路比较器),一端接输入信号,另一端接阈值电平,当两个输入端信号之差达到某一值时,比较电路翻转。若将两个输入端相互交换,则可改变触发极性;若改变接在比较端的阈值电平值,就可实现触发阈值电平的调节,从而可以选择在信号波形的上升沿或下降沿的某一电平上产生触发。触发极性选择/触发阈值电平调节示意图 在DSO中,比较器阈值电平由D/A转换器提供,一旦触发信号超过由D/A转换器设定的触发阈值电平,扫描即被触发。 触发极性选择开关S1用来选择触发信号的极性。当选择开关

57、S1拨在“+”位置上时,在信号增加方向上,当触发信号超过设定的触发阈值电平时就产生触发。当拨在“-”位置上时,在信号减少方向上,当触发信号超过触发阈值电平时就产生触发。 触发极性和触发阈值电平共同决定触发信号的触发点。 该触发电路既要选择触该触发电路既要选择触发极性选择开关,又要调节发极性选择开关,又要调节触发阈值电平,使用不够方触发阈值电平,使用不够方便。现代示波器中的自动触便。现代示波器中的自动触发电路,能使触发点自动调发电路,能使触发点自动调整在最佳触发电平上。整在最佳触发电平上。 边沿触发的最终目的是产生一个稳定的快沿脉冲,并以此刻作为对被测信号进行采样的开始时间。很显然,这一快沿脉冲

58、的不稳定将直接导致对信号采样时间的不确定性,造成波形在显示时会出现水平方向的抖动称触发抖动)。触发抖动严重时将无法观察和精确测量信号的时间参量,触发抖动是DSO的一项重要的技术指标。造成触发抖动的主要原因是:触发比较器的延时误差建立时间和触发通道噪声等。因此,触发通道电路应选择低噪声、低漂移、高带宽的运算放大器、模拟开关及相关元器件,并注意布线的合理,电源退耦及地线处理得当,高频信号传输电路引线走直线并尽量短。除此之外,还需要对比较器施加滞后措施,即将比较器接成施密特电路的形式( 预置触发功能预置触发功能 预置触发功能含正延迟触发和负延迟触发两种情况。并且正负延迟及延迟时间都可以进行预置。 在

59、数字存储示波器中预置触发可以通过控制存储器的写操作过程来实现。 9.3.4 触发电路系统 预置触发功能预置触发功能当被测信号大于预置电平时,触发电路便产生触发信号,于是存储器就从零地址开始写入采集的数据,设示波器的存储容量为1024,则当写满1 024个单元后便停止写操作。显示也从零地址开始读数据,则对应示波器屏幕上显示的信号便是触发点开始后的波形。 在常态触发状态下,在常态触发状态下, 在正延迟时(即显示延迟触发点 N 个取样点时间),触发信号到来后,存储器不立即写入数据,而是延迟 N 次取样之后才开始写入。这样当显示时,示波器屏幕上显示的信号便是触发点之后 N 个取样点的波形。这等效于示波

60、器的时间窗口右移。在正延迟时在正延迟时 在负延迟时(即显示超前触发点 N 个取样点时间),触发信号到来前, 存储器信号便就一直处于01 023单元不断循环写入的过程中,当写满1 024个单元之后,新内容将覆盖旧内容继续写入。当触发信号到来后,使存储器再写入 1 024 N 个取样点之后停止写操作。显示时,不是从零地址读数据, 而是从停止写操作时地址的下一个地址作为显示首地址连续读 1 024 个单元的内容。这样,示波器屏幕上显示的便是触发点之前 N 次取样点为起点的波形,这等于示波器的时间窗口左移。在负延迟时在负延迟时预置触发功能预置触发功能预置触发功能预置触发功能DSO的显示电路大部分采用两

温馨提示

  • 1. 本站所有资源如无特殊说明,都需要本地电脑安装OFFICE2007和PDF阅读器。图纸软件为CAD,CAXA,PROE,UG,SolidWorks等.压缩文件请下载最新的WinRAR软件解压。
  • 2. 本站的文档不包含任何第三方提供的附件图纸等,如果需要附件,请联系上传者。文件的所有权益归上传用户所有。
  • 3. 本站RAR压缩包中若带图纸,网页内容里面会有图纸预览,若没有图纸预览就没有图纸。
  • 4. 未经权益所有人同意不得将文件中的内容挪作商业或盈利用途。
  • 5. 人人文库网仅提供信息存储空间,仅对用户上传内容的表现方式做保护处理,对用户上传分享的文档内容本身不做任何修改或编辑,并不能对任何下载内容负责。
  • 6. 下载文件中如有侵权或不适当内容,请与我们联系,我们立即纠正。
  • 7. 本站不保证下载资源的准确性、安全性和完整性, 同时也不承担用户因使用这些下载资源对自己和他人造成任何形式的伤害或损失。

评论

0/150

提交评论