PCB设计与接地方法_第1页
PCB设计与接地方法_第2页
PCB设计与接地方法_第3页
PCB设计与接地方法_第4页
PCB设计与接地方法_第5页
已阅读5页,还剩4页未读 继续免费阅读

下载本文档

版权说明:本文档由用户提供并上传,收益归属内容提供方,若内容存在侵权,请进行举报或认领

文档简介

1、PCB设计与接地方法1. 整体考虑2. 音频考虑3. 噪声考虑4. EMC考虑5. PCB走线的3-W法则6. PCB拐角走线个别论述:1. 整体考虑1.1 常用星点接地(一点接地)方法优点:不会产生串联相互干涉如果不能100%遵循,需要个别小心考虑当中如何选择星点?有2个板本:第一板本-电源滤波大电容为星点1.2 调谐器(RF)接地及小信号接地调谐器RF前端及它的屏蔽壳必须接机壳为地线,低信号接地可以调谐器地线分支出1.3 MCU及KB接地MCU及KB可共同接地,该接地点经由窄小引线接上主地或机壳1.4 伺服PCB接地方法四类接地分类,马达驱动器/音频/数字/RF电路接地方法.各自一块单独铜

2、箔为地,经由窄小引线连通马达地经螺丝钉收紧机芯.接主板地1.5 信号输送方法信号线及信号地线同时并行输送可以减小噪音2. 音频考虑信号电流产生磁场,电源线有许多噪音信号及噪音大电流产生的噪音电磁场,清楚信号电流方向及它的大小强度,将信号电流电路面积减小,可以减小电感耦合.相应的电源线的地线应平行分布(并行的或并列的)以使回路面积最小化进而降低回路阻抗小信号线路走线应该不许接近数字电路或噪音信号,可加屏蔽在PCB板相邻层上的信号线应相互垂直(成90o),这样能使用音最小化3. 噪声考虑电源在PCB的入口点应被去耦。电源应位于PCB的电源入口点,并尽快靠近大电流电路(功放IC)。使导线间面积最小化

3、进而使电感最小化)。当将排线附于PCB上时,可能的话要提供多路接地回路以使回路面积最小化。OOOOOOOOOOOGiiHLiiblSiuulCtilieulSi般如分散地线的运用VCC(干净电源)线路和信号线绝不能与未过滤的(不干净的)传送电池、点火、高电流或快速转换信号的线路平行。通常将信号线和相关的接地回路放得越近越好以使电流回路面积最小化(见图)。小信号或外围电路应离I/O连接器越近越好,并远离高速数字电路、高电流电路或未过滤的电源电路。4. EMC考虑每个数字IC电源脚上增加高频、低电感的陶瓷电容应用于退耦。0.1F的电容用于高达15MHz的IC上,0.01口的用于大于15MHz的IC

4、上。电池或点火装置的RF退耦元件应放在PCB的电源入口处(靠近I/O连接器)。振荡器和MCU应远离I/O连接器或调谐器,并尽量靠近它们的芯片,最好还是在PCB的同面上,以保持回路面积的最小化应在RF电路加上RF退耦电容.对低频信号(低于10MHz)的屏蔽应只在源极上终端及接地,这样能防止不需要的接地回路。而对高于10MHz的信号的屏蔽应在两极上终端及接地(见图)。Shield局频信号屏敝/终端5. PCB布线的3-W法则在PCB走线中,我们应该遵循走线的3-W法则。在PCB上走线之间会产生串扰现象,这种串扰不仅仅会在时钟信号和其周围信号之间产生,也会发生在其他的关键信号上,数据、地址、控制和输

5、入输出信号线等,都可能会串扰和耦合影响。为了解决这些信号的串扰,我们可以从PCB走线上采取一此措施,那就是我们走线时应该按照走线的3-W法则。使用3-W法则可以降低信号走线之间的耦合现象。3-W法则就是让所有信号(时钟、音频、视频、复位、数据、地址等关键信号)的分隔距离满足:走线边沿之间的距离应该大于或等于2倍的走线宽度即走线中心之间的距离为走线宽度的3倍。例如时钟线宽为8mils,则时钟走线边沿与其他走线边沿之间的距离应该为16milso图1描述了走线的3W法则,其中走线间是没有过孔。如果走线间有过孔,则参考图2所示3-W法则。WW>2W顶视图相邻的信号走线>2W信号走线>

6、2W相邻的信号走线图1走线的3-W法则注意:对于靠近板边边沿的走线,板边沿到走线边沿的距离应该大于3W.3-W法则可以用于各种走线情况,并不仅仅是对时钟信号或高频的周期信号。如果在I/O区域没有地参考平面,那么差分走线对没有镜象平面,此时就可以使用3-W法则进行布线。通常,差分对走线的两信号走线之间的距离应该为W,而差分走线与其他走线之间的距离要满足3-W法则,即与其他走线的之间的距离最小应为3W,如图3所示。对于差分对走线,电源平面的噪声和其他信号耦合到差分对走线中,如果差分对的彳t号线之间的距离太大(大于3W),而与其他信号线之间距离又太小的话(小于3W),那么可能会破坏数据的传输。图3:差分走线对的3-W法则6:PCB拐角走线信号线的阻抗突然变化会产生不连续,因而会产生反射,所以在PCB走线中要避免这种阻抗不连续的情况发生。特别是当设计高速信号PCB时,特别是信号的上升时间为ns(微秒)级时,要特别注意走线的拐角处理。当走线出现直角的拐角,在拐角处走线的宽度和截面积增加,所以会产生额外的寄生电容,因此阻抗会减少,因此就产生走线阻抗的不连续。在这种直角拐角情况下,可以在拐角处使用两个45。或圆角来实现直角拐角,这样的话走线的线宽各截面积

温馨提示

  • 1. 本站所有资源如无特殊说明,都需要本地电脑安装OFFICE2007和PDF阅读器。图纸软件为CAD,CAXA,PROE,UG,SolidWorks等.压缩文件请下载最新的WinRAR软件解压。
  • 2. 本站的文档不包含任何第三方提供的附件图纸等,如果需要附件,请联系上传者。文件的所有权益归上传用户所有。
  • 3. 本站RAR压缩包中若带图纸,网页内容里面会有图纸预览,若没有图纸预览就没有图纸。
  • 4. 未经权益所有人同意不得将文件中的内容挪作商业或盈利用途。
  • 5. 人人文库网仅提供信息存储空间,仅对用户上传内容的表现方式做保护处理,对用户上传分享的文档内容本身不做任何修改或编辑,并不能对任何下载内容负责。
  • 6. 下载文件中如有侵权或不适当内容,请与我们联系,我们立即纠正。
  • 7. 本站不保证下载资源的准确性、安全性和完整性, 同时也不承担用户因使用这些下载资源对自己和他人造成任何形式的伤害或损失。

评论

0/150

提交评论