第9章 数-模、模-数变换器_第1页
第9章 数-模、模-数变换器_第2页
第9章 数-模、模-数变换器_第3页
第9章 数-模、模-数变换器_第4页
第9章 数-模、模-数变换器_第5页
已阅读5页,还剩58页未读 继续免费阅读

下载本文档

版权说明:本文档由用户提供并上传,收益归属内容提供方,若内容存在侵权,请进行举报或认领

文档简介

1、数字电路数字电路分析与设计分析与设计 第第9章章 数数-模、模模、模-数变换器数变换器2022-4-12北京理工大学 信息科学学院1第第9章章 数数-模、模模、模-数变换器数变换器9.1 数模转换器数模转换器( (Digit Analog Converter, DAC) )DAC就是这样一个器件,它的输入是就是这样一个器件,它的输入是数字量数字量,而输,而输出则是出则是与输入数字量成比例关系的模拟量与输入数字量成比例关系的模拟量 。数字电路数字电路分析与设计分析与设计 第第9章章 数数-模、模模、模-数变换器数变换器2022-4-12北京理工大学 信息科学学院2 DAC D0(LSB) D1

2、D2 D3 D4 D5 D6 D7 V0 DAC 示意图示意图 Vo Di DAC 输入输入- -输出特性示意图输出特性示意图 输入是某输入是某8 8位二进制加法计数器的输出,则其输出是位二进制加法计数器的输出,则其输出是一个阶梯波。一个阶梯波。 数字电路数字电路分析与设计分析与设计 第第9章章 数数-模、模模、模-数变换器数变换器2022-4-12北京理工大学 信息科学学院3 这是一个这是一个4比特比特( (4位位) )的权电阻型的权电阻型DAC。VREF是是基准电压基准电压。IAD0D1D2D3VO9.1.1 权电阻型权电阻型DAC Di是是一位一位二进制数。二进制数。Di=0,Si 接接

3、“地地”;Di=1,Si 接接VREF( (i = 03) )。 A点电位是点电位是“虚地虚地”,即:,即:VA =0。数字电路数字电路分析与设计分析与设计 第第9章章 数数-模、模模、模-数变换器数变换器2022-4-12北京理工大学 信息科学学院4 可见可见输出模拟电压输出模拟电压VO与与输入输入4位二进制数字量位二进制数字量D3D2D1D0成正比例。成正比例。IAD0D1D2D3VO I0 = VREF/23R,I1 = VREF/22R I2 = VREF/21R,I3 = VREF/20R I = I0 D0+I1 D1+I2 D2+I3 D330322iiiREFDRV304O22

4、2iiiREFFDVIRIRV输入输入4位二进制数字量位二进制数字量D3D2D1D0常量常量数字电路数字电路分析与设计分析与设计 第第9章章 数数-模、模模、模-数变换器数变换器2022-4-12北京理工大学 信息科学学院5IAD0D1D2D3VO I0 = VREF/23R,I1 = VREF/22R I2 = VREF/21R,I3 = VREF/20R I = I0 D0+I1 D1+I2 D2+I3 D330322iiiREFDRV 常量常量VREF/24是输入数字量最低位变化是输入数字量最低位变化1时输出模拟量的变化量,时输出模拟量的变化量,用用V 表示。它是表示。它是DAC的一个重

5、要指标,称为的一个重要指标,称为DAC的的分辨率分辨率。V= VREF/24304O222iiiREFFDVIRIRV输入输入4位二进制数字量位二进制数字量D3D2D1D0数字电路数字电路分析与设计分析与设计 第第9章章 数数-模、模模、模-数变换器数变换器2022-4-12北京理工大学 信息科学学院6 所以:所以:对于对于n位权电阻式位权电阻式DAC,当,当RF = R/2时,其输出电压为:时,其输出电压为:30304O222iiiiiiREFDVDVV1010O222niiiniiinREFDVDVV)(V)(VV,VnnnREFmaxmin121220OOmaxO122VVnnREF选择

6、基准电压选择基准电压VREF的根据。的根据。nREFVV2数字电路数字电路分析与设计分析与设计 第第9章章 数数-模、模模、模-数变换器数变换器2022-4-12北京理工大学 信息科学学院7 Di是是一位一位二进制数。二进制数。Di=0,Si 接接“地地”;Di=1,Si 接接A点点( (i = 03) )。 A点电位是点电位是“虚地虚地”,即:,即:VA =0。D0D1D2D3VOA9.1.3 倒倒T型电阻网络型电阻网络DAC 这是一个这是一个4比特比特( (4位位) )的倒的倒T型电阻网络型电阻网络DAC。VREF是是基准电压基准电压。数字电路数字电路分析与设计分析与设计 第第9章章 数数

7、-模、模模、模-数变换器数变换器2022-4-12北京理工大学 信息科学学院8A 从从“D- -D”向左看的等效电阻是向左看的等效电阻是R。所以:。所以:RVIREF 各支路电流均为前一支路电流的一半。各支路电流均为前一支路电流的一半。数字电路数字电路分析与设计分析与设计 第第9章章 数数-模、模模、模-数变换器数变换器2022-4-12北京理工大学 信息科学学院9D0D1D2D3VOA 输出模拟电压输出模拟电压VO与与输入输入4位二进制数字量位二进制数字量D3D2D1D0成正比例。成正比例。012316842DIDIDIDIi304O22iiiREFDViRV输入输入4位二进制数字量位二进制

8、数字量D3D2D1D0常量常量30422iiiREFDRVi30422iiiDIV= VREF/24数字电路数字电路分析与设计分析与设计 第第9章章 数数-模、模模、模-数变换器数变换器2022-4-12北京理工大学 信息科学学院10对于对于n位的倒位的倒T型电阻网络型电阻网络DAC,其输出电压为:,其输出电压为:1010O222niiiniiinREFDVDVV)(V)(VV,VnnnREFmaxmin121220OOmaxO122VVnnREF选择基准电压选择基准电压VREF的根据。的根据。nREFVV2数字电路数字电路分析与设计分析与设计 第第9章章 数数-模、模模、模-数变换器数变换器

9、2022-4-12北京理工大学 信息科学学院11当参考电压当参考电压VREF一定时,分辨率一定时,分辨率V只与只与DAC的位数的位数n有关。有关。n越越大,大,V 就越小,分辨率越高。因此也常用位数就越小,分辨率越高。因此也常用位数n表示表示DAC的精度。的精度。 V 叫做叫做DAC的的绝对绝对分辨率。分辨率。9.1.6 DAC的主要参数的主要参数是是DAC输出电压的输出电压的最小幅度间隔最小幅度间隔,也是当输入数字信号最低位变,也是当输入数字信号最低位变化化1 1时,输出模拟电压的变化量。分辨率用时,输出模拟电压的变化量。分辨率用V表示:表示:1. .DAC的分辨率的分辨率nREFVV2)(

10、V)(VVnnnREFmax12122O121OnmaxVVV/ Vomax=( (2n-1) )-1叫做叫做DAC的的相对相对分辨率。分辨率。数字电路数字电路分析与设计分析与设计 第第9章章 数数-模、模模、模-数变换器数变换器2022-4-12北京理工大学 信息科学学院122. .DAC的转换误差的转换误差比例系数误差比例系数误差。它是由。它是由参考电压参考电压VREF偏离标准值所产生的误差偏离标准值所产生的误差。 理想参考电压理想参考电压 VREF 参考电压大于参考电压大于 VREF 参考电压小于参考电压小于 VREF 输入数字量输入数字量 D 输出电压输出电压 Vo 0 比例系数误差示

11、意图比例系数误差示意图 )(VVnnREFmax122OVomin=0不变。不变。数字电路数字电路分析与设计分析与设计 第第9章章 数数-模、模模、模-数变换器数变换器2022-4-12北京理工大学 信息科学学院13失调失调误差误差。它是由。它是由运算放大器的运算放大器的零漂零漂所所引起引起的的误差。失调误差与误差。失调误差与输入数字量无关,输入数字量无关,它它表现为整体输出电压表现为整体输出电压的的上移或下移上移或下移。 无失调电压无失调电压 失调电压大于失调电压大于 0 失调电压小于失调电压小于 0 输入数字量输入数字量 D 输出电压输出电压 Vo 0 失调误差示意图失调误差示意图 非线性

12、非线性误差误差。它是由。它是由参考电源的波动,电参考电源的波动,电阻网络中电阻的误差,阻网络中电阻的误差,电子开关的导通电阻电子开关的导通电阻的分散性,运算放大的分散性,运算放大器的非理想特性等器的非理想特性等因因素引起的素引起的。它们的存。它们的存在使在使DAC的的输出电压输出电压台阶并不完全相等。台阶并不完全相等。 数字电路数字电路分析与设计分析与设计 第第9章章 数数-模、模模、模-数变换器数变换器2022-4-12北京理工大学 信息科学学院14VO3. .DAC的转换速度的转换速度 用用建立时间建立时间tSET来定量描述来定量描述DAC的转换速度。的转换速度。 从输入数字量发生变化开始

13、到从输入数字量发生变化开始到输出电压进入与稳态值相差输出电压进入与稳态值相差1/2LSB范围以内的这段时间范围以内的这段时间称为建立时间称为建立时间。 运算放大器的建立时间是运算放大器的建立时间是DAC建立时间建立时间tSET的主要成分的主要成分。 不包含不包含运算放大器的单片集成运算放大器的单片集成DAC的建立时间最短为的建立时间最短为0.1s。包含包含运放时,运放时,DAC的建立时间的建立时间最短为最短为1.5s。数字电路数字电路分析与设计分析与设计 第第9章章 数数-模、模模、模-数变换器数变换器2022-4-12北京理工大学 信息科学学院159.1.7 DAC的应用的应用10O22ni

14、iinREFDVV DAC 倒倒T型型电电阻阻网网络络 Vi Din VREF - + Vo R Io DAC 用用作作程程控控放放大大器器示示意意图图 I 若令若令VREF= Vi ,则:,则:10O22niiiniDVV10O221niiiniVDVVA所以所以AV 的范围在:的范围在:0 (2n-1)/2n 1。1. . 数控增益放大器数控增益放大器数字电路数字电路分析与设计分析与设计 第第9章章 数数-模、模模、模-数变换器数变换器2022-4-12北京理工大学 信息科学学院16 DAC 倒倒T型型电电阻阻网网络络 Vi Din VREF - + Vo R Io DAC 用用作作程程控

15、控放放大大器器示示意意图图 II 10O10REFO2222niiinniiinDRVDRVIRVDRVniiini10O2210O22niiiniVDVVA所以所以AV 的范围在:的范围在:1 2n/(2n-1) 2n 。数字电路数字电路分析与设计分析与设计 第第9章章 数数-模、模模、模-数变换器数变换器2022-4-12北京理工大学 信息科学学院172. . 波形发生器波形发生器 波形数据发生器是由一个波形数据发生器是由一个计数器计数器( (通常为加法计数通常为加法计数器器) )和一个存储有波形数和一个存储有波形数据的存储器据的存储器( (ROM或或RAM) )所组成。所组成。 DAC

16、Din CLK Vo DAC 用用作作波波形形发发生生器器 波波形形数数据据发发生生器器 数字电路数字电路分析与设计分析与设计 第第9章章 数数-模、模模、模-数变换器数变换器2022-4-12北京理工大学 信息科学学院182. . 波形发生器波形发生器 0 t (存储器地址存储器地址) ui (数据数据) 1 DDS 信号发生器波形数据示意图信号发生器波形数据示意图 1.0 0.866 0.5 -0.5 -0.866 -1.0 2 3 4 5 6 7 8 9 10 11 12 0 波形数据发生器是由一个波形数据发生器是由一个计数器计数器( (通常为加法计数通常为加法计数器器) )和一个存储有

17、波形数和一个存储有波形数据的存储器据的存储器( (ROM或或RAM) )所组成。所组成。 这种波形发生器叫做这种波形发生器叫做DDS( (直接数据合成直接数据合成) )信号信号发生器。发生器。数字电路数字电路分析与设计分析与设计 第第9章章 数数-模、模模、模-数变换器数变换器2022-4-12北京理工大学 信息科学学院199.2 模数转换器模数转换器( (Analog Digit Convert, ADC) )把把模拟信号模拟信号转换为转换为数字信号数字信号的过程分三个步骤:的过程分三个步骤:采采(取)样保持(取)样保持、量化量化、编码编码。采样保持器采样保持器A/D转换器转换器数字输出数字

18、输出模拟输入模拟输入对输入模拟信号的采样由对输入模拟信号的采样由采样保持器采样保持器完成。完成。A/D转换器转换器对采样保持器对采样保持器输出的直流电压输出的直流电压信号进行信号进行量化量化和编码和编码,即:,即:量化和编码量化和编码是由是由A/D转换器转换器完成。完成。数字电路数字电路分析与设计分析与设计 第第9章章 数数-模、模模、模-数变换器数变换器2022-4-12北京理工大学 信息科学学院209.2.1 采样保持采样保持TSTS是两个采样值之间是两个采样值之间的时间间隔,其倒数的时间间隔,其倒数就是就是采样频率采样频率fS。即:。即: fS =1/ TS。采样频率采样频率fS要要大于

19、大于被被采信号所含频率分量采信号所含频率分量最大值的最大值的两倍两倍以上。以上。即:即: fS2fmax。通常取通常取fS(3(35)5)fmax。数字电路数字电路分析与设计分析与设计 第第9章章 数数-模、模模、模-数变换器数变换器2022-4-12北京理工大学 信息科学学院21采样保持器的电路结构:采样保持器的电路结构: VO Vi - + C 取取样样脉脉冲冲 Vi - + 电电子子开开关关 (a)采采样样保保持持原原理理图图 两个运算放大器接成了两个运算放大器接成了电压跟随器电压跟随器的形式。的形式。 电压跟随器的特点是:输入、输出电压跟随器的特点是:输入、输出同相同相,电压,电压增益

20、为增益为1,输入阻抗,输入阻抗极大极大(可视为(可视为),输出阻抗),输出阻抗极小极小(可视为(可视为0)。)。 电压跟随器的作用是电压跟随器的作用是缓冲器缓冲器。对输入、输出起。对输入、输出起缓冲隔离缓冲隔离的作用。的作用。数字电路数字电路分析与设计分析与设计 第第9章章 数数-模、模模、模-数变换器数变换器2022-4-12北京理工大学 信息科学学院22采样保持器的电路结构:采样保持器的电路结构: VO Vi - + C 取取样样脉脉冲冲 Vi - + 电电子子开开关关 (a)采采样样保保持持原原理理图图 取样脉冲到达时取样脉冲到达时, 电子开关闭合,电容电子开关闭合,电容C被被迅速充电迅

21、速充电至输入电压至输入电压Vi。 取样脉冲消失时取样脉冲消失时, 电子开关断开,电容电子开关断开,电容C保持保持刚采集到的输入电压刚采集到的输入电压 Vi。同时。同时C上的采集电压通过上的采集电压通过输出缓冲器输出缓冲器输出为输出为VO。 采样时间采样时间的长短取决于的长短取决于充电时间常数充电时间常数,而,而保持时间保持时间的长短取决于的长短取决于放电时间放电时间常数。二者均取决于电容常数。二者均取决于电容C的容量大小。的容量大小。数字电路数字电路分析与设计分析与设计 第第9章章 数数-模、模模、模-数变换器数变换器2022-4-12北京理工大学 信息科学学院23采样保持器的电路结构:采样保

22、持器的电路结构: VO Vi - + C 取取样样脉脉冲冲 Vi - + 电电子子开开关关 (a)采采样样保保持持原原理理图图 取样过程中电容取样过程中电容C上的电压达到稳态值所需时间上的电压达到稳态值所需时间( (称为称为获取时间获取时间) )和和保持阶段保持阶段输出电压的下降率输出电压的下降率VO/T是衡量取样是衡量取样-保持电路性能的保持电路性能的两个重要标志。两个重要标志。 获取时间获取时间越短越好,越短越好,输出电压的下降率输出电压的下降率VO/T越小越好越小越好。二者对。二者对取样电容取样电容C的大小要求是矛盾的。的大小要求是矛盾的。数字电路数字电路分析与设计分析与设计 第第9章章

23、 数数-模、模模、模-数变换器数变换器2022-4-12北京理工大学 信息科学学院24 VO Vi - + C 取样脉冲取样脉冲 Vi - + (b)实用采样保持电路)实用采样保持电路 数字电路数字电路分析与设计分析与设计 第第9章章 数数-模、模模、模-数变换器数变换器2022-4-12北京理工大学 信息科学学院259.2.2 量化与编码量化与编码数字信号不仅在数字信号不仅在时间上是离散时间上是离散的,而且在数值大小的变的,而且在数值大小的变化上也是化上也是不连续的不连续的( (数值变化上是离散的数值变化上是离散的) )。数字信号的任何一个数字量的大小只能是某个数字信号的任何一个数字量的大小

24、只能是某个规定的最规定的最小数量单位小数量单位的整倍数。的整倍数。量化单位就是测量电压的最小单位。用量化电压去量化单位就是测量电压的最小单位。用量化电压去近似近似地地表示一个直流电压表示一个直流电压( (取样电压取样电压) )大小的大小的过程叫做模拟电过程叫做模拟电压的压的量化量化。这样一个这样一个规定的规定的最小数量单位最小数量单位叫做叫做量化单位量化单位,用,用表示。表示。数字信号最低有效位数字信号最低有效位( (LSB) )的的1所代表的数量大小就等于所代表的数量大小就等于量化单位量化单位。(相当于。(相当于D/A转换器的分辨率)转换器的分辨率)数字电路数字电路分析与设计分析与设计 第第

25、9章章 数数-模、模模、模-数变换器数变换器2022-4-12北京理工大学 信息科学学院269.2.2 量化与编码量化与编码模拟电压幅度的变化是连续的,模拟电压幅度的变化是连续的,它不一定能被它不一定能被整除整除。所以量化过程不可避免地会引入误差。这种误差称为所以量化过程不可避免地会引入误差。这种误差称为量量化误差化误差。有两种划分量化电平的方法。有两种划分量化电平的方法。数字电路数字电路分析与设计分析与设计 第第9章章 数数-模、模模、模-数变换器数变换器2022-4-12北京理工大学 信息科学学院27111110101100011010001000输入信号1V7/8V6/8V5/8V4/8

26、V3/8V2/8V1/8V0二进制代码代表的模拟电压7=7/8(V)6=6/8(V)5=5/8(V)4=4/8(V)3=3/8(V)2=2/8(V)1=1/8(V)0 =0 (V)划分量化电平方法一:划分量化电平方法一:n为为A/D转换器的数字位数。转换器的数字位数。例如:例如:Vimax = 1v,n = 3,最大量化误差为最大量化误差为。则:则:最大量化误差:最大量化误差:=1/8( (v) )。nmaxV/2DAi最大模拟输入电压v8121v3数字电路数字电路分析与设计分析与设计 第第9章章 数数-模、模模、模-数变换器数变换器2022-4-12北京理工大学 信息科学学院28111110

27、101100011010001000输入信号二进制代码1V13/15V11/15V9/15V7/15V5/15V3/15V1/15V0代表的模拟电压7=14/15(V)6=12/15(V)5=10/15(V)4= 8/15(V)3= 6/15(V)2= 4/15(V)1= 2/15(V)0 = 0 (V)划分量化电平方法二:划分量化电平方法二:n为为A/D转换器的数字位数。转换器的数字位数。例如:例如:Vimax = 1v,n = 3,最大量化误差为最大量化误差为/2/2。212DA1inmaxV/最大模拟输入电压则:则:最大量化误差:最大量化误差:/2 /2 = 1/15( (v) )。v1

28、522121v4将模拟电压量化后的数值用将模拟电压量化后的数值用代码表示的过程叫做代码表示的过程叫做编码编码。数字电路数字电路分析与设计分析与设计 第第9章章 数数-模、模模、模-数变换器数变换器2022-4-12北京理工大学 信息科学学院299.2.3 并行比较式并行比较式ADCD2D1D0 采用的是第二种划分量化电采用的是第二种划分量化电平的方法。平的方法。 由分压器、电压比较器、寄由分压器、电压比较器、寄存器、译码器存器、译码器( (代码转换器代码转换器) )组成。组成。12345670246142CCCCCCCDCCCDCD 译码器译码器函数表达式为:函数表达式为:数字电路数字电路分析

29、与设计分析与设计 第第9章章 数数-模、模模、模-数变换器数变换器2022-4-12北京理工大学 信息科学学院30 并行比较式并行比较式 ADC 的输入的输入-输出关系表(译码器真值表)输出关系表(译码器真值表) 比较器输出比较器输出 编码器输出编码器输出 输入电压输入电压 Vi 量化电平量化电平 C7 C6 C5 C4 C3 C2 C1 D2 D1 D0 0,VREF/15) 0 0 0 0 0 0 0 0 0 0 0 VREF/15,3VREF /15) 2/15VREF 0 0 0 0 0 0 1 0 0 1 3VREF/15,5VREF/15) 4/15VREF 0 0 0 0 0 1

30、 1 0 1 0 5VREF/15,7VREF/15) 6/15VREF 0 0 0 0 1 1 1 0 1 1 7VREF/15,9VREF/15) 8/15VREF 0 0 0 1 1 1 1 1 0 0 9VREF/15,11VREF/15) 10/15VREF 0 0 1 1 1 1 1 1 0 1 11VREF/15,13VREF/15) 12/15VREF 0 1 1 1 1 1 1 1 1 0 13VREF/15,VREF) 14/15VREF 1 1 1 1 1 1 1 1 1 1 12345670246142CCCCCCCDCCCDCD数字电路数字电路分析与设计分析与设计 第

31、第9章章 数数-模、模模、模-数变换器数变换器2022-4-12北京理工大学 信息科学学院31 比较器和寄存器兼有取样比较器和寄存器兼有取样-保持功能保持功能,故可省去取样,故可省去取样-保持电路。保持电路。D2D1D0并行比较式并行比较式ADC的特点:的特点: 最大优点是最大优点是转换速度快转换速度快。8bit并行并行ADC的速度的速度 vO,则,则保留保留最高位最高位的的“1”;若;若vI vO,则,则去去掉掉最高位的最高位的“1”。 再使寄存器的再使寄存器的次高位次高位置置1,比较比较vI和和vO的大小以决定的大小以决定是否保留是否保留次高位次高位的的“1”。 此过程一直进行到寄存器此过

32、程一直进行到寄存器的最低位时为止的最低位时为止。 将逐次渐进寄存将逐次渐进寄存器的器的最高位最高位置置1,使其输出为使其输出为 10000。数字电路数字电路分析与设计分析与设计 第第9章章 数数-模、模模、模-数变换器数变换器2022-4-12北京理工大学 信息科学学院40 这是一个这是一个3位位二进制数码二进制数码逐次逼近式逐次逼近式A/D转换器转换器。 C为比较器为比较器。若若vIvO,则,则vB=0;若;若vI 0VREF0000000 vL=0时,时,Q0Q1Qn-1=000,QA=0。S0闭合,闭合,vO=0。S1接向接向vI。vO=0 vL=1时时, ,S0断开断开, ,开始转换。

33、开始转换。数字电路数字电路分析与设计分析与设计 第第9章章 数数-模、模模、模-数变换器数变换器2022-4-12北京理工大学 信息科学学院54vI0VREF0100001 vL=0时,时,Q0Q1Qn-1=000,QA=0。S0闭合,闭合,vO=0。S1接向接向vI。vO0VREF0100011vO0VREF0100011 当当vO上升到上升到vO0时,比较器输出为时,比较器输出为0,计数器停止计数,计数器停止计数,T2=NTCP。vO00001-1-210REF0ITTdt)V(RCdtvRC数字电路数字电路分析与设计分析与设计 第第9章章 数数-模、模模、模-数变换器数变换器2022-4

34、-12北京理工大学 信息科学学院57把把T1= 2nTCP和和T2=NTCP代入上式:代入上式:01-1-210REF0ITTdt)V(RCdtvRC02REF1ITVTvnNVv2REFIREFI2VvNn 输出数字量输出数字量N与输入电压与输入电压vI成正比例。成正比例。 输出数字量输出数字量N仅与基准电压仅与基准电压VREF有关有关,而与而与积分元件积分元件R、C和时钟周期和时钟周期TCP无关无关。12REFITTVv 数字电路数字电路分析与设计分析与设计 第第9章章 数数-模、模模、模-数变换器数变换器2022-4-12北京理工大学 信息科学学院58 双积分式双积分式ADC的最大优点就

35、是的最大优点就是工作性能稳定、转换精度较高工作性能稳定、转换精度较高。 成本相对较低,即:可用精度、成本较低的元件制作出精度很高成本相对较低,即:可用精度、成本较低的元件制作出精度很高的双积分式的双积分式ADC。 双积分式双积分式ADC的另一个优点就是抗干扰能力比较强。的另一个优点就是抗干扰能力比较强。 适用于对适用于对A/D转换速度要求不高,但对精度要求很高的应用场合转换速度要求不高,但对精度要求很高的应用场合(数字式电压表)。(数字式电压表)。双积分式双积分式ADC的特点:的特点: 双积分式双积分式ADC的主要缺点就是工作速度较低。一次转换所需时间的主要缺点就是工作速度较低。一次转换所需时

36、间至少要在至少要在2T1以上,即以上,即2n+1TCP。双积分式。双积分式ADC的转换速度一般在的转换速度一般在每秒几十次以内。每秒几十次以内。数字电路数字电路分析与设计分析与设计 第第9章章 数数-模、模模、模-数变换器数变换器2022-4-12北京理工大学 信息科学学院599.2.8 ADC的参数的参数1. .ADC的分辨率的分辨率A/D 转换器转换器的的分辨率(又称分解度)是以输出二进制数分辨率(又称分解度)是以输出二进制数或十进制数的或十进制数的位数位数来表示的来表示的,它说明它说明A/D 转换器转换器对输入对输入信号的分辨能力信号的分辨能力。 从理论上讲,从理论上讲,n位二进制数字输出的位二进制数字输出的A/D 转换器应能区转换器应能区分分输入模拟电压输入模拟电压的的2n个不同等级个不同等级大小,能区分输入电压大小,能区分输入电压的最小差异为的最小差异为FSR/2n(满

温馨提示

  • 1. 本站所有资源如无特殊说明,都需要本地电脑安装OFFICE2007和PDF阅读器。图纸软件为CAD,CAXA,PROE,UG,SolidWorks等.压缩文件请下载最新的WinRAR软件解压。
  • 2. 本站的文档不包含任何第三方提供的附件图纸等,如果需要附件,请联系上传者。文件的所有权益归上传用户所有。
  • 3. 本站RAR压缩包中若带图纸,网页内容里面会有图纸预览,若没有图纸预览就没有图纸。
  • 4. 未经权益所有人同意不得将文件中的内容挪作商业或盈利用途。
  • 5. 人人文库网仅提供信息存储空间,仅对用户上传内容的表现方式做保护处理,对用户上传分享的文档内容本身不做任何修改或编辑,并不能对任何下载内容负责。
  • 6. 下载文件中如有侵权或不适当内容,请与我们联系,我们立即纠正。
  • 7. 本站不保证下载资源的准确性、安全性和完整性, 同时也不承担用户因使用这些下载资源对自己和他人造成任何形式的伤害或损失。

评论

0/150

提交评论