MT8980D中文版_第1页
MT8980D中文版_第2页
MT8980D中文版_第3页
MT8980D中文版_第4页
MT8980D中文版_第5页
已阅读5页,还剩13页未读 继续免费阅读

下载本文档

版权说明:本文档由用户提供并上传,收益归属内容提供方,若内容存在侵权,请进行举报或认领

文档简介

1、MT8980D数字交换机产品特点:1、MITEL 串行通信总线兼容2、8行×32通道输入3、8行×32通道输出4、256端口无阻塞交换5、单电源(+5 V)6、低功耗:30mW类型7、微处理器控制接口8、三态串行输出订购信息:MT8980DE40引脚双列直插式封装(塑料)MT8980DP44引脚塑料方形芯片封装-40°C至+85°C描述:MT8980D这种超大规摸集成电路ISOCMOS(感光互补金属氧化物半导体)器件的设计,是用于在微处理器的控制下进行的PCM编码的语音或数据的交换,或用于一个现代化的专用用户交换机以及中心办公局。它提供最多256个84K

2、bit/通道的同步连接,八条串行输入或输出通道中的每一条都是由32个64Kbit/s信道复用成为一条2048Kbit/s的ST-BUS数据流。另外,MT8980D还为微处理器提供到指定ST-BUS通道的读写通道。图1 功能框图图2 引脚连接引脚说明:引脚名字介绍40DIP44PLCC12数据响应(漏极开路输出)。这是给微处理器接口的数据响应。该引脚被拉低,表明该芯片已经完成对数据的操作,需要用一个999,的电阻作为上拉电阻。2-43-5ST-BUS输入0到2(输入)。这些脚输入2048Kbit/s的ST-BUS数据流。5-97-11ST-BUS输入3到7(输入)。这些脚输入2048Kbit/s

3、的ST-BUS数据流。1012电源输入。提供正电源。1113帧脉冲(输入)。这是用于2048Kbit/s的ST-BUS数据流的帧同步脉冲输入。该引脚为低则在下一个的下降沿来时引起内部计数器复位。12144.096MHz时钟(输入)。它的下降沿用以确定ST-BUS的比特单元的边界。13-1515-17地址线(输入)。这些脚是微处理器接口输入的地址线16-1819-21地址线(输入)。这些脚是微处理器接口输入的地址线1922数据选通(输入)。该脚为高时表示处理器接口数据选通。2023读写(输入)。该输入是微处理器来的读写信号。高电平读,低电平写。2124片选信号(输入)。该脚为低电平时表示微处理器

4、选中该芯片。22-2425-27数据线(双向三态)。这些都是微处理器接口双向数据引脚。25-2929-33数据线(双向三态)。这些都是微处理器接口双向数据引脚。3034电源输入。负电源输入(地)。31-3535-39第7-3条ST-BUS(输出)。这些脚输出8条2048Kbit/s的数据流。36-3841-43第2-0条ST-BUS(输出)。这些脚输出8条2048Kbit/s的数据流。3944输出驱动使能(输入)。该引脚为高时输出正常,为低时为三态高阻。但是如果利用软件控制方式,即使为高电平,也可以置进入高阻态。401控制ST-BUS输出(互补输出)。在这条ST-BUS输出的每一帧由256个比

5、特组成,每码元为连接存储器高达256个存储单元的bit/s的位。6,18,28,40无连接。功能说明:最近几年,在电话方面已形成了一个朝着数字交换特别是与软件控制有关的数字交换方向发展的趋势。同时,在系统结构方而已有了朝着分布式处理或多处理器系统方面发展的趋势。根据这些发展趋势,MITEL公司设计了ST-BUS(串行通信总线)。这种总线结构既能用于软件控制数字话音和数据交换,又能用于内部处理器通信。这两种用途完全集中,因为考虑到将来系统的通用和简单化。这种ST-BUS串行数据流以2048Kbit/s速率连续不断地操作,并被安排在包含32个8bit通道的125s脉宽的帧内。MITEL公司制造了许

6、多ST-BUS接口的器件,一个关键的器件就是MT8980芯片。MT8980能够将数据从ST-BUS输入通道交换到ST-BUS输出通道, 同时允许它的控制微处理器读ST-BUS输入或者写到ST-BUS输出(消息模式)。对于微处理器来说,MT8980就像一个外部存储设备。处理器可以对MT8980写入数据,用以在输入ST-BUS和输出ST-BUS通道之间建立连接关系,或者在输出ST-BUS通道传递信息。通过读MT8980,微处理器可以接收来自ST-BUS输入通道的信息或者检查哪些交换关系已经建立起来。通过集成交换和内部处理器通信两种功能,MT8980允许系统用于分散处理并且在ST-BUS结构上交换话

7、音或数据。硬件描述:2048 Kbit / s的串行数据在8条ST-BUS输入(STi0-STi7)上被接收,从ST-BUS输出(STo0-STo7)发送串行数据。每一个串行输入接受32个通道的数字数据, 每个通道包含一个由编码解码器提供的表示PCM编码的话音/模拟值的8比特字 (例如:MITEL公司的MT8964)。该串行输入字被转换成并行数据并存储在256×8的数据存储器内。数据存储器的存储单元位置与特定的ST-BUS输入数据流的特定通道有关。这些存储单元可以由控制芯片的微处理器读出。连接存储器内的存储单元被划分为高,低两部分,它与特定的ST-BUS输出数据流有关。当一个通道准备

8、被发送到ST-BUS输出上时。该通道的数据既可以由ST-BUS输入端交换而来,也可以由微处理器发信。如果这个数据是从输入线上交换来的。那么与该输出通道有关的连接存储器低位的存储单元的内容通常寻址数据存储器。这个数据存储器的地址和输入ST-BUS数据流的某一通道相对应, 在该通道上用于交换的数据已经到达。如果这个输出通道上的数据是由微处理器发出的(消息模式),那么与该输出通道有关的连接存储器低8位的内容被作为数据送至输出码流中,并且这个数据在每一帧到来时在该通道内重复输出,直到微处理器干涉为止。连接存储器数据通过控制接口在D7-D0上被接收。控制接口同时也是在A5-A0上接收地址信息并处理微处理

9、器的控制信号、R / 和DS。在数据存储器或连接存储器内,对位何地址有两部分。高位部分来自控制寄存器,它可以通过控制接口被写入或读出。低位部分直接来自于地址线。控制寄存器还允许该芯片在所有ST-BUS输出上广播信息(即以来把每一个通道置为信息模式),或者划分存储器,以便与可以从数据存储器读出数据或将数据写到连接存储器的低位。该连接存储器高位决定单个的输出通道是否为信息模式,并允许单个的输出通道进入一个高阻状态,从而使MT8980的排列可以构成。连接存储器高位也控制CST0引脚。所有ST-BUS时钟来源于从两个派生信号和。图3 地址存储器映射软件控制:控制接口上的地址线直接给出到控制寄存器通路,

10、或根据控制寄存器的内容,给出到达存储器以及连接存储器高位或低位的通路。如果地址线A5为低电平,那么不管其它地址线为什么状态,都对寄存器操作(见图3)。如果A5为高电平,那么地址线A4-A0选择由控制寄存器决定的存储器和数据流相对应的0-31通道的存储单元。控制寄存器的数据由模式控制位、存储器选择位和数据流地址位组成(见图4)。存储器选择位选择连接存储器高位或低位,或选择数据存储器。并且数据流地址位决定ST-BUS输入或输出中的某一条。控制寄存器的bit7用于分离存储器操作从数据存储器读并且对连接存储器低8位写。另一种模式控制位是bit6,当bit6=1,ODE为高电平时,它可将每一输出数据流上

11、的每一输出通道设置为灵活的消息模式;即连接存储器低位的内容在每一帧ST-BUS输出数据流上输出。在这种模式中,假定连接存储器高位的每一存储单元的bit2和bit0为 “1”,而与连接存储器其它位的值无关。比特名字说明7分离存储器为“1”,所有随后操作为从数据存储器读和往连接存储器内写,除非控制寄存器被重置。为“0”,存储器选择位在以后的操作中指定固定的存储器。在以上两种情况下,数据流地址位选择有效存储器的某一段存储区。6消息模式为“1”,连接存储器低位的内容是串行输出线的输出,除非ODE脚为低。为“0”,对应每一通道的连接存储器比特决定输出什么。5未用4-3存储器选择位00:未用01:数据存储

12、器(只作处理器端口读)10:连接存储器低位11:连接存储器高位2-0数据流地址位这些位上以二进制表示的数字代表某一条输入或输出ST-BUS总线,这些总线与后续操作中指定的存储器段相对应。图4 控制寄存器位比特名字说明2信息通道为“1”,连接存储器低位相应存储单元的内容是该存储单元数据流和通道的输出。为“0”,连接存储器低位相应存储单元的内容是作为数据存储器的一个地址,决定该存储单元的数据流和通道的连接源。1位这一位是前一通道在脚上的输出。位首先输出的是第0条数据流的该比特。0输出使能如果ODE脚为高,且控制寄存器的bit6为“0”,那么,该比特使能那一位置的数据流和通道的输出驱动器。这就允许单

13、个数据流的单个通道被置为高阻,允许构造交换矩阵。“1”输出使能,“0”输出禁止。图5 连接存储器高位比特名字说明7-5*数据流地址位这三位以二进制表示的数字是连接源的ST-BUS数据流的数字。Bit7是最高有效位。例如,bit7=1,bit6=0,bit5=0,那么,连接源是上的某一通道。4-0*通道地址位这五位以二进制表示的数字是代表连接源通道的数字。(通道所ST-BUS的位置由bit7、6、5决定)。Bit4=1是最高有效位。例如,bit4=0,bit3=0,bit2=0,bit1=1,bit0=1,那么连接源通道是19。*如果相应连接存储器高位存储单元的bit2=1,或控制寄存器的bit

14、6=1,那么这8个比特就是与该存储单元相应的数据流和通道的输出。否则,这8个比特被用作确定与这个位置相关的数据流和通道输出的连接源。图6 连接存储器低位如果控制寄存器的bit6是“0”,则为交换模式,那么连接存储器高位的每一存储单元的bit2和bit0可根据各信道的不同要求选择(见图5)。如果bit2为“1”,相对应的ST-BUS输出通道工作在消息模式,即相应的连接存储器低位的存储单元字节在该通道上发送出去。否则从串行输入端收到的某一字节被发送出去,并且连接存储器低位的内容决定是哪一条ST-BUS输入线的一通道对应的字节被发送(见图6)。如果ODE引脚为低电平,那么所有串行输入端为高阻态。如果

15、它为高,且控制寄存器的bit6为“1”,那么所有输出端输出实际值。如果ODE为高且控制寄存器的bit6为“0”,那么连接存储器高位的存储单元的bit0控制相应的每一ST-BUS输出线上的每一通道的输出使能。bit0为“1”使能输出驱动器,bit0为“0”,禁止输出(见图5)。在每一帧,每一个连按存储器高位存储单元的bit1在CST0上输出(见图5 ) ,考虑到外部控制电路的时延,该比特在ST-BUS线的相对应的通道之前的一个通道输出,并且第0条ST-BUS的该比特首先在通道上输出,例如ST-BUS 0-7的通道9的bit l与ST-BUS通道8的bit 7-0同步输出。应用:在一个简单数字交换

16、系统中的应用图7和8展示了如何将MT8980s和MT8964s一起使用从而形成一个简单的数字交换系统。图7展示了MT8980s和过滤器/解码器之间的接口界面。图8展示了一个势力架构中的这些组件的位置。图7中的MT8964过滤器/解码器分别在ST输入总线的DR和ST输出总线的DX接收并发送数字语音信号。这些信号被路由到MT8980顶部的用来作为数字语音开关的ST总线输入和输出。该MT8964是由从底部MT8980的ST总线输入DC控制的,这从一个输出端产生适当的信号频道消息模式。这种架构优化了线电路的消息传递能力通过建立信令逻辑,例如,用于开关钩检测,连通上ST-BUS输出。这个ST-BUS输出

17、信号是由微处理器通过一个MT8980底部ST总线输入来进行监控的。图8显示了如何使用ST总线架构来设计一个简单的数字交换系统。这是一个256扩展私人电话网络,它使用一个单一MT8980作为语音开关和第二MT8980用于和线路接口电路通信。将一些MT8980s级联后可以设计成一个更大的数字交换系统。图9显示了如何将4 个MT8980s布置在一个非阻塞配置上,而且它可以从任何一条输入总线通道上切换到任何一条输出总线通道。图7 简单的数字交换系统8980s和8964s之间的典型接口的实例图8 一个简单的数字交换系统的结构示例6802处理器的应用电路:图10示出一个完整的电路的一个例子,此例可用于评估

18、芯片。为方便起见,选择使用4 MHz晶振而不使用4.096MHz的时钟,尽管二者都满足芯片的规格限制。393计数器使用的RC延迟对信号确保了足够的保持时间,但如果能够使用更快的393计数器,使用的数值有可能要改变。芯片被示为存储器映射到MEK6802D3系统。芯片解决00-3F对应于处理器地址2000-203F。通过在地址解码器的延迟要求VMA信号被使用了两次去除毛刺。该MEK6802D3板采用了10KW上拉的磁阻式引脚,如果电路板是被处理器所取代,那么它必须被并入电路中。图9 四个8980s排列在无阻塞16×16配置图10 应用电路6802绝对最大额定值参数符号最小最大单位1VDD

19、 VSS-0.37V2数字输入电压-0.3+0.3V3数字输出电压-0.3+0.3V4存储器选择位40mA5-65+1506数据流地址位2W*超出这些值可能造成永久性伤害。在这些条件下的功能操作没有说明。推荐工作条件 - 电压是相对于地面(VSS)除非另有说明。参数最小最大单位测试条件1操作温度+852正电源5.25V3输入电压V典型的数据是在25°C下测试并且只是用于辅助设计,不保证不受生产测试影响。直流电气特性 - 电压是相对于地面(VSS)除非另有说明。特点符号最小单位1输入电源电流610mA输出空载2输入高电压2.0V3输出低电压0.8V4输入泄漏5介于和之间5输入引脚电容8

20、pF6输出输出高电压2.4V7输出高电流1015mA纯源化 8输出低电压0.4V9输出低电流510mA下沉10高阻抗泄漏511输出引脚电容8pF典型的数据是在25°C下测试并且只是用于辅助设计,不保证不受生产测试影响。图11 输出负载测试AC电气特性 - 时钟时序(图12和图13)特点符号最小最大单位测试条件1输入时钟周期220244300ns2时钟宽高95122150ns3时钟宽低110122150ns4时钟过渡时间20ns5帧脉冲设定时间20200ns6帧脉冲持续时间0.02050I7帧脉冲宽度244ns时机是在推荐的温度和电源电压。典型的数据是在25°C下测试并且只是用于辅助设计,不保证不受生产测试影响。*连接存储器的内容,如果时钟停止,但是,ST-BUS输出进入高阻抗状态不会丢失。注:帧脉冲重复每512个周期。图12 帧定位图13 时钟时序AC电气特性- 串行数据流(图11,14,15和16)特点符号

温馨提示

  • 1. 本站所有资源如无特殊说明,都需要本地电脑安装OFFICE2007和PDF阅读器。图纸软件为CAD,CAXA,PROE,UG,SolidWorks等.压缩文件请下载最新的WinRAR软件解压。
  • 2. 本站的文档不包含任何第三方提供的附件图纸等,如果需要附件,请联系上传者。文件的所有权益归上传用户所有。
  • 3. 本站RAR压缩包中若带图纸,网页内容里面会有图纸预览,若没有图纸预览就没有图纸。
  • 4. 未经权益所有人同意不得将文件中的内容挪作商业或盈利用途。
  • 5. 人人文库网仅提供信息存储空间,仅对用户上传内容的表现方式做保护处理,对用户上传分享的文档内容本身不做任何修改或编辑,并不能对任何下载内容负责。
  • 6. 下载文件中如有侵权或不适当内容,请与我们联系,我们立即纠正。
  • 7. 本站不保证下载资源的准确性、安全性和完整性, 同时也不承担用户因使用这些下载资源对自己和他人造成任何形式的伤害或损失。

评论

0/150

提交评论