版权说明:本文档由用户提供并上传,收益归属内容提供方,若内容存在侵权,请进行举报或认领
文档简介
1、?装S东工商号浇数字集成电路?实验指导书何爱香信息与电子工程学院2021年1月实验1译码器3实验2组合逻辑电路6实验3半加器8实验4全加器9实验5三进制计数器11实验6555多谐振荡器13实验7电压比拟器15实验8Pspice最坏情况分析16一、实验目的1 .理解译码器逻辑功能.2 .掌握译码器电路设计方法.二、实验内容译码器74155的芯片如下列图所示,-人U61G1Y01C1Y11Y2A1Y3B2Y02Y12G2Y22C2Y374155逻辑函数式:YAB表1.译码器74155真值表使能限制输入输出1G1CBA1丫01Y11丫21丫31XXX1111010001110101101101101
2、10101111110X0XX1111三、实验步骤(1)在pspice中,启动Place/Part命令,出现下列图所示的选择框,输入74155,点击OK实验 1 译码器211331415012,6549111(2)限制端1C设置为高电平,使能端1G设置为低电平.在pspice中,上下电平要用专门的符号来设置,启动Place/Ground命令,出现下列图所示的选择框,在SOUR建中取$D_HI符号,即为接入高电平,取“$D_L(J符号,接到电路的输入端,即为接入低电平.(2)设置输入信号AB启动Place/Part命令,出现下列图所示的选择框,输入DigClock.通过设置时钟信号源参数调整方波
3、的周期可占空比.设置输入信号A的ONTIM序口OFFTIME.设置输入信号B的ONTIM序口OFFTIM四1ms时钟信号源有5个周期参数要设置:在一个周期内,低电平状态的持续时间:在一个周期内,低电平状态的持续时间.ONTIME:在一个周期内,高电平状态的持续时间OFFTIME:在一个周期内,低电平状态的持续时间DELAY:延时STARTVAL时钟信号的初值,在时间延时范围内,信号值由初值决定.OPPVAL时钟高电平状态在设置时钟信号时,一般只需要设置OFFTIM臣口ONTIME方法:双击ONTIMBH现下列图对话中g,设置为.同理,设置OFFTIME.(3)启动Pspice仿真,查看Y0到Y
4、3的结果四、实验报告1 .画出实验电路图,整理实验数据填入逻辑状态表中.2 .交仿真报告(包括仿真电路、设计过程、仿真结果、数据分析).实验 2 组合逻辑电路一、实验目的1 .理解组合逻辑电路逻辑功能.2 .掌握组合逻辑电路设计方法.二、实验原理组合逻辑电路简称组合电路,组合电路的特点是任意时刻电路输出的逻辑状态仅仅由此刻电路的输入状态决定,而与电路过去的状态无关.组合逻辑电路在电路结构上完全由逻辑门构成,并且没有输出对输入的反应和存储电路.组合逻辑电路的输入、输出信号可能有一个或多个,可以用下列图所示的框图形式表示.A1YiA2,Y2Y2组合逻辑电路;2IAn:Ym图中,A1,A2,.,An
5、表示输入信号,Y1,Y2,.,Ym表示输出信号.根据组合电路的特性,输出信号与输入信号之间的关系可以表示成如下的输出函数:Yifi(Ai,A2,An)Y2f2(Ai,A2,A)Ymfm(Ai,A2,An)由于实际的门电路具有延时特性,所以要求组合电路的所有输入信号,在它们到达输出之前,必须保持不变.组合电路的输入信号可以是原变量也可以是反变量,要依具体电路和题目而定.三、实验内容及步骤(1)组合逻辑电路图如下所示,选用与门7408、非门7404或门7432连接电路,测试输入、输出端的逻辑状态,填入表1中.表1真值表输入输出ABCY四、实验步骤(1)在pspice中绘制原理图(2)添加输入信号源
6、,分别设置3个鼓励源的周期为,1us和2us,占空比为1的方波信号,(3)模拟仿真,并用Probe模块来观察各个节点数字信号随时间的变化规律,填写表1.五、实验报告1 .画出实验电路图,整理实验数据填入逻辑状态表中.2 .交仿真报告(包括仿真电路、设计过程、仿真结果、数据分析).实验3 半加器一、实验目的1 .理解半加器、全加器的逻辑功能.2 .掌握半加器和全加器的设计方法.二、实验原理如果不考虑来自低位的进位,将两个一位二进制数进行相加得到和及进位的电路称为半加器.其中A、B是两个加数,S是和,C是进位.由功能表可以得到如下逻辑表达式:SABABABCAB三、实验内容及步骤分别选用与非门74
7、LS00以及与非门74LS00结合异或门74LS86两种方法设计半加器电路,连接电路,测试输入、输出端的逻辑状态,填入下表中.输入理论输出实验输出ABS和C1 班位L 和CC 进位000101五、实验报告1 .画出实验电路图,整理实验数据填入逻辑状态表中.2 .半加器的设计,要求列出真值表,写出逻辑表达式,画出逻辑图,并将验证结果填入表中.3 .交仿真报告包括仿真电路、设计过程、仿真结果、数据分析.实验 4 全加器一、实验目的1 .理解全加器的逻辑功能.2 .掌握全加器的设计方法.二、实验原理能将两个一位二进制数相加并考虑低位来的进位和向高位进位的逻辑电路称为全加器.全加器功能如表1所示,表中
8、CI为低位来的进位,A、B是两个加数,S是本位全加和,CO是向高位的进位.表1全加器功能表输入输出CIABSCO0000000110010100110110010101011100111111从功能表可得到如下表达式:Sm(1,2,4,7)COm(3,5,6,7)化简后:SABCICOABACIBCI三、实验内容及步骤选用异或门74LS86和与非门74LS00设计一个全加器,连接电路,测试输入、输出端的逻辑状态,填入下表中.输入耳论理出实验输出5突蜿碎H17E 旅hi迸位和选位剧进傅A,B,1C1骂C11 .画出实验电路图,整理实验数据填入逻辑状态表中.2 .全加器的设计,要求列出真值表,写出
9、逻辑表达式,画出逻辑图,并将验证结果填入表中.3 .交仿真报告包括仿真电路、设计过程、仿真结果、数据分析.实验 5 三进制计数器一、实验目的1 .理解计数器的逻辑功能.2 .掌握计数器的设计方法.二、实验原理根据给定时序电路逻辑功能的要求,设计出实现该功能的逻辑电路图,并力求最简.对时序逻辑电路的设计,目前还没有一套完全成熟的方法,需要不断积累经验,逐步完善.同步时序逻辑电路的设计过程与分析过程相反,一般可按如下步骤进行:从实际问题着手,建立状态图和状态表:由给定的实际问题确定输入变量、 输出变量及状态,并分析输入、 输出变量和状态之间的关系.在分析的根底上,画出状态图或列出原状态表.状态化简
10、:为了保证逻辑功能的正确性,由实际问题构造的状态图或状态表没有严格要求状态数最少,一般会产生多余的状态.状态数直接决定着电路的造价和复杂程度,因此需要进行状态化简.状态化简的核心是识别等价状态.假设两个状态在相同的输入下有相同的输出和次态,那么这两个状态是等价状态.状态化简就是将等价状态合并,使状态数最少.决定使用触发器的数目、类型和状态编码:首先确定触发器数目,触发器数目n与状态数M之间有如下关系:n1n2M2其次确定触发器输出的二进制编码与状态之间的对应关系,这种关系称为状态编码.由于n个触发器的输出编码有2n种,状态有MK2n种,所以触发器输出编码与状态之间的对应关系不是唯一的.最后根据
11、电路中触发器种类最少和市场供货情况确定触发器类型.由状态表求出电路的状态方程、驱动方程和输出方程:从具有状态编码的状态表中别离出次态卡诺图和输出卡诺图,再由次态卡诺图依据触发器特性方程得到驱动方程.由输出卡诺图得到输出方程,或依据触发器驱动表直接由状态表别离出驱动卡诺图,得到驱动方程.检查能否自启动:画出满足逻辑功能要求的逻辑图.三、实验内容及步骤选用两片J虫发器7473设计一个三进制计数器.(1)在pspice中,启动Place/Part命令,输入7473,选取两片JK触发器7473,并连线画出原理图.DSTM1CLK-TLJ*-(2)启动Place/Part命令,出现下列图所示的选择框,输
12、入DigClock.通过设置时钟信号源参数调整方波的周期可占空比.设置输入信号A的ONTIME和OFFTIME.(3)启动Place/Ground命令,在SOUR建中取“$D_H符号,即为接入高电平.(4)启动Pspice仿真,查看d0,d1的输出结果.四、实验报告1 .画出实验电路图,整理实验数据.2 .交仿真报告(包括仿真电路、设计过程、仿真结果、数据分析).HIId0U3Ad11213CLKJQU1A1414QRUCKQRUCKVCCTRIGGERRESETOUTPUTCOriTROLTHRESHOLDDISCHARGE实验 6555 多谐振荡器一、实验目的1 .理解555多谐振荡器的逻
13、辑功能.2 .掌握555多谐振荡器的设计方法.二、实验原理多谐振荡器是能产生矩形脉冲波的自激振荡器.由于矩形波中除基波外,包含许多高次谐波,因此这类振荡器被称为多谐振荡器.多谐振荡器一旦振荡起来,电路没有稳态,只有两个暂稳态进行交替变化,输出矩形波脉冲信号,因此它又被称作无稳态电路.用555定时器能方便地构成多谐振荡器,如图1所示.R、B和C是外接定时元件,定时器的高电平触发端6脚和低电平触发端2脚并联在一起接电容C与电阻R的连接点上,放电三极管的集电极7脚连接到电阻R和FB的连接点上.VCJ2/3VCC1/3VCC图 1 由 555 定时器构成的多谐振荡器三、实验内容及步骤1在pspice中
14、,启动Place/Part命令,单击AddLibrary,添加库,输入555B,选出555定时器,并根据下列图连接电路.0VOtGND(2)进行瞬态分析(3)对电路进行仿真,并观测输入端d,c和输出.点的电压波形.并分析原理过程.(4)计算充电和放电的理论值,并与仿真结果值进行比拟分析.四、实验报告1 .画出实验电路图,整理实验数据.2 .交仿真报告(包括仿真电路、设计过程、仿真结果、数据分析).实验七电压比拟器一、实验目的1 .理解电压比拟器的逻辑功能.2 .掌握555多谐振荡器的设计方法.二、实验原理电压比拟器可以看作是放大倍数接近“无穷大的运算放大器.电压比拟器的功能:比拟两个电压的大小
15、(用输出电压的高或低电平,表示两个输入电压的大小关系):当“+输入端电压高于“一输入端时,电压比拟器输出为高电平;当“+输入端电压低于“一输入端时,电压比拟器输出为低电平;可工作在线性工作区和非线性工作区.工作在线性工作区时特点是虚短,虚断;工作在非线性工作区时特点是跳变,虚断;由于比拟器的输出只有低电平和高电平两种状态,所以其中的集成运放常工作在非线性区.从电路结构上看,运放常处于开环状态,又是为了使比拟器输出状态的转换更加快速,以提升响应速度,一般在电路中接入正反应.三、实验内容及步骤(1)在pspice中,启动Place/Part命令,单击AddLibrary,添加库,输入uA741,选
16、出电压比拟器,并根据下列图连接电路.(3)设置比拟器输入端2的电压信号源为幅度为4v,频率1kHz的正弦波信号.输入端3的参考电压输入端3为0v.(4)进行瞬态分析,仿真时间设为5ms(5)电路仿真,并观测输入正弦波电压i、参考电压j和输出电压o的波形,并分析原因.(6)将参考电压改为3v,再次进行仿真,观察输出I,j和输入.的波形,并分析原因.四、实验报告1 .画出实验电路图,整理实验数据.2.交仿真报告(包括仿真电路、设计过程、仿真结果、数据分析).实验八 Pspice 最坏情况分析一、实验目的1 .理解数字元器件的延迟现象.2 .掌握数字电路Pspice最坏情况分析方法.二、实验原理数字器件都是有延迟的,相同的器件延迟不确定.PspiceA/D分析数字电路时,将数字信号分为5种状态,即0、1、RF和X,其中野口尸分别表示上升沿和下降沿.任何一个R或F翻转都看作是模糊局部.时序模糊在数字元器件之间是可以传递的,在每种根本元器件的输出端所输出的时序模糊是由输入端的时序模糊加上器件本身的延迟所决定的.
温馨提示
- 1. 本站所有资源如无特殊说明,都需要本地电脑安装OFFICE2007和PDF阅读器。图纸软件为CAD,CAXA,PROE,UG,SolidWorks等.压缩文件请下载最新的WinRAR软件解压。
- 2. 本站的文档不包含任何第三方提供的附件图纸等,如果需要附件,请联系上传者。文件的所有权益归上传用户所有。
- 3. 本站RAR压缩包中若带图纸,网页内容里面会有图纸预览,若没有图纸预览就没有图纸。
- 4. 未经权益所有人同意不得将文件中的内容挪作商业或盈利用途。
- 5. 人人文库网仅提供信息存储空间,仅对用户上传内容的表现方式做保护处理,对用户上传分享的文档内容本身不做任何修改或编辑,并不能对任何下载内容负责。
- 6. 下载文件中如有侵权或不适当内容,请与我们联系,我们立即纠正。
- 7. 本站不保证下载资源的准确性、安全性和完整性, 同时也不承担用户因使用这些下载资源对自己和他人造成任何形式的伤害或损失。
评论
0/150
提交评论