南昌航空大学计算机组成原理试卷_第1页
南昌航空大学计算机组成原理试卷_第2页
南昌航空大学计算机组成原理试卷_第3页
南昌航空大学计算机组成原理试卷_第4页
免费预览已结束,剩余1页可下载查看

下载本文档

版权说明:本文档由用户提供并上传,收益归属内容提供方,若内容存在侵权,请进行举报或认领

文档简介

1、姓一 单项选择题1冯。诺依曼机工作方式的基本特点是(D)。-A多指令流单数据流B存储器按内部选择地址-堆栈操作按地址访问并顺序执行指令-2在 CPU中跟踪指令后续地址的寄存器是(C)-A主存地址寄存器B指令寄存器 C 程序计数器D 状态条件寄存器号学-下列数中最大的数为(B)。-(227) 8(101001) BCD(96) 16-2-双端口存储器(D)情况下会发生读 / 写冲突-左端口与右端口的地址码不同左端口与右端口的数据码不同-左端口与右端口的数据码相同左端口与右端口的地址码相同-级班c)在定点数运算中产生溢出的原因是(参加运算的操作数超出了机器的表示范围运算过程中最高位产生了进位或借位

2、运算的结果的操作数超出了机器的表示范围寄存器的位数太少,不得不舍弃最低有效位存储周期指(c)存储器的写入时间存储器进行连续写操作所允许的最短时间间隔存储器进行连续读和写操作所允许的最短时间间隔存储器的读出时间7 单地址指令中为了完成两个数的算术运算,除地址码指明的一个操作数外,另一个数常需采用(A)A隐含寻址方式B 间接寻址方式C 堆栈寻址方式 D 立即寻址方式8一个 8 位二进制整数,采用补码表示,且由3 个“ 1”和 5 个“ 0”组成,则最小值为( C)。 -127 -3 -125 -329变址寻址方式中,操作数的有效地址等于(D)基址寄存器内容加上形式地址(位移量)堆栈指示器内容加上形

3、式地址程序计数器内容加上形式地址变址寄存器内容加上形式地址10下列几项中,不符合指令系统的特点是(b)。A指令长度固定,指令种类少B寻址方式种类尽量减少,指令功能尽可能强C增加寄存器的数目,以尽量减少访存次数D 选择使用频率最高的一些简单指令,以及很有用但不复杂的指令11主存储器和 CPU之间增加 cache 的目的是( A)解决 CPU和主存之间的速度匹配问题扩大 CPU通用寄存器的数量扩大主存储器的容量既扩大主存储器的容量又扩大CPU通用寄存器的数量12计算机操作的最小时间单位是(D)A微指令周期B指令周期C CPU周期D 时钟周期13指令周期是指(C)ACPU从主存取出一条指令的时间BC

4、PU执行一条指令的时间CCPU从主存取出一条指令的时间加上CPU执行这条指令的时间D时钟周期时间14没有硬盘存储器的计算机监控程序可以存放在(B)。 CPU FLASH RAM或 ROM RAM15下列部件中不属于执行部件的是(C)A运算器B存储器C控制器D外围设备二填空题流水 CPU中的主要问题是 _资源 _相关、数据相关和控制相关, 为此需要采用相应的技术对策半导体 SRAM靠 _触发器 _ 存储信息,半导体 DRAM则是靠电荷存储器件。微程序控制器的核心部件是_控制存储器_,它是一种只读存储器。衡量总线性能的重要指标是_总线宽度 _。提高加法器运算速度的关键是_并行 _ _。在机器的一个

5、 CPU周期中,一组实现一定操作功能的微命令的组合,构成一条 _微指令 _ 。它是由操作控制和顺序控制两部分组成。动态存储器存储的信息电荷是会泄露的,为此必须由外界按一定规律不断进行充电,我们把它称之为 _刷新 _ 。在计算机术语中,将运算器和控制器合在一起称为CPU,而将 CPU和存储器合在一起称为 _主机 _.使用 cache 是为了解决 _解决 CPU和主存之间的速度匹配问题_问题。总线是构成计算机系统的互连机构,是多个功能部件之间进行数据传送的_总线 _通道。三计算题1一台计算机系统的内存储器由cache 和主存构成, cache 的存取周期为50ns,主存的存取周期为210ns。已知

6、在一段给定的时间内,CPU共访问了 4800 次,其中 350次访问主存。问:( 1) cache 的命中率是多少?h=4450/4800=( 2) CPU访问内存的平均时间是多少纳秒?r =210/50=e =1/r+(1-r)h=( 3) cache 主存系统的效率是多少?t =50/e=2已知X = 0.0101011, Y = 0.1101101,求X补,X 补, Y补, Y补,X 补 + YX 补=补 =?, X补 Y补 =? X补=Y 补= Y补=X 补+ Y补 =X 补Y 补 =四 给出下表中寻址方式的有效地址E 的算法。序寻址方式名称有效地址 E说明号1立即操作数 =n其中立即

7、数为2寄存器寻址DXn3直接寻址WW为偏移量4基址寻址(BP)BP为基址寄存5基址 +偏移量寻址(BP)+W器6相对寻址(PC)+WSI 为变址寄存7基址 +变址 +偏移量(BP)+(S1)+W器8寄存器间接寻址(DX)PC程序计数器DX为通用寄存器五 下图是 CPU结构图, 试完成图中空白部分,说明这些功能部件的主要功能。最后简单说明CPU的工作原理。(共 16 分)六 用 32K X 8 位的 EPROM芯片组成128K X 16 位的只读存储器,只读存储器加RAM共 1M。试问:( 1)数据寄存器多少位?16( 2)系统至少需要多少根地址线?17(3)共需要多少个EPROM芯片?(128*16)/(32*8)=8(4)画出有关只读存储器部分的组成框图。其中EPROM芯片除数据线、地址线外,还有CS片选信号、 R/W读写控制信号等信号线。 (前面 3 小题每题 3 分,后面

温馨提示

  • 1. 本站所有资源如无特殊说明,都需要本地电脑安装OFFICE2007和PDF阅读器。图纸软件为CAD,CAXA,PROE,UG,SolidWorks等.压缩文件请下载最新的WinRAR软件解压。
  • 2. 本站的文档不包含任何第三方提供的附件图纸等,如果需要附件,请联系上传者。文件的所有权益归上传用户所有。
  • 3. 本站RAR压缩包中若带图纸,网页内容里面会有图纸预览,若没有图纸预览就没有图纸。
  • 4. 未经权益所有人同意不得将文件中的内容挪作商业或盈利用途。
  • 5. 人人文库网仅提供信息存储空间,仅对用户上传内容的表现方式做保护处理,对用户上传分享的文档内容本身不做任何修改或编辑,并不能对任何下载内容负责。
  • 6. 下载文件中如有侵权或不适当内容,请与我们联系,我们立即纠正。
  • 7. 本站不保证下载资源的准确性、安全性和完整性, 同时也不承担用户因使用这些下载资源对自己和他人造成任何形式的伤害或损失。

评论

0/150

提交评论