电子数字时钟设计(共39页)_第1页
电子数字时钟设计(共39页)_第2页
电子数字时钟设计(共39页)_第3页
电子数字时钟设计(共39页)_第4页
电子数字时钟设计(共39页)_第5页
已阅读5页,还剩34页未读 继续免费阅读

下载本文档

版权说明:本文档由用户提供并上传,收益归属内容提供方,若内容存在侵权,请进行举报或认领

文档简介

1、精选优质文档-倾情为你奉上河南工业职业技术学院毕业设计(数字钟电路设计)学生姓名:牛伟军专业:机电一体化班级:07325班指导教师:高功臣 河南·南阳前言数字钟是采用数字电路实现对时、分、秒数字显示的计时装置,广泛用于个人家庭,车站, 码头办公室等公共场所,成为人们日常生活中不可少的必需品,由于数字集成电路的发展和石英晶体振荡器的广泛应用,使得数字钟的精度,远远超过老式钟表, 钟表的数字化给人们生产生活带来了极大的方便,而且大大地扩展了钟表原先的报时功能。诸如定时自动报警、按时自动打铃、时间程序自动控制、定时广播、自动起闭路灯、定时开关烘箱、通断动力设备、甚至各种定时电气的自动启用等

2、,所有这些,都是以钟表数字化为基础的。因此,研究数字钟及扩大其应用,有着非常现实的意义。本设计主要讲述数字钟的设计过程,主要介绍数字钟电路的基础知识和基本功能电路,其中内容主要包括电路设计思想、电路设计基本单元以及电路设计过程。电路设计过程包括六部分的设计,振荡电路设计、分频电路设计、“时、分、秒”计数器电路设计、译码器显示电路设计、校时电路设计、整点报时电路的设计。本设计在内容上突出基本理论、基本概念和基本分析方法,回避了烦琐的内容分析和数学推导。 由于数字钟在各行各业得到极为高度的关注和越来越广泛的应用,使我对它也产生了浓厚的兴趣,刚好借助于毕业课程设计我想动手去做一做,去揭开它那神秘的面

3、纱。 虽然,电子是我所学的专业,但我对其一些集成电路还是不了解的,我对它的认识还需要从零开始,但是我不会害怕,我相信经过我的努力我会很亲近的认识它、了解它、熟悉它。 当然个人水平有限,认识上不免有所欠缺和片面,恳请老师和读者给予指正。IntroductiveA digital clock is realized using digital circuit, minutes and seconds digital display timer, widely used in individual family, station, wharf and public places such as of

4、fice, as people daily life necessities, due to the development of digital IC quartz crystal oscillator and extensive application of the digital clock, precision, far more than old clocks and watches for production of digital life brought great convenience, and greatly expanded the clock chime of the

5、 original function. Automatic alarm, such as timing on automatic rung, automatic control, regular radio program, be closed-circuit lamp, timer switch oven, hige power equipment, even all the electrical automatic timing etc, all these, opening is based on digital watches. Therefore, the digital clock

6、 and expand their application.This design is mainly about digital clock, mainly introduce the design process of the digital clock circuit basic knowledge and basic function circuit, which mainly includes the circuit design thoughts, the circuit design is the basic unit and circuit design process. Ci

7、rcuit design process, including six parts of the oscillating circuit design, the design of frequency circuit design, "when, minutes and seconds" counter decoder circuit design, display circuit design, the school when the circuit design, working on the design of the circuit. This design in

8、the content on the basic theories, basic concept and basic analysis method, avoid troublesome content analysis .Due to the digital clock in industries have extremely high attention and more and more extensive application in it, I also have a strong interest in graduate course design, just by doing I

9、 wanted to do, to uncover its mysteries.Although, electronic is my major, but some of its integrated circuit for me, I still don't understand the knowledge of it still needs from scratch, but I won't be afraid, I believe that through my effort I know it is very thick, understand it, familiar

10、 with it.Of course the individual, understanding and one-sided score unavoidable, please give teachers and readers.目录第一章 概论4第一节 数字钟电路设计的意义、现状及要求 4第二节 设计思想与方案论证 5第三节 系统工作原理说明 6第二章 选用硬件单元介绍7第一节 集成电路CD4060简介7第二节 LLT集成电路74LS74简介 8第三节 集成电路CD4518简介13第四节 LED发光二级管显示器简介 15第五节 集成电路CD4511简介17第三章 组成电路设计介绍21第一节

11、振荡电路设计21 第二节 分频电路设计22第三节 时、分、秒计数电路设计23第四节 译码显示电路设计25第五节 校时电路计25第六节 整点报时电路设计27第四章 系统原理说明与调试28 第一节 原理图及原理介绍 28第二节 安装与调试31附录电路器材选用列表32结论与结束语33第一章 概论本篇概述数字钟有关的一些基本知识,为对数字钟电路的设计作一个基础。首先简要说明数字钟设计的意义、要求及本设计的设计思想等,然后简述数字钟的硬件功能;接着讲述数字钟组成电路设计以及基本组成单元器件的选择与参数设置要求,最后讲述系统的安装与维护要求及注意事项。第一节 数字钟电路设计的意义、现状及要求11:课题背景

12、及目的 20世纪末,电子技术获得了飞速的发展,在其推动下,现代电子产品几乎渗透了社会的各个领域,有力地推动了社会生产力的发展和社会信息化程度的提高,同时也使现代电子产品性能进一步提高,产品更新换代的节奏也越来越快。 时间对人们来说总是那么宝贵,工作的忙碌性和繁杂性容易使人忘记当前的时间。忘记了要做的事情,当事情不是很重要的时候,这种遗忘无伤大雅。但是,一旦重要事情,一时的耽误可能酿成大祸。例如,许多火灾都是由于人们一时忘记了关闭煤气或是忘记充电时间。尤其在医院,每次护士都会给病人作皮试,测试病人是否对药物过敏。注射后,一般等待5分钟,一旦超时,所作的皮试试验就会无效。手表当然是一个好的选择,但

13、是,随着接受皮试的人数增加,到底是哪个人的皮试到时间却难以判断。所以,要制作一个定时系统。随时提醒这些容易忘记时间的人。 钟表的数字化给人们生产生活带来了极大的方便,而且大大地扩展了钟表原先的报时功能。诸如定时自动报警、按时自动打铃、时间程序自动控制、定时广播、定时启闭电路、定时开关烘箱、通断动力设备,甚至各种定时电气的自动启用等,所有这些,都是以钟表数字化为基础的。因此,研究数字钟及扩大其应用,有着非常现实的意义。1.2:国内外发展情况: 在数字钟方面,西方发达国家的产品一开始比国内的品种要早,其性能也较国内良好。所谓每样东西都有其发展的原因及发展过程,过去人们没有钟表人们根据太阳的位置来判

14、断时间。伴随着工业革命开始与发展,人们需要更精确的时间来规范自己的日常生活,随后人们发明了机械表,机械表给人们了精确的时间观念,但伴随着电子的发展,第一部电子表诞生以及日本对电子表研究使其在人们的生活中变的越来越来普及,越来越受到人们欢迎与喜爱,因为它更加的美观给人们带来更多的方便。国内的电子产品发展相对晚些,但伴随着改革开放的发展,我们国家的电子产品也有了比较快的发展,在数字钟方面发展就非常的快,很快就以价格便宜外表美观占据了国内市场并出口到很多国家。现在钟表的数字化给人们的生活带来了极大的方便,而且大大地扩展了钟表原先的报时功能。1.3:论文构成及实现功能:数字钟一般有六部分组成包括秒信号

15、发生器、“时、分、秒”计数器、译码器、及显示器、校时电路、整点报时电路等组成。秒信号产生器是整个系统的时基信号,它直接决定计时系统的精度,一般用石英晶体振荡器加分频器实现。将标准秒信号送入“秒计数器”,“秒计数器”采用六十进制计数器,每累计60秒发出一个“分脉冲”信号,该信号作为“分计数器”的时钟脉冲。“分计数器”也采用六十进制计数器,每累计60分钟,发出一个“时脉冲”信号,该信号将被送到“时计数器”。“时计数器”采用24进制计数器,可以实现一天对24小时的累计。译码显示电路将“时”、“分”、“秒”计数器的状态经七段显示译码器译码,通过六位LED七段显示器显示出来。整点报时电路是根据计时系统的

16、输出状态产生一脉冲信号,然后去触发一音频发生器实现报时。校时电路是用来对“时”、“分”、“秒”现实数字进行校对调整的。从而实现,具有“时”、“分”、“秒”的十进制数字显示、具有手动校时、校分的功能、具有自动报时信号的数字电路。第二节 设计思想与方案论证要想构成数字钟,首先应选择一个脉冲源能自动地产生稳定的标准时间脉冲信号。而脉冲源产生的脉冲信号的频率较高,因此,需要进行分频,使高频脉冲信号变成适合于计时的低频信号,即“秒脉冲信号”(频率为1Hz)。经过分频器输出的秒脉冲信号到计数器中进行计数。由于计时的频率是:60秒=1分,60分=1小时,24小时=1天,这就需要分别设计60进制,24进制计数

17、器,并发出驱动AM,PM标志信号。各计数器输出信号经译码器到数字显示器,使“时”,“分”、“秒”得以数字显示出来。 值得注意的是:任何计时装置都有误差,因此应考虑校准时间电路。校时电路一般采用自动快速调整和手动调整,“自动快速调整”可利有分频器输出的不同频率的脉冲使显示时间自动快速调整时间。“手动调整”可利有手动的节拍调准显示时间。数字钟一般有六部分组成,其中振荡器和分频器组成标准的秒信号发生器,由不同进制的计数器、译码器和显示器组成计时系统。秒信号送入计数器进行计数,把累计的结果以“时”、“分”、“秒”的十进制数字显示出来。“时”显示由24进制计数器、译码器和显示器构成,“分”、“秒”显示分

18、别由60进制计数器、译码器和显示器构成。整点报时电路是根据计时系统的输出状态产生一脉冲信号,然后去触发一音频发生器实现报时。校时电路是用来对“时”、“分”、“秒”现实数字进行校对调整的。其原理框图如图1-1所示。第三节 系统工作原理说明 该电路系统由秒信号发生器、“时、分、秒”计数器、译码器、及显示器、校时电路、整点报时电路等组成。秒信号产生器是整个系统的时基信号,它直接决定计时系统的精度,一般用石英晶体振荡器加分频器实现。将标准秒信号送入“秒计数器”,“秒计数器”采用六十进制计数器,每累计60秒发出一个“分脉冲”信号,该信号作为“分计数器”的时钟脉冲。“分计数器”也采用六十进制计数器,每累计

19、60分钟,发出一个“时脉冲”信号,该信号将被送到“时计数器”。“时计数器”采用24进制计数器,可以实现一天对24小时的累计。译码显示电路将“时”、“分”、“秒”计数器的状态经七段显示译码器译码,通过六位LED七段显示器显示出来。整点报时电路是根据计时系统的输出状态产生一脉冲信号,然后去触发一音频发生器实现报时。校时电路是用来对“时”、“分”、“秒”现实数字进行校对调整的。时显示器时译码器时计数器分译码器分计数器分显示器秒显示器秒译码器秒计数器校时电路分频器振荡器整点报时电路电路数字钟的原理框图1第二章 选用硬件单元介绍第一节 集成电路CD4060简介1、14位二进制计数器/分频器CMOS集成电

20、路CD4060可以得到14分频信号简介。CD4060是14位二进制串行计数器/分频器,采有DIP16封装,工作电压+5V。其引脚如图2所示。它的内部有14级二分频器,但外部只有十个输出端,即Q4Q10,Q12Q14,其它四脚没有引出,因此CD4060只能得到十种分频系数,最小值为24,最大为214。CP1,CP0外接晶振,CP0是晶体振荡输出端,Cr=1时晶体停振。其引脚如图2所示2、CD4060真值表如图所示:输入输出功能CrCP1 1×清除0计数第二节 LLT集成电路74LS74简介1、74LS74型D触发器内部组成及功能简介74LS74型D触发器的逻辑图及其逻辑符号如图所示74

21、LS74触发器内部是有6个与非门构成的,G2门、G1门组成基本RS触发器,G3、G4、G5、G6门作触发信号引导门使用。Q和Q为两个输出端,D为数据输入端,CP为时钟脉冲输入端。RD为直接置0端,SD为直接置1端,在完成置0或置1后,RD,SD端应接高电平或悬空。若令RD =SD =1,则各与非门的输出表达式为Qn= Qnc Qn= QngC=CP·eg=CP·C·fe=c·ff=D·g(1) 设D=1CP=0时,c=1、g=1即、G4门关闭,其输出为高电平。G1门、G2门输出保持原状态不变。此时其它门的输出状态为f=0,e=1。CP=1(CP

22、上升沿来到)时,由于c=CPe=0,它分三路输出:其一是送入G2门,使Q=1,Q =0,触发器置1;其二是送入G3门,使g=1,G3门关闭,阻塞了触发器置0的可能性;第三路反馈到G6门,是e=1以维持置1信号持续下去。此时G5 门输出为f=Dg=11=0,若同时D端信号有变化,G5 门输出随之变化,但触发器状态不变,仍为1状态。(2) 设D=0CP=0时,CP=0使c=1、g=1,G4门、G3门关闭,G1门、G2门输出均保持原状态不变。此时其它门的输出状态为f=1,e=0。CP=1(CP上升沿来到)时,G=0,G3门分两路输出:一路送入G1门使Q =1,Q=0触发器置0;另一路反馈到G5 门,

23、使f=1,g=0以维持触发器置0状态。同时,G6门输出为e=0,它使G4门关闭,c=1阻塞了产生置1信号的可能性。当g=0送到G5 门输入端,D无论怎样变化都不会再起作用。可见,D触发器的基本功能是:当D=1时,在CP脉冲的上升沿来到时触发器反转为1;当D=0时,在CP脉冲的上升沿来到时触发器翻转为0;而在CP=0时,无论D的状态如何变化,触发器均维持原状态不变,从而有效的避免秒了空翻现象。由以上分析可得D触发器方程为 Qn+1=D(CP上升沿来到时有效)双D触发器特性表DQn+100112、74LS74集成电路引脚功能及工作原理74LS74集成电路的引脚如图5所示。其功能见表脚号脚号代码引脚

24、功能1Rd1复位信号2D1触发信号3CP1时钟信号4Sd1控制5Q1同相位输出6Q1反相位输出7GND地8Q2反相位输出9Q2同相位输出10Sd2控制11CP2时钟信号12D2触发信号13Dd2复位信号14VCC电源备注:1:该集成块为14脚封装2、电源:14脚为+5.003、复位:1脚、13脚4、主要用途:双D触发器74LS74的真值表如图所示RDSDDCPQn+101××010××11100111100××1功能真值表中的“”表示CP的上升沿时刻,从功能真值表中可以看出,当RD =0 SD =1触发器被置“0”。当RD =1 SD

25、 =0时触发器被置“1”, RD 、SD 同时为“1”时,触发器在P上升沿时刻根据输入信号D来确定状态。第三节 集成电路CD4518简介CD4518是双BCD码计数器其引脚6如图所示:CD4518是双BCD码计数器,其功能见表输入输出CPRENQ0Q1Q2Q3X1X000001加计数00加计数10X保持X00保持从表中可以看出CD4518中的每个计数器包含两个时钟输入端:CP和EN。CP用于上升沿触发,要求EN=1;EN用于下降沿触发,要求CP=0。R是复位端,且异步复位,高电平有效。CD4518,该IC是一种同步加计数器,在一个封装中含有两个可互换二/十进制计数器,其功能引脚分别为17和91

26、5。该计数器是单路系列脉冲输入(1脚或2脚;9脚或10脚),4路BCD码信号输出(3脚6脚;11脚14脚)。从表中看出,CD4518有两个时钟输入端CP和EN,若用时钟上升沿触发,信号由CP输入,此时EN端应接高电平“1”,若用时钟下降沿触发,信号由EN端输入,此时CP端应接低电平“0”,不仅如此,清零(又称复位)端R也应保持低电平“0”,只有满足了这些条件时,电路才会处于计数状态,若不满足则IC不工作。第四节 LED发光二级管显示器简介1、LED是发光二极管显示器,它是由七段LED笔画所组成,每段笔画实际上就是一个用半导体材料做成的发光二极管(LED)。这种显示电路通常有两种接法:一种是将发

27、光二极管的负极全部一起接地,如图7所示:即所谓的“共阴极”显示器,另一种是将发光二极管的全部正极接地即所谓的“共阳极”显示器,如图8所示。对于共阴极显示器,只要在某个二极管正极加上逻辑1电平,相应的笔画就发亮;对于共阴极显示器,只要在某个二极管正极加上逻辑0电平,相应的笔画就发亮。该电路采用共阴极接法。2、共阴极七段LED显示字型段码表如图显示字符段码abcdefg0123456789E灭一般数字系统中处理和运算结果都是用二进制编码、BCD码或其他编码表示的要将最终结果通过LED显示器用十进制数显示出来,就需要先用译码器将运算结果转换成段码,当然,要使发光二极管发亮,还需要提供一定的驱动电流。

28、第五节 集成电路CD4511简介1、CD4511简介:CD4511是一个用于驱动共阴极 LED (数码管)显示器的 BCD 码七段码译码器,特点如下:具有BCD转换、消隐和锁存控制、七段译码及驱动功能的CMOS电路能提供较大的拉电流。可直接驱动LED显示器。CD4511 引 脚 图9       其功能介绍如下:             BI:4脚是消隐输入控制端,当BI=0 时,不管其它输入端状态如何,七段数码管均处于熄灭(

29、消隐)状态,不显示数字。            LT:3脚是测试输入端,当BI=1,LT=0 时,译码输出全为1,不管输入 DCBA 状态如何,七段均发亮,显示“8”。它主要用来检测数码管是否损坏。             LE:锁定控制端,当LE=0时,允许译码输出。 LE=1时译码器是锁定保持状态,译码器输出被保持在LE=0时的数值。   &#

30、160;        A1、A2、A3、A4、为8421BCD码输入端。             a、b、c、d、e、f、g:为译码输出端,输出为高电平1有效。          CD4511的内部有上拉电阻,在输入端与数码管笔段端接上限流电阻就可工作。图101. CD4511的引脚 CD4511具有锁存、译码、消隐功能,通常

31、以反相器作输出级,通常用以驱动LED。其引脚图如10所示。 各引脚的名称:其中7、1、2、6分别表示A、B、C、D;5、4、3分别表示LE、BI、LT;13、12、11、10、9、15、14分别表示   a、b、c、d、e、f、g。左边的引脚表示输入,右边表示输出,还有两个引脚8、16分别表示的是VDD、VSS。 2. CD4511的工作原理 1. CD4511的工作真值表如图所示 2. 锁存功能 译码器的锁存电路由传输门和反相器组成,传输门的导通或截止由控制端LE的电平状态决定。 当LE为“0”电平导通,TG2截止;当LE为“1”电平时,TG1截止,TG2导通,此时有锁存

32、作用。(3)译码 CD4511译码用两级或非门担任,为了简化线路,先用二输入端与非门对输入数 据B、C进行组合,得出、四项,然后将输入的数据A、D一起用或 非门译码。 (4)消隐 BI为消隐功能端,该端施加某一电平后,迫使B端输出为低电平,字形消隐。 消隐输出J的电平为 J= =(C+B)D+BI如不考虑消隐BI项,便得J=(B+C)D据上式,当输入BCD代码从1010-1111时,J端都为“1”电平,从而使显示器中的字形消隐。 输        入输      &

33、#160; 出 LEBILIDCBAabcdefg显示 XX0XXXX11111118X01XXXX0000000消隐 01100001111110001100010110000101100101101101201100111111001301101000110011401101011011011501101100011111601101111110000701110001111111801110011110011901110100000000消隐 01110110000000消隐 01111000000000消隐 01111010000000消隐 01111100000000消隐 01111

34、11000000消隐 111XXXX锁       存 锁存 CD 4511的真值表 8421 BCD 码对应的显示见下图          :选用共阴极数码管,对于 CD4511 ,它与数码管的基本连接方式如下图 :第三章 组成电路设计介绍第一节 振荡电路设计秒信号发生器是数字电子钟的核心部分,它的精度和质量决定了数字钟的质量,通常用晶体振荡器产生的脉冲经过整形、分频获得1Hz的脉冲。常用的电路图如11所示 图中振荡器电路由石英晶体、电阻、电容

35、和反相器等元件组成。石英晶体产生的频率为f0=215Hz=32768Hz。石英晶体频率门1用于振荡,门2用于缓冲整形。Rf为反馈电阻10100 M,反馈电阻的作用是为CMOS反相器提供偏置,使其工作于放大状态。C1一般采用535pF半可调电容。C2是温度特性校正用的电容,一般取20405pF,电容C1、C2与晶体共同构成型网络,完成对振荡频率的控制,并提供必要的1800相移。第二节 分频电路设计该电路有石英晶体振荡器、14位二进制计数器/分频器CMOS集成电路CD4060和TTL集成电路74LS74双D触发器组成。该电路由石英晶体振荡器产生的32768Hz(即215)时标信号,不能直接用来作为

36、数字钟计数的输入信号,必须将它变为周期为1s的脉冲信号,因此,还要对时标信号进行15分频。14位二进制计数器/分频器CMOS集成电路CD4060,由它可以得到14分频信号,经过CD4060内部14级二分频器分频后从CD4060的Q14脚输出,变为频率为2Hz的巨型波,再将TTL集成电路74LS74双D触发器中的一个触发器接成计数器型,完成15级分频,即可得到周期为1s的脉冲信号。振荡器与分频器连接电路如图12所示Rf与CD4060反相器组成反向放大器,Rf使反相器偏置在线性放大区,Rf取10M;C2取30pF;C1取5/30pF半可调电容,调节C1使振荡频率达到标准值。第三节 时、分、秒计数电

37、路设计有了秒脉冲信号,则可以按照60S为1min,60min为1h,24h为一天来设定时、分、秒计数电路。分和秒计数器都是模为60的计数器,采用中规模集成电路计数器至少需要两片。“秒”个位计数器的时钟CP信号是由分频器提供的周期为1s的脉冲信号,“分”个位计数器的CP信号是有秒计数器提供的进位信号,“分”计数器的进位信号送至“时”个位计数器的CP端。它们的个位是十进制计数器,而十位则是六进制计数器,其计数规律为0001585900,当计满60时产生一个进位信号。因此可选用一片双重BCD加法计数器CD4518,CD4518的引脚排列图如图13所示采用反馈清零的方法实现60进制计数器,其电路图如图

38、14所示时计数器是24位进制计数电路,也可选用一片CD4518采用反馈清零的方法实现24进制。其电路图如图15所示第四节 译码显示电路设计 译码显示电路的功能是将“时”、“分”、“秒”计数器输出的四位二进制代码翻译并显示相应的十进制状态。显示器可用LED或LCD,本电路选用LED进行数字显示。通常译码器和显示器是配套使用的,如果选用共阴极发光二极管数码显示器BS/202,则译码显示电路可采用CD4511BCD-7段译码驱动器。CD4511输出与BS201每个发光二极管之间串接200限流电阻;200限流电阻;R5-R11采用200×7电阻,详图见总电路图。第五节 校时电路计 校时电路如

39、图16所示。三个控制开关S1、S2、S3分别用来实现“时”、“分”“秒”的校准。开关处于正常位置时,分别接高电平,门3、门6、门8被封锁,校准信号不能通过三个门,所以“时”、“分”、“秒”计数器按正常计数。当按下S1至“校时” 位置时,S1闭和,门3打开,有分频器CD4060送来0.5s的脉冲信号直接进入“时”计数器,使小时指示每0.5s计一个字,达到快速校时的目的,同时0.5s的脉冲信号送入“分”计数器的置0端,使“分”置0。“时”校准后,放开开关S1当按下开关S2至“校分”位置时,和“校时”原理一样,将0.5s的脉冲送入“分” 计数器的CPA端和“秒”计数器的置0端,使“分”指示快速计数,

40、同时将“秒”计数器置0。“分”校准后,放开开关S2。“秒”校准开关控制着一个RS触发器的状态。当S3处于正常位置时,触发器置“1”,Q端输出底电平,关闭门8,Q端输出高电平,使门7打开,“秒”信号正常进入“秒”计数器,使时钟正常计时。当按下开关S3至“校秒”位置,则触发器置“0”,Q端输入低电平,关闭门7,Q端输出高电平,打开门8,使0.5s的脉冲信号进入“秒”计数器,此时,“秒”计数器快速计时,待“秒”校准后,放开按键S3,使其恢复正常位置。电路中与非门选用四2输入与非门74LS00,非门选用六反相器74LS04。与非门1和4有一个输入端置于高电平,取R1=R2=2K。74LS74Sd端通过

41、反相器10置“0”,反相器10输入端则应置“1”为高电平,由R3接至+5V电源,有R3=2 K。第六节 整点报时电路设计 整点报时电路如图17所示。其中包括控制门电路和音响电路。(1)、控制门电路部分 当“分”和“秒”计数器计倒59min50s时,从59min50s到59min59s之间,只有“秒”个位在计数,而“秒”的十位,“分”的十位中C=QC4=QA4=QD3=QA3=QC2=QA2=1不变。将它们相“与”,即C=QC4QA4QD3QA3QC2QA2作为控制信号,去控制门15和16。在每小时的最后10s内C=1。门15输入端加有频率2048Hz的信号B(可取自分频器CD4060的Q4端)

42、,同时又受QD1和QA1的控制,即C在59s时,QD1 QA1C=1,门16被关闭,门15打开,B信号通过门15;门16输入端加有频率1024Hz的信号A(可取自分频器CD4060的Q5端),同时又受QD1和QA1的控制,即C在51s、53s、55s、57s时,QD1QA1C=1,门15被关闭,门16打开,A信号通过门16。则Z= QD1QA1CB+ QD1 QA1CA,即可实现前四响为2048Hz高音,后一响完毕正好整点。电路中与非门选用二4输入与非门74LS20,非门选用六反响器74LS04。(2)、音响电路部分 该电路选用射极跟随器,推动扬声器发声。三极管选用高频小功率管即可。三极管基极

43、串联电阻R5=2 K限流电阻,门17输出高电平时使晶体管处于放大状态,是为了防止晶体管饱和导通使扬声器两端电压高、电流过大烧坏扬声器。三极管选用值为50的3SG4。报时所需的2048Hz和1024Hz音频信号,分别取自分频电路。扬声器选用Y040-1小型外磁电动式8扬声器,其外形尺寸(mm):4.0×1.0;最大功率0.5W。第四章 系统原理说明与调试第一节 原理图及原理简介1、数字钟的电路逻辑总图 根据以上设计,可画出数字钟的电路逻辑图如下图所示。总电路图2、数字钟工作原理该电路系统由秒信号发生器、“时、分、秒”计数器、译码器、及显示器、校时电路、整点报时电路等组成。秒信号产生器是

44、整个系统的时基信号,它直接决定计时系统的精度,一般用石英晶体振荡器加分频器实现。石英晶体振荡器产生32768Mz时标信号经CD4060分频产生2Mz标准在经74LS74双D触发器分频获得1Mz时标。将标准秒信号送入“秒计数器”,“秒计数器”采用六十进制计数器,每累计60秒发出一个“分脉冲”信号,该信号作为“分计数器”的时钟脉冲。“分计数器”也采用六十进制计数器,每累计60分钟,发出一个“时脉冲”信号,该信号将被送到“时计数器”。“时计数器”采用24进制计数器,可以实现一天对24小时的累计。译码显示电路将“时”、“分”、“秒”计数器的状态经七段显示译码器译码,通过六位LED七段显示器显示出来。整

45、点报时电路是根据计时系统的输出状态产生一脉冲信号,然后去触发一音频发生器实现报时。当按下S1至“校时” 位置时,S1闭和,门3打开,有分频器CD4060送来0.5s的脉冲信号直接进入“时”计数器,使小时指示每0.5s计一个字,达到快速校时的目的,同时0.5s的脉冲信号送入“分”计数器的置0端,使“分”置0。“时”校准后,放开开关S1。当按下开关S2至“校分”位置时,和“校时”原理一样。“秒”校准开关控制着一个RS触发器的状态。当S3处于正常位置时,触发器置“1”,Q端输出底电平,关闭门8,Q端输出高电平,使门7打开,“秒”信号正常进入“秒”计数器,使时钟正常计时。当按下开关S3至“校秒”位置,

46、则触发器置“0”,Q端输入低电平,关闭门7,Q端输出高电平,打开门8,使0.5s的脉冲信号进入“秒”计数器,此时,“秒”计数器快速计时,待“秒”校准后,放开按键S3,使其恢复正常位置。校时电路是用来对“时”、“分”、“秒”现实数字进行校对调整的。当“分”和“秒”计数器计倒59min50s时,从59min50s到59min59s之间,只有“秒”个位在计数,而“秒”的十位,“分”的十位中C=QC4=QA4=QD3=QA3=QC2=QA2=1不变。将它们相“与”,即C=QC4QA4QD3QA3QC2QA2作为控制信号,去控制门15和16。在每小时的最后10s内C=1。门15输入端加有频率2048Hz的信号B(可取自分频器CD4060的Q4端),同时又受QD1和QA1的控制,即C在59s时,QD1 QA1C=1,门16被关闭,门15打开,B信号通过门15;门16输入端加有频率1024Hz的信号A(可取自分频器CD4060的Q5端),同时又受QD1和QA1的控制,即C在51s、53s、55s、57s时,QD1QA1C=1,门15被关闭,门16打开,A信号通过门16。则Z= QD1QA1CB+ Q

温馨提示

  • 1. 本站所有资源如无特殊说明,都需要本地电脑安装OFFICE2007和PDF阅读器。图纸软件为CAD,CAXA,PROE,UG,SolidWorks等.压缩文件请下载最新的WinRAR软件解压。
  • 2. 本站的文档不包含任何第三方提供的附件图纸等,如果需要附件,请联系上传者。文件的所有权益归上传用户所有。
  • 3. 本站RAR压缩包中若带图纸,网页内容里面会有图纸预览,若没有图纸预览就没有图纸。
  • 4. 未经权益所有人同意不得将文件中的内容挪作商业或盈利用途。
  • 5. 人人文库网仅提供信息存储空间,仅对用户上传内容的表现方式做保护处理,对用户上传分享的文档内容本身不做任何修改或编辑,并不能对任何下载内容负责。
  • 6. 下载文件中如有侵权或不适当内容,请与我们联系,我们立即纠正。
  • 7. 本站不保证下载资源的准确性、安全性和完整性, 同时也不承担用户因使用这些下载资源对自己和他人造成任何形式的伤害或损失。

评论

0/150

提交评论