组合逻辑电路PPT课件_第1页
组合逻辑电路PPT课件_第2页
组合逻辑电路PPT课件_第3页
组合逻辑电路PPT课件_第4页
组合逻辑电路PPT课件_第5页
已阅读5页,还剩102页未读 继续免费阅读

下载本文档

版权说明:本文档由用户提供并上传,收益归属内容提供方,若内容存在侵权,请进行举报或认领

文档简介

1、1第第6章章 组合逻辑电路组合逻辑电路学习要点:学习要点: 组合电路的分析方法和设计方法 利用数据选择器和译码器进行逻辑设计的方法 加法器、编码器、译码器等中规模集成 电路的逻辑功能和使用方法2第第6章章 组合逻辑电路组合逻辑电路36.1 概述概述 在数字电路中,数字电路可分为组合逻辑电路和时序逻辑电路两大类。组合逻辑电路组合逻辑电路:输出仅由输入决定,与电路当前状态无:输出仅由输入决定,与电路当前状态无关;电路结构中关;电路结构中无无反馈环路(无记忆)反馈环路(无记忆)组 合 逻 辑 电 路I0I1In-1Y0Y1Ym -1输入输出),( ),(),(110111101111000nmmnn

2、IIIfYIIIfYIIIfY按此按钮返回主菜单46.2 组合逻辑电路的分组合逻辑电路的分析与设计方法析与设计方法5ABCY&6.2.1 组合逻辑电路的分析方法组合逻辑电路的分析方法逻辑图逻辑图逻辑表逻辑表达式达式 1 1 最简与或最简与或表达式表达式化简 2 ABY 1BCY 2CAY 31Y2Y3YY 2 CABCABY从输入到输出逐级写出ACBCABYYYY 3216A B CY0 0 00 0 10 1 00 1 11 0 01 0 11 1 01 1 100010111最简与或最简与或表达式表达式 3 真值表真值表CABCABY 3 4 电路的逻电路的逻辑功能辑功能当输入A、

3、B、C中有2个或3个为1时,输出Y为1,否则输出Y为0。所以这个电路实际上是一种3人表决用的组合电路:只要有2票或3票同意,表决就通过。 4 7Y31111ABCYY1Y21逻辑图逻辑图BBACBABYYYYBYYYBAYCBAY21321321逻辑表逻辑表达式达式BABBABBACBAY最简与或最简与或表达式表达式8真值表真值表A B CY0 0 00 0 10 1 00 1 11 0 01 0 11 1 01 1 111111100ABCY&用与非门实现用与非门实现电路的输出Y只与输入A、B有关,而与输入C无关。Y和A、B的逻辑关系为:A、B中只要一个为0,Y=1;A、B全为1时,

4、Y=0。所以Y和A、B的逻辑关系为与非运算的关系。电路的逻辑功能电路的逻辑功能ABBAY9真值表真值表电路功电路功能描述能描述6.2.2 组合逻辑电路的设计方法组合逻辑电路的设计方法:设计一个楼上、楼下开关的控制逻辑电路来控制楼梯上的路灯,使之在上楼前,用楼下开关打开电灯,上楼后,用楼上开关关灭电灯;或者在下楼前,用楼上开关打开电灯,下楼后,用楼下开关关灭电灯。设楼上开关为A,楼下开关为B,灯泡为Y。并设A、B合向左侧时为0,合向右侧时为1;灯亮时Y为1,灯灭时Y为0。根据逻辑要求列出真值表。 A B Y 0 0 0 1 1 0 1 1 1 0 0 1 1 穷举法 1 10 2 逻辑表达式逻辑

5、表达式或卡诺图或卡诺图最简与或最简与或表达式表达式化简 3 2 ABBAY已为最简与或表达式 4 逻辑变换逻辑变换 5 逻辑电路图逻辑电路图 A B Y & & & & A B Y =1 用与非门实现ABBAYBAY用异或门加非门实现11真值表真值表电路功电路功能描述能描述:用与非门设计一个举重裁判表决电路。设举重比赛有3个裁判,一个主裁判和两个副裁判。杠铃完全举上的裁决由每一个裁判按一下自己面前的按钮来确定。只有当两个或两个以上裁判判明成功,并且其中有一个为主裁判时,表明成功的灯才亮。设主裁判为变量A,副裁判分别为B和C;表示成功与否的灯为Y,根据逻辑要求列出

6、真值表。 1 穷举法 1 A B CYA B CY0 0 00 0 10 1 00 1 100001 0 01 0 11 1 01 1 10111 2 ABCCABCBAmmmY765 2 逻辑表达式逻辑表达式12 ABC0001111001ABACY& 3 卡诺图卡诺图最简与或最简与或表达式表达式化简 4 5 逻辑变换逻辑变换 6 逻辑电逻辑电路图路图 3 化简 4 111Y= AB +AC 5 ACABY 6 13本节小结组合电路的特点:在任何时刻的输出只取决于当组合电路的特点:在任何时刻的输出只取决于当时的输入信号,而与电路原来所处的状态无关。实现时的输入信号,而与电路原来所处的

7、状态无关。实现组合电路的基础是逻辑代数和门电路。组合电路的基础是逻辑代数和门电路。组合电路的逻辑功能可用逻辑图、真值表、逻辑组合电路的逻辑功能可用逻辑图、真值表、逻辑表达式、卡诺图和波形图等表达式、卡诺图和波形图等5种方法来描述,它们在本种方法来描述,它们在本质上是相通的,可以互相转换。质上是相通的,可以互相转换。组合电路的设计步骤:逻辑图组合电路的设计步骤:逻辑图写出逻辑表达式写出逻辑表达式逻辑表达式化简逻辑表达式化简列出真值表列出真值表逻辑功能描述。逻辑功能描述。组合电路的设计步骤:列出真值表组合电路的设计步骤:列出真值表写出逻辑表写出逻辑表达式或画出卡诺图达式或画出卡诺图逻辑表达式化简和

8、变换逻辑表达式化简和变换画出逻画出逻辑图。辑图。在许多情况下,如果用中、大规模集成电路来实现在许多情况下,如果用中、大规模集成电路来实现组合函数,可以取得事半功倍的效果。组合函数,可以取得事半功倍的效果。146.3 编码器编码器15实现编码操作的电路称为编码器。输入 输 出 Y2 Y1 Y0 I0 I1 I2 I3 I4 I5 I6 I7 0 0 0 0 0 1 0 1 0 0 1 1 1 0 0 1 0 1 1 1 0 1 1 1 6.3.1 二进制编码器二进制编码器3位二进制编码器位二进制编码器输输入入8个互斥的信号个互斥的信号输输出出3位二进制代码位二进制代码真真值值表表16753175

9、310763276321765476542IIIIIIIIYIIIIIIIIYIIIIIIIIYI7I6I5I4 I3I2 I1 I0Y2 Y1 Y0I7I6I5I4 I3I2 I1 I0Y2 Y1 Y0(a) 由或门构成(b) 由与非门构成111&逻逻辑辑表表达达式式逻辑图逻辑图17输 入I输 出Y3 Y2 Y1 Y00(I0)1(I1)2(I2)3(I3)4(I4)5(I5)6(I6)7(I7)8(I8)9(I9)0 0 0 00 0 0 10 0 1 00 0 1 10 1 0 00 1 0 10 1 1 00 1 1 11 0 0 01 0 0 16.3.2 二二-十进制编码器

10、十进制编码器8421 BCD码编码器码编码器输输入入10个互斥的数码个互斥的数码输输出出4位二进制代码位二进制代码真真值值表表189753197531076327632176547654298983IIIIIIIIIIYIIIIIIIIYIIIIIIIIYIIIIY逻辑表达式逻辑表达式I9 I8 I7I6I5I4 I3I2 I1 I0Y3 Y2 Y1 Y0(a) 由或门构成1111I9 I8 I7I6I5I4 I3I2 I1 I0(b) 由与非门构成Y3 Y2 Y1 Y0&逻辑图逻辑图191、3位二进制优先编码器位二进制优先编码器 在优先编码器中优先级别高的信号排斥级别低的,即具有单方

11、面排斥的特性。输 入I7 I6 I5 I4 I3 I2 I1 I0输 出Y2 Y1 Y01 0 1 0 0 1 0 0 0 1 0 0 0 0 1 0 0 0 0 0 1 0 0 0 0 0 0 1 0 0 0 0 0 0 0 11 1 11 1 01 0 11 0 00 1 10 1 00 0 10 0 0 设I7的优先级别最高,I6次之,依此类推,I0最低。真真值值表表6.3.3 优先编码器优先编码器2012463465671234567345675677024534567234567345676771456745675676772IIIIIIIIIIIIIIIIIIIIIIIIIIYII

12、IIIIIIIIIIIIIIIIIIIIYIIIIIIIIIIIIIIY逻辑表达式逻辑表达式21逻辑图逻辑图111111&1&Y2 Y1 Y0I7 I6 I5 I4 I3 I2 I1 I08线线-3线线优优先先编编码码器器如果要求输出、输入均为反变量,则只要在图中的每一个输出端和输入端都加上反相器就可以了。222、集成、集成3位二进制优先编码器位二进制优先编码器VCC YS YEX I3 I2 I1 I0 Y0I4 I5 I6 I7 ST Y2 Y1 GND 16 15 14 13 12 11 10 974LS148 1 2 3 4 5 6 7 8 Y2 Y1 Y0 YS YE

13、XST I7 I6 I5 I4 I3 I2 I1 I0 6 7 9 15 1474LS148 5 4 3 2 1 13 12 11 10(a) 引脚排列图(b) 逻辑功能示意图ST为使能输入端,低电平有效。YS为使能输出端,通常接至低位芯片的端。YS和ST配合可以实现多级编码器之间的优先级别的控制。YEX为扩展输出端,是控制标志。 YEX 0表示是编码输出; YEX 1表示不是编码输出。集成集成3 3位二进制优先编码器位二进制优先编码器74LS14874LS14823输 入输 出ST01234567 IIIIIIII012 YYYEXYSY10000000001 1 1 1 1 1 1 1 0

14、 1 0 1 1 0 1 1 1 0 1 1 1 1 0 1 1 1 1 1 0 1 1 1 1 1 1 0 1 1 1 1 1 1 1 01 1 11 1 10 0 00 0 10 1 00 1 11 0 01 0 11 1 01 1 11 11 00 10 10 10 10 10 10 10 1集成集成3 3位二进制优先编码器位二进制优先编码器74LS14874LS148的真值表的真值表输输入入:逻辑:逻辑0(0(低电平)有效低电平)有效输输出出:逻辑:逻辑0(0(低电平)有效低电平)有效24 Y0 Y1 Y2 Y3 YEX Y0 Y1 Y2 YEXYS 低位片 ST I0 I1 I2 I

15、3 I4 I5 I6 I7 Y0 Y1 Y2 YEXYS 高位片 ST I0 I1 I2 I3 I4 I5 I6 I7I0 I1 I2 I3 I4 I5 I6 I7 I8 I9 I10 I11 I12 I13 I14 I15&* *集成集成3 3位二进制优先编码器位二进制优先编码器74LS14874LS148的级联的级联16线线-4线优先编码器线优先编码器优先级别从015 II递降25I9 I8 I7 I6 I5 I4 I3 I2 I1 I0Y3 Y2 Y1 Y01 0 1 0 0 1 0 0 0 10 0 0 0 1 0 0 0 0 0 1 0 0 0 0 0 0 1 0 0 0 0

16、 0 0 0 1 0 0 0 0 0 0 0 0 1 0 0 0 0 0 0 0 0 0 11 0 0 11 0 0 00 1 1 10 1 1 00 1 0 10 1 0 00 0 1 10 0 1 00 0 0 10 0 0 03、8421 BCD码优先编码器码优先编码器真值表真值表优先级别从 I9至 I0递降26逻辑表达式逻辑表达式124683468568789123456789345678956789789902458934589689789234567893456789678978914895896897894567895678967897892898993IIIIIIIIIIIII

17、IIIIIIIIIIIIIIIIIIIIIIIIIIIYIIIIIIIIIIIIIIIIIIIIIIIIIIIIIIIIIIIIIIYIIIIIIIIIIIIIIIIIIIIIIIIIIIIIIYIIIIIY27逻辑图逻辑图11111111 I9 I8 I7 I6 I5 I4 I3 I2 I1 I0 Y3 Y2 Y1 Y01 &1 &1&1在每一个输入端和输出端都加上反相器,便可得到输入和输出均为反变量的 8421 BCD 码优先编码器。10线-4线优先编码器28 16 15 14 13 12 11 10 974LS147 1 2 3 4 5 6 7 8VCC NC Y

18、3 I3 I2 I1 I9 Y0I4 I5 I6 I7 I8 Y2 Y1 GND4、集成、集成10线线-4线优先编码器线优先编码器输入端和输出端都是低电平有效29本节小结用二进制代码表示特定对象的过程用二进制代码表示特定对象的过程称为编码;实现编码操作的电路称为称为编码;实现编码操作的电路称为编码器。编码器。编码器分二进制编码器和十进制编编码器分二进制编码器和十进制编码器,各种译码器的工作原理类似,码器,各种译码器的工作原理类似,设计方法也相同。集成二进制编码器设计方法也相同。集成二进制编码器和集成十进制编码器均采用优先编码和集成十进制编码器均采用优先编码方案。方案。306.4 译码器译码器3

19、1译码器可以是把一种代码转换为另一种代码的电路。 把具有特定意义信息的二进制代码翻译出来的过程称为译码,实现译码操作的电路称为译码器。6.4.1 二进制译码器二进制译码器 设二进制译码器的输入端为n个,则输出端为2n个,且对应于输入代码的每一种状态,2n个输出中只有一个为1(或为0),其余全为0(或为1)。 二进制译码器可以译出输入变量的全部状态,故又称为变量译码器。321、3位二进制译码器位二进制译码器A2 A1 A0Y0 Y1 Y2 Y3 Y4 Y5 Y6 Y70 0 00 0 10 1 00 1 11 0 01 0 11 1 01 1 11 0 0 0 0 0 0 00 1 0 0 0

20、0 0 00 0 1 0 0 0 0 00 0 0 1 0 0 0 00 0 0 0 1 0 0 00 0 0 0 0 1 0 00 0 0 0 0 0 1 00 0 0 0 0 0 0 1真值表真值表输输入入:3位二进制代码位二进制代码输输出出:8个互斥的信号个互斥的信号3301270126012501240123012201210120AAAYAAAYAAAYAAAYAAAYAAAYAAAYAAAY&111 A2 A1 A0 Y7 Y6 Y5 Y4 Y3 Y2 Y1 Y0逻辑表达式逻辑表达式逻辑图逻辑图电路特点电路特点:与门组成的阵列:与门组成的阵列3 线-8 线译码器342、集成

21、二进制译码器、集成二进制译码器74LS138 16 15 14 13 12 11 10 974LS138 1 2 3 4 5 6 7 8VCC Y0 Y1 Y2 Y3 Y4 Y5 Y6A0 A1 A2 G2A G2B G1 Y7 GND74LS138 Y0 Y1 Y2 Y3 Y4 Y5 Y6Y7A0 A1 A2 G2A G2B G1Y0 Y1 Y2 Y3 Y4 Y5 Y6Y7A0 A1 A2 STB STC STA(a) 引脚排列图(b) 逻辑功能示意图A2、A1、A0为二进制译码输入端, 为译码输出端(低电平有效),G1、 、为选通控制端。当G11且 时,译码器处于工作状态;当G10或 时,

22、译码器处于禁止状态。07YYAG2BG2022BAGG122BAGG35真值表真值表输 入使 能选 择输 出G1 2GA2 A1 A001234567 YYYYYYYY 1 0 1 01 01 01 01 01 01 01 00 0 00 0 10 1 00 1 11 0 01 0 11 1 01 1 11 1 1 1 1 1 1 11 1 1 1 1 1 1 11 1 1 1 1 1 1 01 1 1 1 1 1 0 11 1 1 1 1 0 1 11 1 1 1 0 1 1 11 1 1 0 1 1 1 11 1 0 1 1 1 1 11 0 1 1 1 1 1 10 1 1 1 1 1

23、1 1输输入入:自然二进制码:自然二进制码输输出出:低电平有效:低电平有效BAGGG22236 Y0 Y1 Y2 Y3 Y4 Y5 Y6 Y7 Y8 Y9 Y10Y11 Y12 Y13 Y14 Y15 “0”使能 译码输出 A0A1A2 A3 “1” 译码输入 A0A1A2 STA STB STC 低位片 Y0 Y1 Y2 Y3 Y4 Y5 Y6 Y7 A0A1A2 STA STB STC 高位片 Y0 Y1 Y2 Y3 Y4 Y5 Y6 Y7 3、74LS138的级联的级联4 线-16 线译码器37二-十进制译码器的输入是十进制数的4位二进制编码(BCD码),分别用A3、A2、A1、A0表示

24、;输出的是与10个十进制数字相对应的10个信号,用Y9Y0表示。由于二-十进制译码器有4根输入线,10根输出线,所以又称为4线-10线译码器。6.4.2 二二-十进制译码器十进制译码器1、8421 BCD码译码器码译码器把二-十进制代码翻译成10个十进制数字信号的电路,称为二-十进制译码器。38A3 A2 A1 A0Y9 Y8 Y7 Y6 Y5 Y4 Y3 Y2 Y1 Y00 0 0 00 0 0 10 0 1 00 0 1 10 1 0 00 1 0 10 1 1 00 1 1 11 0 0 01 0 0 10 0 0 0 0 0 0 0 0 10 0 0 0 0 0 0 0 1 00 0

25、0 0 0 0 0 1 0 00 0 0 0 0 0 1 0 0 00 0 0 0 0 1 0 0 0 00 0 0 0 1 0 0 0 0 00 0 0 1 0 0 0 0 0 00 0 1 0 0 0 0 0 0 00 1 0 0 0 0 0 0 0 01 0 0 0 0 0 0 0 0 0真值表真值表3901239012380123701236012350123401233012320123101230 AAAA YAAAAYAAAA YAAAAYAAAA YAAAAYAAAA YAAAAYAAAA YAAAAY A0 A1 A2 A3 Y0 Y1 Y2 Y3 Y4 Y5 Y6 Y7 Y

26、8 Y91111&逻辑表达式逻辑表达式逻辑图逻辑图采用完全译码方案40 A0 A1 A2 A3 Y0 Y1 Y2 Y3 Y4 Y5 Y6 Y7 Y8 Y91111&将与门换成与非门,则输出为反变量,即为低电平有效。41、集成、集成8421 BCD码码译码器译码器74LS42 16 15 14 13 12 11 10 974LS42 1 2 3 4 5 6 7 8VCC A0 A1 A2 A3 Y9 Y8 Y7Y0 Y1 Y2 Y3 Y4 Y5 Y6 GND 74LS42 A0 A1 A2 A3Y0 Y1 Y2 Y3 Y4 Y5 Y6 Y7 Y8 Y9Y0 Y1 Y2 Y3 Y4

27、 Y5 Y6 Y7 Y8 Y9A0 A1 A2 A3(a) 引脚排列图(b) 逻辑功能示意图输出为反变量,即为低电平有效,并且采用完全译码方案。42abcdefgh a b c d a f b e f g h g e c d(a) 外形图(b) 共阴极(c) 共阳极+VCCabcdefgh6.4.3 数码显示译码器数码显示译码器1、七段半导体数字显示器、七段半导体数字显示器用来驱动各种显示器件,从而将用二进制代码表示的数字、文字、符号翻译成人们习惯的形式直观地显示出来的电路,称为显示译码器。4344b=c=f=g=1,a=d=e=0时时c=d=e=f=g=1,a=b=0时时共阴极共阴极452、

28、七段显示译码器、七段显示译码器真值表仅适用于共阴极真值表仅适用于共阴极LED真值表真值表46 A1A0 A3A2 00 01 11 10 00 1 0 1 1 01 0 1 1 0 11 10 1 1 0201023AAAAAAAaa的卡诺图的卡诺图47 A1A0 A3A2 00 01 11 10 00 1 1 1 1 01 1 0 1 0 11 10 1 1 b的卡诺图的卡诺图 A1A0 A3A2 00 01 11 10 00 1 1 1 0 01 1 1 1 1 11 10 1 1 c的卡诺图的卡诺图01012AAAAAb012AAAc48 A1A0 A3A2 00 01 11 10 00

29、 1 0 1 1 01 0 1 0 1 11 10 1 0 d的卡诺图的卡诺图 A1A0 A3A2 00 01 11 10 00 1 0 0 1 01 0 0 0 1 11 10 1 0 e的卡诺图的卡诺图012120102AAAAAAAAAd0102AAAAe49 A1A0 A3A2 00 01 11 10 00 1 0 0 0 01 1 1 0 1 11 10 1 1 f的卡诺图的卡诺图 A1A0 A3A2 00 01 11 10 00 0 0 1 1 01 1 1 0 1 11 10 1 1 g的卡诺图的卡诺图0212013AAAAAAAf1212013AAAAAAAg50逻辑表达式逻辑

30、表达式121201302120130102012120102012010120201023AAAAAAAgAAAAAAAfAAAAeAAAAAAAAAdAAAcAAAAAbAAAAAAAa51逻辑图逻辑图a b c d e f g A3 A2 A1 A01111&522、集成显示译码器、集成显示译码器74LS48 16 15 14 13 12 11 10 974LS48 1 2 3 4 5 6 7 8VCC f g a b c d eA1 A2 LT BI/RBO RBI A3 A0 GND引脚排列图引脚排列图53输 入输 出功 能 或十 进 制 数LT RBIA3 A2 A1 A0R

31、BOBI /a b c d e f gRBOBI / (灭 灯 )LT (试 灯 )RBI (动 态 灭 零 ) 0 1 0 0 0 0 00(输 入 )100 0 0 0 0 0 01 1 1 1 1 1 10 0 0 0 0 0 001234567891011121314151 11 1 1 1 1 1 1 1 1 1 1 1 1 1 1 0 0 0 00 0 0 10 0 1 00 0 1 10 1 0 00 1 0 10 1 1 00 1 1 11 0 0 01 0 0 11 0 1 01 0 1 11 1 0 01 1 0 11 1 1 01 1 1 1111111111111111

32、11 1 1 1 1 1 00 1 1 0 0 0 01 1 0 1 1 0 11 1 1 1 0 0 10 1 1 0 0 1 11 0 1 1 0 1 10 0 1 1 1 1 11 1 1 0 0 0 01 1 1 1 1 1 11 1 1 0 0 1 10 0 0 1 1 0 10 0 1 1 0 0 10 1 0 0 0 1 11 0 0 1 0 1 10 0 0 1 1 1 10 0 0 0 0 0 0功功能能表表54由真值表可以看出,为了增强器件的功能,在 74LS48 中还设置了一些辅助端。这些辅助端的功能如下: (1)试灯输入端LT:低电平有效。当LT0 时,数码管的七段应全

33、亮,与输入的译码信号无关。本输入端用于测试数码管的好坏。 (2)动态灭零输入端RBI:低电平有效。当LT1、RBI0、且译码输入全为 0 时,该位输出不显示,即 0 字被熄灭;当译码输入不全为 0 时,该位正常显示。本输入端用于消隐无效的 0。如数据0034.50 可显示为 34.5。 (3)灭灯输入/动态灭零输出端RBOBI /:这是一个特殊的端钮,有时用作输入,有时用作输出。当RBOBI /作为输入使用,且RBOBI /0 时,数码管七段全灭,与译码输入无关。当RBOBI /作为输出使用时,受控于LT和RBI:当LT1 且RBI0 时,RBOBI /0;其它情况下RBOBI /1。本端钮主

34、要用于显示多位数字时,多个译码器之间的连接。 辅助端功能辅助端功能557653174211)7 , 6 , 5 , 3(),()7 , 4 , 2 , 1 (),(mmmmmCBACmmmmmCBASiiiiiiii6.4.4 用译码器实现组合逻辑函数用译码器实现组合逻辑函数1、用二进制译码器实现逻辑函数、用二进制译码器实现逻辑函数&AiBiCi-1 1SiCiA0 Y0A1 Y1A2 Y2 Y3 Y4STA Y5STB Y6STC Y774LS138画出用二进制译码器和与非门实现这些函数的接线图。画出用二进制译码器和与非门实现这些函数的接线图。写出函数的标准与或表达式,并变换为与非写

35、出函数的标准与或表达式,并变换为与非-与非形式。与非形式。562、用二进制译码器实现码制变换、用二进制译码器实现码制变换Y0A0Y1Y2A1Y3Y4A2Y5Y6A3 Y7Y8Y9 Y10 Y11 Y12 Y13 Y14 Y15十十进进制制码码8421码码57Y0A0Y1Y2A1Y3Y4A2Y5Y6A3 Y7Y8Y9 Y10 Y11 Y12 Y13 Y14 Y15十十进进制制码码余余3码码58Y0A0Y1Y2A1Y3Y4A2Y5Y6A3 Y7Y8Y9 Y10 Y11 Y12 Y13 Y14 Y15十十进进制制码码2421码码5910 0 0 0 0 0 0 0 1 0 0 1小数点0 0 1 1

36、 0 1 1 1 0 0 0 0LTRBI RBOA3A2A1A0LTRBI RBOA3A2A1A0LTRBO RBIA3A2A1A0LTRBO RBIA3A2A1A0LTRBO RBIA3A2A1A0LTRBI RBOA3A2A1A0*3、数码显示电路的动态灭零、数码显示电路的动态灭零整数部分:高位的RBOBI /与低位的RBI相连小数部分:低位的RBOBI /与高位的RBI相连(可选)60本节小结把代码状态的特定含义翻译出来的过程称为译把代码状态的特定含义翻译出来的过程称为译码,实现译码操作的电路称为译码器。实际上译码,实现译码操作的电路称为译码器。实际上译码器就是把一种代码转换为另一种代

37、码的电路。码器就是把一种代码转换为另一种代码的电路。译码器分二进制译码器、十进制译码器及字符译码器分二进制译码器、十进制译码器及字符显示译码器,各种译码器的工作原理类似,设计显示译码器,各种译码器的工作原理类似,设计方法也相同。方法也相同。二进制译码器能产生输入变量的全部最小项,二进制译码器能产生输入变量的全部最小项,而任一组合逻辑函数总能表示成最小项之和的形而任一组合逻辑函数总能表示成最小项之和的形式,所以,由二进制译码器加上或门即可实现任式,所以,由二进制译码器加上或门即可实现任何组合逻辑函数。此外,用何组合逻辑函数。此外,用4 4线线-16-16线译码器还可线译码器还可实现实现BCDBC

38、D码到十进制码的变换。码到十进制码的变换。616.5 数据选择器和分配器数据选择器和分配器626.5.1 数据选择器数据选择器输 入 D A1 A0输 出 YD0 0 0D1 0 1D2 1 0D3 1 1 D0 D1 D2 D330013012011010iiimDAADAADAADAADY真值表真值表逻辑表达式逻辑表达式地地址址变变量量输输入入数数据据由地址码决定从路输入中选择哪路输出。一、一、 4选选1数据选择器数据选择器63逻辑图逻辑图1111D0 D1 D2 D3A1A0&1Y64 16 15 14 13 12 11 10 974LS153 1 2 3 4 5 6 7 8VC

39、C 2S A0 2D3 2D2 2D1 2D0 2Y1S A1 1D3 1D2 1D1 1D0 1Y GND集成双集成双4选选1数据选择器数据选择器74LS153输 入 输 出 S D A1 A0 Y 1 0 D0 0 0 0 D1 0 1 0 D2 1 0 0 D3 1 1 0 D0 D1 D2 D3 选通控制端选通控制端S为低电平有效,即为低电平有效,即S=0时芯片被选时芯片被选中,处于工作状态;中,处于工作状态;S=1时芯片被禁止,时芯片被禁止,Y0。65集成集成8选选1数数据选择器据选择器74LS151 16 15 14 13 12 11 10 974LS151 1 2 3 4 5 6

40、 7 8VCC D4 D5 D6 D7 A0 A1 A2D3 D2 D1 D0 Y Y S G ND70012701210120iiimDAAADAAADAAADY70012701210120iiimDAAADAAADAAADYS0时S1 时,选择器被禁止,无论地址码是什么,Y 总是等于 0二、二、 8选选1数据选择器数据选择器66输 入输 出D A2 A1 A0 SY Y 1D0 0 0 0 0D1 0 0 1 0D2 0 1 0 0D3 0 1 1 0D4 1 0 0 0D5 1 0 1 0D6 1 1 0 0D7 1 1 1 00 1D0 0DD1 1DD2 2DD3 3DD4 4DD5

41、 5DD6 6DD7 7D74LS151的的真真值值表表67 Y Y74LS151(2)D7 D0 A2A1A0 EN Y Y74LS151(1)D7 D0 A2A1A0 EN11D15 D8D7 D0A3A2A1A0S2S1Y2Y1YY2Y1数据选择器的扩展数据选择器的扩展A30 时,1S0、2S1,片(2)禁止、片(1)工作A31时,1S1、2S0,片(1)禁止、片(2)工作68基本原理基本原理数据选择器的主要特点:120niiimDY(1)具有标准与或表达式的形式。即:(2)提供了地址变量的全部最小项。(3)一般情况下,Di可以当作一个变量处理。因为任何组合逻辑函数总可以用最小项之和的标

42、准形式构成。所以,利用数据选择器的输入Di来选择地址变量组成的最小项mi,可以实现任何所需的组合逻辑函数。三、用数据选择器实现组合逻辑函数三、用数据选择器实现组合逻辑函数69基本步骤基本步骤确定数据选择器确定数据选择器确定地址变量确定地址变量 2 1 ABCBACBALn个地址变量的数据选择器,不需要增加门电路,最多可实现n1个变量的函数。3个变量,选用4选1数据选择器。A1=A、A0=B逻辑函数逻辑函数 1 选用选用74LS153 2 74LS153有两个地址变量。70求求Di 3 (1)公式法)公式法函数的标准与或表达式:103210mmCmCmABCBACBAL4选1数据选择器输出信号的

43、表达式:33221100DmDmDmDmY比较L和Y,得:103210DDCDCD、 3 71画连线图画连线图 4 C C 0 1 A B 0Y74LS153D0 D1 D2 D3 A1 A0 ST L21 4 72求求Di的的方法方法(2)真值表法)真值表法miA B CLm00 0 00 0 101m10 1 00 1 110m21 0 01 0 100m31 1 01 1 111C=1时时L=1,故故D0=CL=0,故,故D2=0L=1,故,故D3=1C=0时时L=1,故故D1=C73求求Di的的方法方法(3)图形法)图形法 AB C000111100011011010D0D1D3D21

44、03210DDCDCD、74)13,12,11,10, 9 , 5 , 4 , 3 , 0(),(mDCBAL用数据选择器实现函数:例例选用8选1数据选择器74LS151设A2=A、A1=B、A0=C ABCD00011110001110010111111001100001求DiD0=DD2=1D6=1D4=DD1=DD3=0D7=0D5=175D D 1 0 D 1 1 0 A B C 0LY74LS151D0 D1 D2 D3 D4 D5 D6 D7 A2 A1 A0 EN画连线图766.5.2 数据分配器数据分配器由地址码决定将输入数据送给哪路输出。输 入输出A1 A0Y0 Y1 Y2

45、Y3D0 00 11 01 1D 0 0 00 D 0 00 0 D 00 0 0 D真值表真值表逻辑表达式逻辑表达式地地址址变变量量输输入入数数据据013012011010 ADAYADAYAADYAADY77逻辑图逻辑图11DA1 A0Y0 Y1 Y2 Y3&013012011010 ADAYADAYAADYAADY78集成数据分配器集成数据分配器把二进制译码器的使能端作为数据输入端,二进制代码输入端作为地址码输入端,则带使能端的二进制译码器就是数据分配器。G2BG1G2A 数据输出1 Y0 Y1 Y2STC 74LS138 Y3 Y4STA Y5STB Y6 Y7 A2 A1 A

46、0 D由由74LS138构成的构成的1路路-8路数据分配器路数据分配器数据输入端数据输入端G1=1G2A=0地址输入端地址输入端79G2BG1G2A数据发送端数据接收端选择控制端数据输入数据输出1SD0D1D2D3 73LS151 YD4D5D6 END7 A2 A1 A0 Y0 Y1 Y2STC 74LS138 Y3 Y4STA Y5STB Y6 Y7 A2 A1 A0数据分配器的应用数据分配器的应用数据分配器和数据选择器一起构成数据分时传送系统数据分配器和数据选择器一起构成数据分时传送系统80本节小结1、数据选择器是能够从来自不同地址的多路数数据选择器是能够从来自不同地址的多路数字信息中任

47、意选出所需要的一路信息作为输出的组字信息中任意选出所需要的一路信息作为输出的组合电路,至于选择哪一路数据输出,则完全由当时合电路,至于选择哪一路数据输出,则完全由当时的选择控制信号决定。的选择控制信号决定。数据选择器具有标准与或表达式的形式,提供了数据选择器具有标准与或表达式的形式,提供了地址变量的全部最小项,并且一般情况下,地址变量的全部最小项,并且一般情况下,D Di i可以可以当作一个变量处理。因为任何组合逻辑函数总可以当作一个变量处理。因为任何组合逻辑函数总可以用最小项之和的标准形式构成。所以,利用数据选用最小项之和的标准形式构成。所以,利用数据选择器的输入择器的输入D Di i来选择

48、地址变量组成的最小项来选择地址变量组成的最小项m mi i,可,可以实现任何所需的组合逻辑函数。以实现任何所需的组合逻辑函数。用数据选择器实现组合逻辑函数的步骤:选用数用数据选择器实现组合逻辑函数的步骤:选用数据选择器据选择器确定地址变量确定地址变量求求D Di i画连线图。画连线图。812 2、数据分配器的逻辑功能是将、数据分配器的逻辑功能是将1 1个输入数据传个输入数据传送到多个输出端中的送到多个输出端中的1 1个输出端,具体传送到哪一个输出端,具体传送到哪一个输出端,也是由一组选择控制信号确定。个输出端,也是由一组选择控制信号确定。数据分配器就是带选通控制端即使能端的二进数据分配器就是带

49、选通控制端即使能端的二进制译码器。只要在使用中,把二进制译码器的选制译码器。只要在使用中,把二进制译码器的选通控制端当作数据输入端,二进制代码输入端当通控制端当作数据输入端,二进制代码输入端当作选择控制端就可以了。作选择控制端就可以了。数据分配器经常和数据选择器一起构成数据传数据分配器经常和数据选择器一起构成数据传送系统。其主要特点是可以用很少几根线实现多送系统。其主要特点是可以用很少几根线实现多路数字信息的分时传送。路数字信息的分时传送。826.6 加法器和数值比较器加法器和数值比较器83 一、半加器一、半加器6.6.1 加法器加法器能对两个1位二进制数进行相加而求得和及进位的逻辑电路称为半

50、加器。半加器真值表Ai BiSi Ci0 00 11 01 10 01 01 00 1iiiiiiiiiiBACBABABAS=1&AiBiSiCiAiBiSiCiCO半加器符号半加器电路图加数本位的和向高位的进位84 二、全加器二、全加器能对两个1位二进制数进行相加并考虑低位来的进位,即相当于3个1位二进制数相加,求得和及进位的逻辑电路称为全加器。Ai Bi Ci-1Si Ci0 0 00 0 10 1 00 1 11 0 01 0 11 1 01 1 10 01 01 00 11 00 10 11 1 AiBiCi-1000111100010111010 Si的卡诺图 AiBiCi

51、-1000111100001010111 Ci的卡诺图17421iiiiCBAmmmmSiiiiiiiiBACBABAmmC153)(Ai、Bi:加数, Ci-1:低位来的进位,Si:本位的和, Ci:向高位的进位。85iiiiiiiiiiiiiiiiiiiiiiBACBABACBABABACBACBABAmmC111153)()(全加器的逻辑图和逻辑符号全加器的逻辑图和逻辑符号=1&AiBiCi-1SiCi (a) 逻辑图 (c) 国标符号AiBiCi-1SiCiAiBiCi-1SiCi(b) 曾用符号CI CO&FA=1111111111117421)()()()(iiii

52、iiiiiiiiiiiiiiiiiiiiiiiiiiiiCBACBACBACBCBACBCBACBACBACBACBAmmmmS8611iiiiiiiCBCABAC 用与门和或门实现用与门和或门实现1111iiiiiiiiiiiiiCBACBACBACBAS Si Ci111 Ai Bi Ci-1&87 用与或非门实现用与或非门实现 AiBiCi-1000111100010111010 Si的卡诺图 AiBiCi-1000111100001010111 Ci的卡诺图1111iiiiiiiiiiiiiCBACBACBACBAS11iiiiiiiCBCABAC先求Si和Ci。为此,合并值为

53、0的最小项。再取反,得:1111iiiiiiiiiiiiiiCBACBACBACBASS11iiiiiiiiCBCABACC88CiSi & 1 & 1AiBiCi-11111111iiiiiiiiiiiiiCBACBACBACBAS11iiiiiiiCBCABAC89实现多位二进制数相加的电路称为加法器。1、串行进位加法器、串行进位加法器:把n位全加器串联起来,低位全加器的进位输出连接到相邻的高位全加器的进位输入。 C3 S3 C2 S2 C1 S1 C0 S0C0-1A3 B3 A2 B2 A1 B1 A0 B0COCOCOCOCICICICI:进位信号是由低位向高位逐级传

54、递的,速度不高。 三、多位加法器三、多位加法器902、并行进位加法器(超前进位加法器)、并行进位加法器(超前进位加法器) iiiBAG iiiBAP进位生成项进位生成项进位传递条件进位传递条件11)(iiiiiiiiiCPGCBABAC进位表达式进位表达式1001230123123233233323310012012122122212210010110111011100001000CPPPPGPPPGPPGPGCPGCCPSCPPPGPPGPGCPGCCPSCPPGPGCPGCCPSCPGCCPS11iiiiiiCPCBAS和表达式和表达式4位超前进位加位超前进位加法器递推公式法器递推公式91

55、S0S1S2S3C3C0-1A0B0A1B1A2B2A3B3=1&1P0G0P1G1P2G2P3G311=1&=1&C0C1C21&=1=1=1=1&=1&92 16 15 14 13 12 11 10 974LS283 1 2 3 4 5 6 7 8VCC B2 A2 S2 B3 A3 S3 C3TTL 加法器 74LS283 引脚图 16 15 14 13 12 11 10 94008 1 2 3 4 5 6 7 8VDDB3C3 S3 S2 S1 S0 C0-1CMOS加法器 4008 引脚图A3 B2 A2 B1 A1 B0 A0 VSSS1 B1 A1 S0 B0 A0 C0-1 GNDA15A12 B15B12 A11A8 B11B8 A7A4 B7B4 A3A0 B3B0 S15S14S13S12 S11S10S9 S8 S7 S6 S5 S4 S3 S2 S1 S04 位加法器4 位加法器4 位加法器4 位加法器C15 C11 C7 C3 C0-1加法器的级连加法器的级连集成二进制集成二进制4位位超前进位加法器超前进位加法器93本节小结能对两个能对两个1位二进制数

温馨提示

  • 1. 本站所有资源如无特殊说明,都需要本地电脑安装OFFICE2007和PDF阅读器。图纸软件为CAD,CAXA,PROE,UG,SolidWorks等.压缩文件请下载最新的WinRAR软件解压。
  • 2. 本站的文档不包含任何第三方提供的附件图纸等,如果需要附件,请联系上传者。文件的所有权益归上传用户所有。
  • 3. 本站RAR压缩包中若带图纸,网页内容里面会有图纸预览,若没有图纸预览就没有图纸。
  • 4. 未经权益所有人同意不得将文件中的内容挪作商业或盈利用途。
  • 5. 人人文库网仅提供信息存储空间,仅对用户上传内容的表现方式做保护处理,对用户上传分享的文档内容本身不做任何修改或编辑,并不能对任何下载内容负责。
  • 6. 下载文件中如有侵权或不适当内容,请与我们联系,我们立即纠正。
  • 7. 本站不保证下载资源的准确性、安全性和完整性, 同时也不承担用户因使用这些下载资源对自己和他人造成任何形式的伤害或损失。

评论

0/150

提交评论