数字电路课程设计--数字抢答器_第1页
数字电路课程设计--数字抢答器_第2页
数字电路课程设计--数字抢答器_第3页
数字电路课程设计--数字抢答器_第4页
数字电路课程设计--数字抢答器_第5页
已阅读5页,还剩3页未读 继续免费阅读

下载本文档

版权说明:本文档由用户提供并上传,收益归属内容提供方,若内容存在侵权,请进行举报或认领

文档简介

1、智力竞赛抢答器一、本次课程设计目的1结合所学的数字电路的理论知识来完成数字电路课程设计。2在数字电路的课程设计中,熟悉数字电路的逻辑设计过程以及集成电路的使用。3学会利用一些没学过的来设计电路。4。学会用软件方法仿真电路。二、 本次课程设计安排1、时间安排略。2、地点安排S2403 实验室。智力竞赛抢答器1 设计目的( 1)熟悉集成电路的引脚安排及使用方法。( 2)掌握各芯片的逻辑功能及使用方法。( 3)了解面包板结构及其接线方法。( 4)了解数字抢答器的组成及工作原理。( 5)熟悉数字抢答器的设计与制作。( 6)学会用软件方法仿真电路。2 设计思路( 1)设计抢答器电路。( 2)设计可预置时

2、间的定时电路。( 3)设计报警电路。 (选做)( 4)设计时序控制电路。 (选做)3 设计过程3.1 方案论证数字抢答器总体方框图如图1所示图1数字抢答器框图其工作原理为:接通电源后,主持人将开关拨到“清除”状态, 抢答器处于 禁止状态,编号显示器灭灯,定时器显示设定时间;主持人将开关置于“开始” 状态,宣布“开始”抢答器工作。定时器倒计时,扬声器给出声响提示。选手在 定时时间内抢答时,抢答器完成:优先判断、编号锁存、编号显示、扬声器提示。 当一轮抢答之后,定时器停止、禁止二次抢答、定时器显示剩余时间。如果再次 抢答必须由主持人再次操作“清除”和“开始”状态开关。3.2 电路设计抢答器电路如图

3、2所示。-5 /13LT % 与取一川与驰加日Q而CTRA3 *2 kl 时+5v6J_ 21图2数字抢答器电路人开3 2将判主旌关Y羽丘 TOTDT YS1_74LS4B_17 K 后讯/反丑而该电路完成两个功能:一是分辨出选手按键的先后,并锁存优先抢答者的编 号,同时译码显示电路显示编号;二是禁止其他选手按键操作无效。工作过程:开关S置于“清除”端时,触发器的R端均为0 , 4个触发器输出置0 ,使74148的ST= 0 ,使之处于工作状态。当开关 S置于“开始”时, 抢答器处于等待工作状态,当有选手将键按下时(如按下S5), 74148的输出Y2Y1Y0 010, YEX 0,经锁存后,

4、11,面=1, 7448处于工作状态,4Q3Q2101经 译码显示为“ 5”。止匕外,12 1,使74148ST = 1 ,处于禁止状态,封锁其他 按键的输入。当按键松开即按下时,74148的yex 1,此时由于仍为1Q=1,使ST =1,所以74148仍处于禁止状态,确保不会出二次按键时输入信号, 保证了抢 答者的优先性。如有再次抢答需由主持人将S开关重新置于“清除”然后再进行 下一轮抢答。定时电品&如图3所示。由节目主持人根据抢答题的难易程度, 设定一次抢答 的时间,通过预置时间电路对计数器进行预置, 计数器的时钟脉冲由秒脉冲电路 提供。可预置时间的电路选用十进制同步加减计数器74

5、192进行设计。定时到信号Aj & Ai Aj+5V当LS48 VgAj; % Ai A71LS19214| 1U|15 /据顼置端5H5VR74LS1921 15敬雅M背端I 5V15Kl68EIK3TV5552L 10uFrRluF1Q定时到信号图3可预置时间的定时电路报警电路如图4所示。由555定时器和三极管构成的报警电路如图 4所示。 其中555构成多谐振荡器,振荡频率=1.43/ (+2R2) C,其输出信号经三极 管推动扬声器。为控制信号,当为高电平时,多谐振荡器工作,反之,电路停振。+5匕图4报警电路时序控制电路如图5所示。时序控制电路是抢答器设计的关键,它要完成以 下三

6、项功能: 主持人将控制开关拨到“开始”位置时,扬声器发声,抢答电 路和定时电路进人正常抢答工作状态。 当参赛选手按动抢答键时,扬声器发声,抢答电路和定时电路停止工作。 当设定的抢答时间到,无人抢答时,扬声器发声,同时抢答电路和定时电路 停止工作。图中,门G的作用是控制时钟信号的放行与禁止,门 G的作用是控 制74148的输人使能端ST。图5的工作原理是:主持人控制开关从“清除”位置拨到“开始”位置时, 来自图2中的74279的输出10 ,经G3反相,A=1,则时钟信号能够加到74192 的时钟输入端,定时电路进行递减计时。同时,在定时时间未到时,则“定时到 信号”为1 ,门G的输出ST=0,使

7、74148处于正常工作状态,从而实现功能 的要求。当选手在定时时间内按动抢答键时,1Q= 1,经G3反相,A = 0,封锁 信 号,定时器处于保持工作状态;同时,门 G的输出ST=1, 74148处于禁止工作 状态,从而实现功能的要求。当定时时间到时,则“定时到信号”为0,而=1, 74148处于禁止工作状态,禁止选手进行抢答。同时,门 G处于关门状态,封锁 信号,使定时电路保持00状态不变,从而实现功能的要求。集成单稳触发器 74121用于控制报警电路及发声的时间。1图5时序控制电路4系统调试与结果(1)组装调试抢答器电路。(2)可预置时间的定时电路,并进行组装和调试。当输人1的时钟脉冲信号

8、时, 要求电路能进行减计时,当减计时到零时,能输出低电平有效的定时时间到信号。(3)调试报警电路。(4)定时抢答器的联调,注意各部分电路之间的时序配合关系。然后检查电路 各部分的功能,使其满足设计要求。5主要仪器与设备集成电路:74148 1 片,7427A1 片,74483 片,741922 片,5552 片,740- 1 片,74121 1 片。电 阻:510Q 2 只,1KQ 9只,4.7kQl 只,5.1k Ql 只,100kQ l 只,10kQ 1 只,15kQ 1 只,68kQ l 只。电容:0.1 1 只,10 2 只,100 1 只。三极管:312 1只。(312为普通高频小功

9、率型硅(材料)三极管,特征频率100,集电极最大直流耗散功率 0.7W, 0.3A/20V。)其 它:发光二极管一2只,共阴极显示器一3只。6设计体会与建议6.1 设计体会通过这次对数字抢答器的设计与制作,让我了解了设计电路的程序,也让我 了解了关于抢答器的基本原理与设计理念,要设计一个电路总要先用仿真仿真成 功之后才实际接线的。但是最后的成品却不一定与仿真时完全一样,因为,再实际接线中有着各种各样的条件制约着。而且,在仿真中无法成功的电路接法,在实际中因为芯片本身的特性而能够成功。所以,在设计时应考虑两者的差异,从中找出最适合的设计方法。止匕外,本实验也可通过软件R实现。通过这次学习,让我对各种电路都有了大概的了解, 所以说, 坐而言不如立而行, 对于这些电路还是应该自己动手实际操作才会有深刻理解。6.2 对设计的建议我希望老师在我们动手制作之前应先告诉我们一些关于所做电路的资料、 原理, 以及如何检测电路的方法, 还有关于检测芯片的方法。 这样会有助于我们进一步的进入状态,完成设计。参考文献1 康华光 . 电子技术基础M. 北京:高等教育出版社, 1999 年2 彭华林等编.数字电子

温馨提示

  • 1. 本站所有资源如无特殊说明,都需要本地电脑安装OFFICE2007和PDF阅读器。图纸软件为CAD,CAXA,PROE,UG,SolidWorks等.压缩文件请下载最新的WinRAR软件解压。
  • 2. 本站的文档不包含任何第三方提供的附件图纸等,如果需要附件,请联系上传者。文件的所有权益归上传用户所有。
  • 3. 本站RAR压缩包中若带图纸,网页内容里面会有图纸预览,若没有图纸预览就没有图纸。
  • 4. 未经权益所有人同意不得将文件中的内容挪作商业或盈利用途。
  • 5. 人人文库网仅提供信息存储空间,仅对用户上传内容的表现方式做保护处理,对用户上传分享的文档内容本身不做任何修改或编辑,并不能对任何下载内容负责。
  • 6. 下载文件中如有侵权或不适当内容,请与我们联系,我们立即纠正。
  • 7. 本站不保证下载资源的准确性、安全性和完整性, 同时也不承担用户因使用这些下载资源对自己和他人造成任何形式的伤害或损失。

评论

0/150

提交评论