全国大学生电子竞赛失败了(转)-一篇总结(共3页)_第1页
全国大学生电子竞赛失败了(转)-一篇总结(共3页)_第2页
全国大学生电子竞赛失败了(转)-一篇总结(共3页)_第3页
全文预览已结束

下载本文档

版权说明:本文档由用户提供并上传,收益归属内容提供方,若内容存在侵权,请进行举报或认领

文档简介

1、精选优质文档-倾情为你奉上全国大学生电子竞赛失败了(转)-一篇总结.txt23让我们挥起沉重的铁锤吧!每一下都砸在最稚嫩的部位,当青春逝去,那些部位将生出厚晒太阳的茧,最终成为坚实的石,支撑起我们不再年轻但一定美丽的生命。全国大学生电子竞赛失败了(转)-一篇总结全国大学生电子竞赛失败了(转)-一篇总结发表于: 2008-8-09 11:10 作者: chb 来源: 厦门大学电子爱好者 全国大学生电子竞赛经历了四天三夜终于结束了。我们失败了。我想该好好总结总结。从过去到现在,虽然过去拿过奖,现在一次两次的失败,结果虽然残酷了些,但是我想这并不算什么,我们必须接受现实,我们都已经尽力了。我觉得主要

2、责任在我,但是客观上讲,是我们团队、实验室太仓促、准备不足,有句话说机会是给有准备的人的,可是我们一无所有,我们几乎没准备,我们没有在拿到题的时候理性分析。在比赛前我们已经猜出有示波器、低频采集高频信号这道题,正是由于前几年出过示波器的题,所以我们提前确定了这个方向。出题后,不出所料,我们就在潜意识里认为这道题可做。在这里我是有责任的,比赛中,几乎所有数字部分都是我一个人在做,而这道题的数字部分内容很多。由于题目的要求比较高、普通的单片机速度太慢,只能用 FPGA。我对HDL已经很不熟悉了,还是在一年前采用过。由于我们没有准备,就连ADC/DAC的控制模块也是从头开始写。我觉得我很累,我有点疑

3、问,为什么李硕不写verilog,他会,我不是责怪队友,现在想想也许是队友过于信任我,而错的应该在我没有提出这个问题,也就是在选题的时候,我们选了道数字部分特别多的题目。我觉得起码两个人会写程序甚至三个人。因该说,我们选题失败了。之所以会这样,可能还是因为我们从一开始就接受了这个题目。这道题是有难度的,比赛前李硕和徐蕊鑫去北交了解,他们一暑假都在做低频采集高频的这道题目,似乎做的也不好。其次,说到准备不足,那确实是一个很严重的问题。数字示波器的题目在几年前是已经出过的,我们没有好好的作过一遍,事实上讲,我们做的时候已经晚了。别人做了一暑假。或者说我们应该在那一年简易示波器的基础上去比赛,如果四

4、天就搞在低频采集高频,这样或许成的可能性大一些,可我们几乎是从零开始的。刚开始是AD/DA。我们也选了不少器件,可是TLC5510和DAC900都好像数据不对,像什么AD7528什么都用过。最后还是用了MAX114和DAC0832。第一天,很多时间是用在了这个上面。直到现在我还是纳闷,DAC出来的三角波为什么会有轻微的晃动,也就是说,我们连那年的基础都没做好。还有,看了原来的报告,说采用2000点的存储深度,好像是两天后我改成256点了,我想没有必要那么深,不利于读取存储,题目要求也只是>=200点而已。还有个问题就是我们的触发没做好,直到现在我觉得这是一个很严重的问题。触发电路是徐搭的

5、,是用高速比较器作的,开始一直就发现比较器出的方波有抖动类似振铃般的,后来问马博,他说用正反馈,后来我觉得这文题一直存在。用SignalTapII逻辑分析仪看TRIG信号的输入也是发现出现了很大的毛刺,理想的触发信号应该是稳定的方波,可是抖动得很厉害,像是杂乱无章,只有在特定的频率输入时才好像稳定。这里就有一个理论和实现问题了,我们没解决这个问题,波形连续触发时必然不稳定。更不用说前采样了,第三天还是第四天我就说了,欠采样是用倍频到200M来实现5ns的精确延时,然后触发不稳定,我们确定不了每次延时的基准,肯定是没效果的。在这个实现上,肯定是由技巧和技术的,我觉得。最后天是单片机,问题也比较多

6、。发现SPI的时钟出来刺的很厉害。还有飞线扯断。接错线什么的。这次比赛我最不满意的就是那些板子。说到底还是太仓促。俗话说,工欲善其事,必先利其器,这是很有道理的。板子好像是在比赛前周的星期四才拿到,结果又飞来横祸,断了两天电。我们不得不从准备中打断来焊电路板。TQFP144的Cyclone都是我自己手工焊上去的。后来一天早上发现烧了一片,后来硕去外面修手机的地方用热风机吹了下来,我又焊了两块。我还给好多组焊了AD9850。所有的板子里大都都存在设计上的问题,FPGA有很多地方漏掉了过孔,以至于上下的线不连通,飞线!单片机就更不用说了,飞线无数,最后我还发现两排扫描键盘得值是一样不确定的。我们的

7、“临阵磨枪”,好像是在没有白白的浪费时间。还有就是设计上的问题了。FPGA是3.3V的,好多单片机、ADC/DAC都是5V供电,这就存在电平兼容问题,虽然FPGA上画了几个 74HC244,可都是单向的。我觉得这些都是考虑的不够充分。74LVC4245这些器件都是明确了电平转换的,而不是简单的缓冲。在设计的时候,应该考虑,在比赛的时候,弄这些东西,包括搭AD/DA电路,实上是让费时间和精力的。接线存在连接不稳定,我们也是遇上不少,这样的设计对信号要求也是比较高的,从示波器上看出有的信号毛刺很厉害,还有过冲、下冲和振铃,我在想制版的时候甚至可以把AD/DA、单片机、FPGA一起画在上面,这样肯定

8、会比搭线稳定许多。这样也能避免接错线位的问题。比赛的时候,有人开玩笑,说某某检查了半天电路,发现连线都正确,电源也是有的,为什么就是不出信号的,最后发现是芯片没插上去。类似这样的情况我们也有发生。我们示波器的一个探头不太好有时信号看不到。还有在几个人协调时,忘了打开电源。还有接错线。接错线确实有,这样的情况就是浪费时间和精力的。比赛结束了,四天三夜,很累,结果固然令人失望,但也是有收获的。比赛的时候,我对VHDL又熟悉了一下,写状态机啊什么的。我知道自己的水平还不够,以后还得多学学。通过这个题目,对示波器原理有了更深的了解。四天三夜像是磨砺,第一天我觉得脖子就像要断了,最后天也熬得很晚。大家都很辛苦,我感谢队友李硕和徐蕊鑫,还有郭老师。他们知道我身体不好,还是很照顾我的。小强还熬了两天夜。大家都是尽力了,只不过这样的结果太令人失望。比赛结束了,大家都有自己的打算,我们都进入大四了,终将各自分开,走自己的路。但是这次比赛

温馨提示

  • 1. 本站所有资源如无特殊说明,都需要本地电脑安装OFFICE2007和PDF阅读器。图纸软件为CAD,CAXA,PROE,UG,SolidWorks等.压缩文件请下载最新的WinRAR软件解压。
  • 2. 本站的文档不包含任何第三方提供的附件图纸等,如果需要附件,请联系上传者。文件的所有权益归上传用户所有。
  • 3. 本站RAR压缩包中若带图纸,网页内容里面会有图纸预览,若没有图纸预览就没有图纸。
  • 4. 未经权益所有人同意不得将文件中的内容挪作商业或盈利用途。
  • 5. 人人文库网仅提供信息存储空间,仅对用户上传内容的表现方式做保护处理,对用户上传分享的文档内容本身不做任何修改或编辑,并不能对任何下载内容负责。
  • 6. 下载文件中如有侵权或不适当内容,请与我们联系,我们立即纠正。
  • 7. 本站不保证下载资源的准确性、安全性和完整性, 同时也不承担用户因使用这些下载资源对自己和他人造成任何形式的伤害或损失。

评论

0/150

提交评论