《数字电子技术》模拟题一_第1页
《数字电子技术》模拟题一_第2页
《数字电子技术》模拟题一_第3页
《数字电子技术》模拟题一_第4页
《数字电子技术》模拟题一_第5页
已阅读5页,还剩61页未读 继续免费阅读

下载本文档

版权说明:本文档由用户提供并上传,收益归属内容提供方,若内容存在侵权,请进行举报或认领

文档简介

1、数字电子技术模拟题一、单项选择题(2X10分)1,下列等式成立的是()A、A 1=A B 、AO0=AC 、A+AB=A D 、A+AB=B2,函数F=(A+B+C+D)(A+B+C+D)(A+C+D)的标准与或表达式是()A、F=Em(1,3,4,7,12)B、F=E m(0,4,7,12)C、F=E m(0,4,7,5,6,8,9,10,12,13,14,15)D、F=E m(1,2,3,5,6,8,9,10,11,13,14,15)3 .属于时序逻辑电路的是()。A、寄存器 B、ROMC、加法器D、编码器4 .同步时序电路和异步时序电路比较,其差异在于后者()A、没有触发器B、没有统一的

2、时钟脉冲控制C、没有稳定状态D、输出只与内部状态有关,与输入无关5 .将容量为 256X 4的RAMT展成1KX 8的RAM需()片256X 4的RAMA、 16B、2C、4D、8)°7.函数F=AC+AB+B C ,无冒险的组合为(A、 B=C=1B、 A=0, B=08.存储器RAM在运行时具有(C、)。A=1 , C=0D、 B=C=OC、读/写功能D、无读/写功能A、读功能B、写功能9 .触发器的状态转换图如下,则它是:( )A、T触发器B、RS触发器C、JK触发器D、D触发器10 .将三角波变换为矩形波,需选用( )A、多谐振荡器C、双稳态触发器二、判断题()()()()(

3、)()()()B、施密特触发器D、单稳态触发器(1X 10 分)1、在二进制与十六进制的转换中,有下列关系:()b= (9DF1 ) h2、8421码和8421BCD码都是四位二进制代码。3、二进制数1001和二进制代码 1001都表示十进制数 9。4、TTL与非门输入采用多发射极三极管,其目的是提高电路的开关速度。5、OC与非门的输出端可以并联运行,实现“线与”关系,即L=Li+L26、CMOS门电路中输入端悬空作逻辑0使用。7、数字电路中最基本的运算电路是加法器。8、要改变触发器的状态,必须有CP脉冲的配合。4、分析下图所示电路的逻辑功能,并将结果填入下表。5、电路如下图所示,设起始状态

4、Q2Q1=00,问经过系统时钟信号 3个CP脉冲作用后,Q2Q1处于什么状态?并画出Q2Q1的波形。()9、容量为256X4的存储器,每字 4位,共计256字,1024个存储单元。()10、自激多谐振荡器不需外加触发信号,就能自动的输出矩形脉冲。三、分析计算题(7X6分)1、如果F(A,B,C,D)m(2,3,4,6,8的最简与或表达式为F A BD BC是否存在约束条件?如果存在,试指出约束条件。2、下图为双4选1数据选择器构成的组合逻辑电路,输入量为A、B、C,输出逻辑函数为F1, F2,试写出F1、F2,逻辑表达式。FlF26 AlD10 口11 %2 Dg 020 d21d22D2S3

5、、用一片74138译码器和门电路实现全加器,写出真值表,画出电路图。Ao 叠1 昌21印TLrLTLrLrLrL6、图示电路是PAL的一种极性可编程输出结构,若要求 Y A B ABC,试用符号 “ X ”对该电路矩阵进行恰当的编程。四、设计题(共2小题,1小题12分,2小题8分,共20 分)1、 试用正边沿D触发器和门器件设计一个状态转换如0一2一4一1一3 的模5同步计数器。并检查电路的自启动能力。2、用两片74LS290异步十进制计数器芯片设计一个60进制计数器的电路,画出电路连接图。Qi> Qc Qr Qa 74LS9&2)%R92 CPE CPa-1Qd Qc Qb Q

6、a皿 741,590(1) %物 CE飞2附:74LS290集成芯片功能表CPR01R02R91R92功能x11仔-为0清 0(QdQcQbQa=0000)x任 意11置 9(QdQcQbQa=1001)JI任,为0任,为0计数五、综合题(8分)试用8选1数据选择器74151和四位同步二进制加法计数器74LS161 芯片设计序列信号发生器,序列信号为11001101 (左位在先),画出电路连线图。附74LS161四位同步二进制加法计数器芯片功能表。741 61的功豌表清率莪置使能时钟钠出口。L 口EF1ETcrA B DQ.QwQcQsLXXXXX X XXL LHLXXTA B C DA R

7、C DnLXXXXXX俅持HHXLXX X X X俅持nHHHTXXX X计数叫一心一1%凡一KLS15I二EtRqA BCD RoO一5CP-L。5 QaQrSOOG AZ A A'l数字电子技术模拟题二一、单项选择题(2X 10分)1 .在下列数据中,数值最小的是()2 .函数F(AB BD) C BDAC D A B的标准与或表达式是( )A F=Em(0,1,3,4,7,11,13,15) B 、F=1m(0,1,6,7,8,9,10,11)C、F=E m(0,1,6,7,12,13,14,15) D 、F=E m(0,1,4,7,12,13,14,15)3 .典型的五管TTL

8、与非门,输入端采用多发射极三极管是为了:A、放大输入信号 B、实现或逻辑C、提高带负载能力D、提高工作速度4 .电路由TTL门电路组成,F的逻辑表达式是(A、B、C、5.为传输门F = CB + CA BBD、F =CB+CA B实现“线与”的逻辑功能,应选用:A、与门B、与非门 C、D、集电极开路门6.下列哪类触发器有一次变化现象()。A、同步RS触发器 B、主从JK触发器C、边沿JK触发器 D、边?& D触发器7.集成十进制加法计数器初态为Q3Q2Q1Q0=1001,经过5个CP脉冲后,计数器状态为.下面说法)错误的是A 、R AM分为静态RA和动态RAB 、RA M指在存储器中任

9、息指士7E的位置读写信息C、译码电路采用A、0000 B、0100 C、0101 D、11108MMCMOS 或非门组 成9.用容量为16Kx 8位存储芯片构成容量为64Kx 8位的存储系统,需(16Kx 8位存储芯片,需()根地址线,()根数据线。A、 4,16,8B、4,14,8C、2,16,8D、2,14,1610.集成单稳态触发器的暂稳态维持时间取决于()。A、R、C元件参数B 、所用门电路的传输延迟时间G 触发脉冲持续的时间D 、器件本身的参数二、判断题(1X10分)()1、8421码和8421BCD码都是四位二进制代码。()2、二进制数代码 1000和二进制代码 1001都可以表示

10、十进制数8。()3、保险库有一把锁, A、B两名经理各有一把钥匙,必须两名经理同时在才能开锁。用F表示打开保险库锁的状态,F的逻辑表达式为: F = A + B()4、TSL门输出有三种状态。()5、TG门只用于数字信号的传输。()6、CMOS门电路中输入端悬空作逻辑0使用。()7、要改变触发器的状态,必须有CP脉冲的配合。()8、掩膜ROM 只 能 改 写有 限 次。()9、将三角波变换为矩形波,需选用施密特触发器。()10、矩形脉冲只能通过自激振荡产生。三、分析计算题(1-5小题每题8分,6小题10分,共50分)1、电路如图所示:(1)、按图直接写出 Y的表达式(2)、根据反演规则写出 Y

11、的反函数Y(3)、根据对偶规则写出 Y的对偶式Y'(4)、写出Y的最简与或表达式2、组合逻辑电路输入(X、Y、Z)输出(L)波形如图所示,分析该电路的逻辑功能。并用最少的两输入与非门实现(无反变量输入)D和JK触发4、电路由JK触发器及与非门构成,试写出特性方程、驱动方程和状态方程。该电 路若在K输入处以置0代替Qn,则电路功能是否会改变?3、已知某触发器的状态转换图,写出此触发器的特性方程,并用 器实现它。1JCP *> C11K图示电路是 PAL 的一种极性可编程输出结构,若要求6、由集成四位比较器74LS85和集成计数器74LS161构成一个定时电路如图所示,Z是信号输出端

12、。 比较器(1)(2)A3A2A1A0预置为100L计数器的数据输入端 DCBA预置为0010,试问:当工接在出端时(Rd置1), 一个Z脉冲周期内包含多少个时钟脉冲CP?当Z接在Rd端时(LD置1), 一个Z脉冲周期内又包含多少个时钟脉冲CP?简单写出分析过程0741 fil的邛言览考Sr率便能EM 1"蚀臂抬加翎入JUK»E F1ST<z尸ABoDQ- QM? c Q>LKXKKXXXL Ll rHLrXXTAh£nA KC l>HILLXXXXXX俾村HHXLXXXXX俘杵IIIIHHTXXXX计四、设计题(10X2分)2、 试用正边沿JK

13、触发器和门器件设计一个模可变同步减计数器。当X=0 时M=3;当X=1时,M=4。检查电路的自启动能力。2、用两片74LS290 (异步二-五-十进制加计数器) 芯片设计一个54进制加方十数器,画出电 路连接图。R91Qd Qc Qb Qa 74LS90(2)% c/1t02-t?Qb Qc Q& QaR9174LS9W1)m CPB CPA 2附:74LS290集成芯片功能表CPR01R02R91R92功能x11仔-为0清 0(QdQcQbQa=0000)X任 意11置 9(QdQcQbQa=1001)JI任,为0任,为0计数数字电子技术模拟题三一、选择题(2X 10分)1、F=AB

14、+CD 的真值表中,F=1的状态有:(3、双输入CMOS与非门如右图,输出 Z为:()a、Z=A b、Z= Ac、Z=0 d、Z=14、欲使一路数据分配到多路装置应选用带使能端的:()A&Z Z n_ 10k Ia、2个 b、4个 c、6个2、在系列逻辑运算中,错误的是:a、若 A=B ,则 AB=Ac、A+B=B+C ,则 A=Cd、8个( )b、若 1+A=B ,贝U 1+A+AB=Bd、都正确a、编码器 b、译码器c、选择器 d、比较器5、JK触发器在CP脉冲作用下,欲使 Qn+1=1,则必须使:()a、J=1 , K=0 b、J=0, K=0 c、J=0, K=1 d、J=1

15、, K=16、触发器的状态转换图如下, 则它是:A=1a、RS触发器b、D触发c、JK触发器d、T触发器7、将三角波变换为矩形波,需选用:&9、逻辑电路如图所示,当人="0”B=a、施密特触发器b、多谐振荡器c、双稳态触发器d、单稳态触发器如图所示时序逻辑电路为(a、移位寄存器b、同步二进制加法计数器 c、异步二进制减法计数器c、异步二进制加法计数器时,C脉冲来到后D触发器()。a、置“0” b、保持原状态c、置“1”d、具有计数功能C1、在二进制与十六进制的转换中,有下列关系:)()b= (9DF1 ) h()2、8421码和8421BCD码都是四位二进制代码。()3、二进

16、制数1001和二进制代码1001都表示十进制数 9。()4、TTL与非门输入采用多发射极三极管,其目的是提高电路的抗干扰能力。()5、OC与非门的输出端可以并联运行,实现“线与”关系,即 L=L1+L2()6、在具有三组与输入端的与或非门中,当只使用其中的两组与输入端时,余下的一组与输入端应接高电平。()7、数字电路中最基本的运算电路是加法器。()8、要改变触发器的状态,必须有 CP脉冲的配合。()9、容量为256X 4的存储器,每字 4位,共计256字,1024个存储单元。()10、自激多谐振荡器不需外加触发信号,就能自动的输出矩形脉冲。三、化简逻辑函数(12分)1、 (6 分)用公式法:L

17、 ACABC BC ABC2、 (6 分)用卡诺图法:L AB BCD ABD ABC ABD四、组合逻辑电路(18分)1、设有一组合逻辑部件,不知内部结构,测得其输入波形A , B , C与输出 波形L如图所示,1)试列写出真值表;2)写出逻辑表达式;3)画出由74138 译码器构成逻辑图。(本大题10分)2、下图为双4选1数据选择器构成的组合逻辑电路,输入量为A、B、C,输出逻辑函数为译码器F1F1, F2,试写出F1, F2,逻辑表达式。(8分)F2Y2A1D10 011012 d13 D?介 D21D22D23五、时序逻辑电路(20分)1. (8分)设负边沿JK触发器的初始状态为 0,

18、 CR J、K信号如图所示,试画出 Q端 的波形。2、(12分)逻辑电路如图所示,1.写出时钟方程,2. 写出驱动方程,3.求 解状态方程,4.列写状态表,5.已知C脉冲波形,画出输出Q, Qi的波形, 判断该计数器是加法还是减法?是异步还是同步?(设Q , Qi的初始状态均 为 “ 00”)。( 12 分)F-TLTLaa*六、综合题设计(io分)四位二进制计数器 74161的功能表和逻辑符号如下图所示。1、试说明该器件的各引脚的作用。74161的功能也2、分别用清零法和置数法和适当的逻辑门构造9进制计数器。府军R»LD便fifeEP ET时钟CF预置数橱输入输 出Q*QiX?cQ

19、frABCDLXXX国XXXL L L LHLX XrABCDA B C U11HLXXXXXX保持HHXLXXXXX保 样HHHHTXXXX计 效O-二EtRdA BCD Reo 一£PQr Qr Qc QQ数字电子技术模拟题一解答及评分标准 一、单项选择题(2X10分)1、C2、D3、A4、B5、D6、B7、D8、C9、A10、B评分标准:每题2分,做对一个2分,错误不给分。二、判断题(1X 10分)1、,2、X3、X4、,5、X6、X7、,8、X9、,10、V错误不给分。评分标准:每题1分,做对一个1分, 三、分析计算题(7X6分)1、F(A,B,C,D)m(2,3,4,6,8

20、,9)F,Fi A BD BCm(2,3,4,6,8,9,10,11,12,13,14,15) (3 分)要彳R则F中含有无关项(1分),无关项为:d(10”12,13,14,15) (3 分)。2、解答如下:F1 ABC ABC ABC ABCF2 AB BC AC(写对一个分)3、全加器真值表列出见右图(3分)电路连对4分,其中使能端接对 分(每个分),信Ci-1BiAiSiCi0000000110010100110110010101011100111111号输入端接对 分,输出接对2分(每个1分)。4、Y的表达式如下:写出三态门输出1分,真值表一个分,共 6分。I0 0r雨0 11。三1

21、1L D35、输出波形图中两个T触发器由于信号T=,都是T'触发器。只要受到时钟脉冲信 号的性发,触发器可翻转。但是第二个触发器的时钟脉冲信号应为 CP2=Q1 +CP ,只有当Q11=0时,第二个触发器才会随着CP脉冲由0- 1 ,得 到上升沿触发而改变状态。画出的QQ波形如上图(b)所示。(分析2分)从工作波形图可知经过系统时钟脉冲信号3个CP脉冲作用后Q2Q处于11状态。(1分),波形画对4分。6、方案之AA BBCCY A B ABC (AB AB) ABC (4 分),编程画对 3 分。四、设计题(共2小题,1小题12分,2小题8分,共20 分)1、解:设计步骤如下:(1)确

22、定触发器个数K。K=3,因为状态数N=5 ,符合2k-1<N<2k。电路状态用QQQi表示。(1分)(2)列状态转换真值表。根据D触发器的次态方程Q D ,列状态转 换真值表,如下表表示。(3分),各个量填对计。状态转换真值表Q3Q2QiQn1Q21Qin 1D3D2Di000010010010100100100001001001011011011000000(3)求激励输入方程组。首先要根据状态转换真值表,画 D3、D2、D 的卡诺图,然后通过卡诺图化简得到激励输入方程。D3、D2、Di的卡诺图如 下图所示。经过卡诺图化简得到激励输入方程如下:D3Q2Q1,D2Q3Q2,Di Q

23、3Q2Q1驱动方程一个1分,共计3分。(4)画电路图。由激励输入方程组,可画电路图如下图所示。(3分)(5)检查能否自启动。首先将非工作状态101 , 110 , 111分别代入激励方 n 1程D3、D2、Di中,然后根据D触发器次态方程Q D ,可知所有的非工作状 态 都能进 入工作 状态,即101 001 ; 110 101 001 ; 111 001。因 此电路 可以自启动。(1分)(6)画完整状态转换图如下图所示。(1分)2、¥Qd Qc Qu Qar 74LS90评分标准:清零端接对 各2分,共4分;置位端接对各1分,共2分,CPb接对各分,共1 分,高位CPa接对1分。五

24、、综合题(8分)解:由于序列信号的长度N=8 ,因此首先要将74LS161作为一个模8计 数器使用。(1分)当74LS161 芯片的输入端P、T、Ct、Ld都接高电平“ 1”时,芯片就是 一个模16计数器,QdQcQbQa的状态号从0、1、2直至15。如果不使用输 出端Qd ,则QcQbQa的状态号从0、1、2直至7。在这种情况下,芯片就可 当作模8计数器使用。(2分)设8选1数据选择器的地址信号输入端从高到低为C、B、A,而74LS161 芯片的4个数据输出端从高到低为Qd、Qc、Qb、Qao只需将Qa接A, Qb 接B, Qc接C, ( 2分)数据选择器的8个数据输入端X。至X7分别接1、

25、1、0、0、1、1、0、1 就可以实现设计目的。(2分)电路图如下图所示,图中F为序列信号输出端。(图中D、C、B、A接 地,是为了避免干扰信号进入。)(1分)序列信号发生器电路图数字电子技术模拟题二参考答案及评分标准一、单项选择题(2X 10分)1. C 2. D3.D4.C5.D6.B7.B 8. C 9. A评分标准:答对1个记2分,答错不得分。二、判断题(1X10分)1. X 2, V3.X4.V5.V6.X7.X 8. x 9. V评分标准:答对1个记1分,答错不得分。10。A10。x50分)Y1、(1) 丫(A D)?B C(2)(A D)(A D) BC Y (A D)(A D)

26、 BC Y AD AD B C评分标准如上,若方法不同,按结论酌情给分。2、8分(1)表达式:L m1m2 m4 m7 X Y Z逻辑功能:判奇电路2分电路图:2分L X ?YZ ?YZ ?X ?YZ ?YZQnPHCn 1Q00000011010101101001三、分析计算题(1-5小题每题8分,6小题10分,共若方法不同,按结论酌情给分。3、8分(1)状态真植表:(4分)(2)特性方程:(1分)Qn1 PQn Ph ph(3) JK触发器的特性方程:n 1nnQ JQ KQJ P H K PHn(4) D触发器的特性方程:Q(1分)1 DD PQn (P H)(1分)图(1分)若方法不同

27、,按结论酌情给分。4、8分C n 1nnJK触发器的特性方程:Q JQ KQ驱动方程:J Q K Q 2分状态方程:Qn1 Qn峭QQn 0若 K 0, Qn1 Qn 1 分电路功能会改变。1分若方法不同,按结论酌情给分。5、8分101111011110评分标准:第1行编程 3分;第3、4行编程 1分;若方法不同,按结论酌情给分。第2行编程第5行编程6、10 分A>B A-B A<B-7455LA3 A7A1 AO R3 B2 Bl BO iii I r toot 1 1fET qd Qc QbQa RCO o一rd CP >(:,- LD Lii-n00 10(1) 一个Z

28、脉冲周期内包含 8个时钟脉冲CP。5分(2) 一个Z脉冲周期内又包含 9个时钟脉冲CP。5分若方法不同,按结论酌情给分。四、设计题(10X2分)1、设计题(10分) (1)状态表:6分X/nQ1Q0nCn 1Q1Cn 1Q000010001000100101110011111011101001010(2)表送式 2分Q1n 1 Q; Q;Q1nQ01Q; 1XQ1nXQ01vn rA n rA n(3)检查自启动能力:当 X 0,Q1 Q0所以电路有自启动能力。1分(4)电路图1分若方法不同,按结论酌情给分。11时,下一个状态为11,2、设计题(10分)按上面连线正确的得满分。若方法不同,按结

29、论酌情给分。具体给分步骤如下:连成 100进制得8分,控制信号得2分。曲2c Qb Qa7aLs蒐外Qb Qe Qa Q&血 74LSM(1) RnR38 CPB CPA数字电子技术模拟题三参考答案一、选择题(20分)1、c ; 2、c; 3、d; 4、b; 5、a; 6、b; 7、a; 8、a; 9、d; 10、b二、判断题(20分)1、 ; 2、; 3、; 4、; 5、; 6、; 7、; 8、; 9、; 10、。三、 1、( 6 分)L=ABC2、(6 分)L A BC BD四、 1、(10 分)CBAL000100100100011110001011110111107413g2

30、1 flaaaL m° m3 m5 m6 m0 m3 m§ m6 mo?m3?m5?m6y°y3y5y6F1 ABC ABC ABC ABC2、( 8 分)F2AB BC AC五、1. (8分)2. (12分)1) CPo=C,(下降沿触发)CPi=Qon (下降沿触发)2) J0Q;,K。1,J1K11Q;(外加触发沿的下降沿 触发)3)Qin1Qin(Qo从1到0时触发翻转)波形图CQ1Qd000101210311400501状态表QoQi功能:4位二进制异步加法计数器六、(10分)1. Rd为清零端,异步清零;Ld为置数控制端,同步置数;A、B、C为置数输入

31、端,A为低位D为高位;Qa、Qb、Qc、Qd为输出端,DQa2、为低位、Qd为高位;RCO为输出使能控制端。jiill,宜口嘉BCDEl3cbp _qO LR®juQb®da«数字电子技术»综合复习资料20题)第一章(选择、判断共一、 选择题1 .以下代码中为无权码的为 。A. 8421BCD码 B. 5421BCD码 C.余三码 D.格雷码2 .以下代码中为恒权码的为 。A.8421BCD码B. 5421BCD码 C.余三码D.格雷码3 . 一位十六进制数可以用 位二进制数来表示。A. 1B. 2C. 4D. 164 .十进制数25用8421BCD码表

32、示为 。A.10 101B.0010 0101C.100101D.101015 .在一个8位的存储单元中,能够存储的最大无符号整数是 。A. (256) 10 B. (127) 10 C. (FF) 16 D. (255) 106 .与十进制数(53.5) 10等值的数或代码为 。A .(0101 0011. 0101)8421BCDB.(35. 8)16 C.(110101. 1)2D.(65. 4)87 .矩形脉冲信号的参数有 。A.周期B.占空比 C.脉宽 D.扫描期8 .与八进制数(47. 3) 8等值的数为:A. (100111 .0 11 )2)16 )16 D. (1 00111

33、 . 11 )29 . 常用的BCD码有。A.奇偶校验码 B.格雷码 C. 8 421码 D.余三码10 .与模拟电路相比,数字电路主要的优点有。A.容易设计 B.通用性强 C.保密性好 D.抗干扰能力强判断题(正确打,错误的打X)1 .方波的占空比为0. 5。(2 . 8421 码 1001 比 0001 大。(3 .数字电路中用“ 1”和“ 0”分别表示两种状态4 .格雷码具有任何相邻码只有一位码元不同的特性。,二者无大小之分。()()5 .八进制数(18) 8比十进制数(18) 10小。(6 .当传送十进制数5时,在8421奇校验码的校验位上值应为1。()7 .在时间和幅度上都断续变化的

34、信号是数字信号,语音信号不是数字信号。()8 .占空比的公式为:q = t w / T,则周期T越大占空比q越小。()9 .十进制数(9) io比十六进制数(9) 16小。()10 .当8421奇校验码在传送十进制数 (8) 10时,在校验位上出现了 1时,表明在传送过程中出现了错误。()三、 填空题1 .描述脉冲波形的主要参数有 、。2 .数字信号的特点是在 上和 上都是断续变化的,其高电平和低电平常用 和 来表示。3 .分析数字电路的主要工具是 ,数字电路又称作 。4 .在数字电路中,常用的计数制除十进制外,还有 、。5 .常用的BCD码有、等。常用的可靠性代码有 、等。6.(101100

35、10. 1011) 2=()8=()167.(35. 4)8 = ()2 =()10=()16=( _)8421BCD8.(39. 75 )10= ( ) 2=(一)8=()169.(5E. C)16= ( )2=()8=()10= (_)8421BCD10.(0111 1000)8421BCD = ( _) 2=(_)8=(_)10=()16四、 思考题1 .在数字系统中为什么要采用二进制?2 .格雷码的特点是什么?为什么说它是可靠性代码?3 .奇偶校验码的特点是什么?为什么说它是可靠性代码?第一章答案一、选择题1 . CD 2, AB 3, C 4. B 5. CD 6. ABCD 7.

36、ABC 8. AB 9, CD 10. BCD二、判断题1. V 2. X 3. V 4. V 5. X6. V 7. V 8. X 9.X 10. V三、填空题1 .幅度、周期、频率、脉宽、上升时间、下降时间、占空比2 .时间、幅值、1、03 .逻辑代数、逻辑电路4 .二进制、八进制、十六进制5. 8421BCD码、2421BCD码、5421BCD码、余三码、格雷码、奇偶校验码6. 2627. 11101.1 29.5 1D.8 (0010 1001.0101)8. 100111.11 47.627.C9. 1011110.11 136.6 94.75 (1001 0100.0111 010

37、1)10. 100111011678 4E四、思考题1 .因为数字信号有在时间和幅值上离散的特点,它正好可以用二进制的1和0来表示两种不同的状态。2 .格雷码的任意两组相邻代码之间只有一位不同,其余各位都相同,它是一种循环码。这个特性使它在形成和 传输过程中可能引起的错误较少,因此称之为可靠性代码。3 .奇偶校验码可校验二进制信息在传送过程中1的个数为奇数还是偶数,从而发现可能出现的错误。第二章(选择、判断共20题)、选择题1 .以下表达式中符合逻辑运算法则的是D. A+1 = 1D. 电流的有、无A. C C=C2B. 1+1 = 10C. 0<12 .逻辑变量的取值1和0可以表示:

38、。A.开关的闭合、断开 B.电位的消二一C.真与假3 .当逻辑函数有n个变量时,共有 个变量取值组合?A. n B.2n Cn2 D. 2n4 .逻辑函数的表示方法中具有唯一性的是 。卡诺图D. (A D)(B D)A BA .真值表 B. 表达式 C. 逻辑图 D.5 . F=AB+BD+CDE+ AD=。A. AB D B. (A B)D C. (A D)(B D) 6.逻辑函数 F= A (A B)=。A. BB. AC. AB D.7 .求一个逻辑函数 F的对偶式,可将 F中的。A . "/ 换成 “+”,“+” 换成 “ . ”8 .原变量换成反变量,反变量换成原变量C.变

39、量不变D.常数中“0”换成“1”,“1”换成“ 0E.常数不变8. A+BC= 。A . A+B B. A+C C.(A+B) (A+C)D. B+C9.在何种输入情况下,“与非”运算的结果是逻辑0。A .全部输入是0 B.任一输入是0 C.仅一输入是0 D.全部输入是110.在何种输入情况下,“或非”运算的结果是逻辑0。A.全部输入是0 B.全部输入是1 C.任一输入为0,其他输入为1 D.任一输入为1二、判断题(正确打,错误的打X)1 .逻辑变量的取值,1比。大。()。2 .异或函数与同或函数在逻辑上互为反函数。()。3 .若两个函数具有相同的真值表,则两个逻辑函数必然相等。()。4 .因

40、为逻辑表达式 A+B+AB=A+B成立,所以AB=0成立。()5 .若两个函数具有不同的真值表,则两个逻辑函数必然不相等。()6 .若两个函数具有不同的逻辑函数式,则两个逻辑函数必然不相等。()7 .逻辑函数两次求名则生原,二逻辑函里的对偶式再作对偶变换也还原为它本身。()8 .逻辑函数 Y=A B +AB+ B C+B C已是最简与或表达式。()9 .因为逻辑表达式 A B+ AB +AB=A+B+AB 成立,所以 A B + AB= A+B 成立。()10 .对逻辑函数 Y=A B+AB+ BC+BC利用代入规则,令 A=BC代入,得 Y= BC B + BC B+ B C+B C = B

41、 C+B C 成立。()三、填空题1 .逻辑代数又称为 代数。最基本的逻辑关系有 、三种。常用的几种导出的逻辑运算为 、。2 .逻辑函数的常用表示方法有 、。3 .逻辑代数中与普通代数相似的定律有 、。摩根定律又称为 。4 .逻辑代数的三勺重要理则是 、。5 .逻辑函数 F= A +B+ C D的反函数F =。6 .逻辑函数 F=A (B+C) 1的对偶函数是 。7 .添加项公式 AB+ AC+BC=AB+ Ac的对偶式为 。8 .逻辑函数 F=ABC D +a+B+C+D= 。9 .逻辑函数 F= AB AB AB AB =。10 .已知函数的对偶式为 AB+CD BC,则它的原函数为 。四

42、、思考题1 .逻辑代数与普通代数有何异同?2 .逻辑函数的三种表示方法如何相互转换?3 .为什么说逻辑等式都可以用真值表证明?4 .对偶规则有什么用处?第二章答案一、选择题1. D 2ABCD 二、判断题1. X 2. V6. X 7. V三、填空题3 D 4 AD 5 AC3. V 4. X8. x 9.x6 A 7 ACD 8 C 9 D 10 BCD5. V10. X与或非 与非 或非 与或非 同或 异或2. 逻辑表达式真值表逻辑图3. 交换律分配律结合律反演定律4. .代入规则对偶规则反演规则5. A B (C+D)6. A+BC+07. (A+B) (A+C) (B+C) = (A+

43、B) (A+C)8. 19. 010. A B?(C D)?(B C)四、思考题1 .都有输入、输出变量,都有运算符号,且有形式上相似的某些定理,但逻辑代数的取值只能有0和1两种,而普通代数不限,且运算符号所代表的意义不同。2 .通常从真值表容易写出标准最小项表达式,从逻辑图易于逐级推导得逻辑表达式,从与或表达式或最小项表达式易于列出真值表。3 .因为真值表具有唯一性。4 .可使公式的推导和记忆减少一半,有时可利于将或与表达式化简。第三章(选择、判断共20题)一、 选择题1 .三态门输出高阻状态时, 是正确的说法。A.用电压表测量指针不动B.相当于悬空C.电压不高不低D.测量电阻指针不动2 .

44、以下电路中可以实现“线与”功能的有 。3 .以下电路中常用于总线应用的有 。4 .逻辑表达式Y=AB可以用 实现。5 . TTL电路在正逻辑系统中,以下各种输入中 相当于输入逻辑“16 .对于TTL与非门闲置输入端的处理,可以7 .要使TTL与非门工作在转折区,可使输入端对地外接电阻RiA. > RonB. V RoffoffV RiV Ron D. > Roff8 .三极管作为开关使用时,要提高开关速度,可。A.降低饱和深度B.增加饱和深度9 . CMOS数字集成电路与TTL数字集成电路相比突出的优点是。10 .与CT4000系列相对应的国际通用标准型号为 。A. CT7 4S肖

45、特基系列 B. CT74LS低功耗肖特基系列C. CT7 4L低功耗系列 D. CT74H高速系列二、判断题(正确打,错误的打X)1. TTL与非门的多余输入端可以接固定高电平。()2. 当TTL与非门的输入端悬空时相当于输入为逻辑1。()3. 普通的逻辑门电路的输出端不可以并联在一起,否则可能会损坏器件。()4. .两输入端四与非门器件 74LS00与7400的逻辑功能完全相同。()5. CMOS或非门与TTL或非门的逻辑功能完全相同。()6. 三态门的三种状态分别为:高电平、低电平、不高不低的电压。()7. TTL集电极开路门输出为1时由外接电源和电阻提供输出电流。()8. 一般TTL门电

46、路的输出端可以直接相连,实现线与。()9. CMOS OD门(漏极开路门)的输出端可以直接相连,实现线与。()10. TTL OC门(集电极开路门)的输出端可以直接相连,实现线与。()三、 填空题1. 集电极开路门的英文缩写为 门,工作时必须外加 和。2. OC门称为 门,多个OC门输出端并联到一起可实现 功能。3. TTL与非门电压传输特性曲线分为 区、区、区、区。4. 国产TTL电路 相当于国际SN54/ 74LS系列,其中LS表示。第三章答案一、选择题1 . ABD 2 CD 3 A 4 CD 5 ABC 6 ABD 7 C 8 ACD 9 ACD 10 B二、判断题1 .,2.,3.,

47、4 . V 5.,6 .X73 8. X9. V 10. V三、填空题1 . OC 电源负载2 .集电极开路门线与3 .饱和区 转折区 线性区 截止区4 . CT4000 低功耗肖特基第四章(选择、判断共25题)一、 选择题1 . N个触发器可以构成能寄存 位二进制数码的寄存器。A. N- 1B. NC. N+1D. 2N2 .在下列触发器中,有约束条件的是。12345A.主从JK F/ FB.主从D F/ FC. 1司步RSF/ FD.边沿D F/3. 一个触发器可记录一位二进制代码,它有个稳态。A. 0B. 1C.2D.34存储8位二进制信息要个触发器。A. 2B. 3C.4D.85.对于

48、T触发器,若原态Qn = 0,欲使新态Qn+1=1 ,应使输入T=。A. 0B. 1C.QD.Q6.对于T触发器,若原态Q1二1 ,欲使新态Qn+1=1 ,应使输入T=。A. 0B. 1C.QD.Q7.对于D触发器,欲使Qn+1= Qn,应使输入D=OA. 0B. 1C.QD.Q8.对于J K触发器,若 J = K,则可完成触发器的逻辑功台匕 目匕。A. RSB. DC.TD).T /9 .欲使JKF触发器按Qn+1 = Qn工作,可使JK触发器的输入端A.1 0 .A.1 1 .A.1 2 .A.1 3 .A.1 4 .A.1 5 .J=K=0B. J = Q, K= QC. J= Q, K=Q欲使JK触发器按Qn+1=Qn工作,可使J =K= 1B. J = Q, K= QC. J= Q, K=Q欲使JK触发器按Qn+1 = 0工作,可使J =K= 1B. J = Q, K=Q C. J=Q, K=1欲使JK触发器按Qn+1 = 1工作,可使J =K= 1欲使D0下列触B. J = 1 , K=0C. J =K= QD. J=Q, K = 0JK触发器的输入

温馨提示

  • 1. 本站所有资源如无特殊说明,都需要本地电脑安装OFFICE2007和PDF阅读器。图纸软件为CAD,CAXA,PROE,UG,SolidWorks等.压缩文件请下载最新的WinRAR软件解压。
  • 2. 本站的文档不包含任何第三方提供的附件图纸等,如果需要附件,请联系上传者。文件的所有权益归上传用户所有。
  • 3. 本站RAR压缩包中若带图纸,网页内容里面会有图纸预览,若没有图纸预览就没有图纸。
  • 4. 未经权益所有人同意不得将文件中的内容挪作商业或盈利用途。
  • 5. 人人文库网仅提供信息存储空间,仅对用户上传内容的表现方式做保护处理,对用户上传分享的文档内容本身不做任何修改或编辑,并不能对任何下载内容负责。
  • 6. 下载文件中如有侵权或不适当内容,请与我们联系,我们立即纠正。
  • 7. 本站不保证下载资源的准确性、安全性和完整性, 同时也不承担用户因使用这些下载资源对自己和他人造成任何形式的伤害或损失。

评论

0/150

提交评论