实验2半加器、全加器的电路设计实现课件_第1页
实验2半加器、全加器的电路设计实现课件_第2页
实验2半加器、全加器的电路设计实现课件_第3页
实验2半加器、全加器的电路设计实现课件_第4页
实验2半加器、全加器的电路设计实现课件_第5页
已阅读5页,还剩5页未读 继续免费阅读

下载本文档

版权说明:本文档由用户提供并上传,收益归属内容提供方,若内容存在侵权,请进行举报或认领

文档简介

1、实验实验2 2 半加器、全加器的电路半加器、全加器的电路设计实现设计实现1 1、实验目的、实验目的1 1 掌握组合逻辑电路的功能测试。掌握组合逻辑电路的功能测试。2 2 用与非门、或非门设计实现半加器用与非门、或非门设计实现半加器和全加器。和全加器。2 2、实验设备及器件、实验设备及器件数字万用表数字万用表数字电路实验箱数字电路实验箱集成电路集成电路74LS004-2输入与非门输入与非门74LS04 6非门非门74LS864-2输入异或门输入异或门74LS381集成算术集成算术/逻辑单元逻辑单元3 3、实验内容、实验内容 3.1 3.1 半加器功能测试半加器功能测试BASABC 输入输出ABS

2、C000110117400N&7486N=17404NABSC300 300 3.13.1半加器功能测试半加器功能测试3.2 3.2 全加器全加器逻辑功能测试逻辑功能测试1iiiiCBASiiiiiiBACBAC1)(7400N&7486N=1ABSiCi7400N&7400N&7486N=11234651234659810输入输出ABCSiCi000001010011100101110111全加器逻辑功能测试全加器逻辑功能测试3.3 3.3 半加器电路设计半加器电路设计(1)用与非门实现逻辑电路图。)用与非门实现逻辑电路图。(2)自拟表格验证。)自拟表格验证。ABBABASiABC 3.43.4 1616位算术位算术/ /逻辑运算电路设计逻辑运算电路设计设计要求:设计要求:(1 1)运算位数:)运算位数:1616位位 (2 2)进行算术和逻辑运算。)进行算术和逻辑运算。4 4、作业、作业 1.完成实验总结报告。完成实验总结报告。2.预习实验预习实验3编码器、译码器和数据选择器编码

温馨提示

  • 1. 本站所有资源如无特殊说明,都需要本地电脑安装OFFICE2007和PDF阅读器。图纸软件为CAD,CAXA,PROE,UG,SolidWorks等.压缩文件请下载最新的WinRAR软件解压。
  • 2. 本站的文档不包含任何第三方提供的附件图纸等,如果需要附件,请联系上传者。文件的所有权益归上传用户所有。
  • 3. 本站RAR压缩包中若带图纸,网页内容里面会有图纸预览,若没有图纸预览就没有图纸。
  • 4. 未经权益所有人同意不得将文件中的内容挪作商业或盈利用途。
  • 5. 人人文库网仅提供信息存储空间,仅对用户上传内容的表现方式做保护处理,对用户上传分享的文档内容本身不做任何修改或编辑,并不能对任何下载内容负责。
  • 6. 下载文件中如有侵权或不适当内容,请与我们联系,我们立即纠正。
  • 7. 本站不保证下载资源的准确性、安全性和完整性, 同时也不承担用户因使用这些下载资源对自己和他人造成任何形式的伤害或损失。

评论

0/150

提交评论