


版权说明:本文档由用户提供并上传,收益归属内容提供方,若内容存在侵权,请进行举报或认领
文档简介
1、74系列数数字电路7400、74H00、74L00、74LS00、74S00、74HC00、74C00、74F00、74ALS00四2输入与非门Y=AB。7401、74LS01、74HC01、74ALS01 四 2输入与非门(OCY=AB。7402、74L02、74LS02、74S02、74HC02、74C02、74ALS02、74F02 四 2 输入 或非门。Y=/A+B。7403、74L03、74LS03、74ALS03、74S03、74HC037404、74H04、74L04、74S04、74HC04、74C04、74F04、74ALS04 六反相器Y=/A。7405、74H05、74L
2、S05、74S05、74HC05、74F05、74ALS05 六反相器(OCY=/A。7406、74LS06六反相缓冲器/驱动器(OC、高压输出Y=/A;是7405高耐压输出型 耐压30V。7407、74LS07、74HC07六缓冲器/驱动器(OC、高压输出Y=A; 30V耐高压输出。7408、74LS08、74F08、74ALS08、74S08、74HC08、74C08 四 2输入与门Y=AB7409、74LS09、74F09、74ALS09、74S09、74HC09 四 2输入与门(OC Y=AB。7410、74H10、74L10、74LS10、74ALS10、74S10、74HC10、7
3、4C1074H11、74LS11、74S11、74F11、74ALS11、74HC11 三 3 输入与门Y=ABC。7412、74LS12、74ALS12 三 3输入与非门(OCY=ABC。7413、74LS13双4输入与非门Y=ABCD。7414、74LS14、74HC14、74C1474H15、74LS15、74ALS15、74S15三 3输入与门(OCY=ABC。7416、74LS16六反相缓冲器/驱动器Y=/A;7417、74LS17六缓冲器/驱动器(OC、高压输出Y=A;15V耐压输出。74LS18双四输入与非门(施密特触发Y=/ABCD;低电平带负载能力是74LS13的1/8。74
4、LS19六反相器(施密特触发Y=/A;低电平带负载能力是74LS14的1/8。7420、74H20、74L20、74F20、74 ALS 20、74LS20、74S20 74HC20、74C20、双四输入与非门Y=/ABCD7421、74F21、74 ALS 21、74LS21、74HC21、双四输入与门Y=ABCD7422、74H22、74LS22、74S22、74ALS22、74HC22双四输入与非门(OCY=/ABCD;是74>020的集电极开路型。7423可扩展双4输入或非门(带选通端1Y=/1G(1A+1B+1C+1D+X, 2Y=/2G(2A+2B+2C+2D,X=7460
5、的输口出。74LS24四2输入与非门Y=/AB;是74LS132低电平负载能力的1/8。7425双4输入或非门(带选通端Y=/G(A+B+C+D7426、74LS26四2输入与非门(OC、高压输出Y=/AB; 7403高耐压型,15V耐压输出。7427、74LS27、74F27、74ALS27、74HC27 三 3输入或非门7428、74ALS28、74LS28四2输入或非缓冲器Y=/A+B7430、74H30、74L30、74LS30、74ALS30、74S30、74HC30、74D30 8 输入 与非门Y=ABCDEFGH7445BCD 十进制译码器/驱动器用作灯、继电器或MOS驱动器;能
6、吸收80mA电流;在BCD无效输入状态下,所 有输出维持高电平。功能表与 74LS42相同。7446A/47、A74L46A/47、74LS47 BCD-段译码器 /驱动器集电极开路输出直接驱动指示指示器;试灯输入;前/后沿零灭灯控制;灯光强度 调节能力;有效低电平输出;驱动器输出最大电压;46A、L46为30V、L47、LS47为 15V;吸收电流,46V、47A 为 40mA,L46、L47 为 20mA,LS47O 24 mA。7446 与 74246、7447与74247分别字形不同,其他相同,可以互换。输入数据为8421码。功能表7448、74LS48、74C48 BCD七段译码器/
7、驱动器有效高电平输出;内部有升压电阻因而无需外部电阻;试灯输入;前/后沿零灭灯 控制;有灯光强度调制能力;输出最大电压5.5V;吸收电流:7448为6.4 mA、74 LS48 为6 mA。引脚图7446A相同。7449、74LS49 BCD段译码器/驱动器高电平有效;集电极开路输出;灭灯输入;有灯光强度调制能力;74LS49输出电压 最大5.5V,吸收电流8 mA。功能表7450、74H50二2输入双与或非门一门可扩展;Y=/AB+CD+X, X=7460 的输出(7450或 X=74H60/74H62 的输出(74H50。74L51、74LS51、74HC51、74F51、74C51 2输
8、入/3输出双与或非门1丫二心A?1B?1C+(1D?1E?1F2 Y=/(2A?2B+(2C?2D。74HC58 2输入/3输入(可扩展1Y=1A?1B?1C+1D?1E?1F2 Y=2A?2B+2C?2D。7460、74H60双4输入扩展器最大并行连接数是4;对于7460,X=ABCD(连接到7423,7450或7453的X和/X 输入端时;对于74H60, X=ABCD(连接到7450,74H53或74H55的X和/X输入端 时。74H61三3输入扩展器X=ABC(连接到74H52的X输入端时。74H62四组输入与或扩展器X=AB+CDE+FGH+IJ(连接至U 74H50,74H53或
9、74H55 的 X 和/X 输入端时。74LS63六电流读出接口门Y=A;将低电平输入电流转为低电平输出电压,将高电平输入电流转为输出电压 输入电流在50卩A以下时,输出为低电平 输入电流在200 A以上时,输出为高电平。74S64 74F64、74S65 4/2/3/2 输入与或非门Y=/ABCD+EF+GHI+JK;74S64为图腾柱输出,74S65为集电极开路输出。7468双十进制计数器计数器1为二进制和五进制,计数器2为十进制;初级能以50MHz计数7470与输入J-K正沿触发器(带置位和清除端功能表74H71与或输入主从触发器(带预置端功能表74LS71与输入RS主从触发器(带预置和
10、清除端功能表7472、74H72、74L72与输入J-K主从触发器(带预置和清除端功能表7473、74H73、74L73、74LS73、74HC73、74C73 双 J-K 主从触发器(带清除 端功能表(7473、74H73、74L737474、74 H74、74F74、74ALS74、74L74、74LS74A、74S74、74HC73、74C74双D型正沿触发器(带预置和清除端功能表7475、74L75、74LS75、74HC75 4 位双稳态 D 型锁存器功能表7476、74 H76、74LS76、74HC76、74C76双J-K主从触发器(带预置和清除端功能表(7476、74H76功能
11、表(74LS76、74HC76、74C7674LS77、74HC77 4位双稳态锁存器功能表74LS78A、74HC78双J-K负沿触发器(带预置、公共清除和公共时钟端功能表7480门输入全加器功能表7482 2位二进制全加器执行两个2位二进制的加法,每一位都有和(丄输出,由第二位产生最后的进位 (C2。功能表7483A、74LS83A、74HC83、74C83 4位二进制全加器(带超前进位功能表执行两个4位二进制数加法,每位有一个和(丄输出,最后的进位(C4由第4位提 供;4位内部均有超前进位,产生进位项一般为10ns与 74283、74LS283功能相同,引 脚排列不同。7485、74LS
12、85、74F85、74AL85、74HC85、74C85 4位幅值比较器功能表74LS86、74F86、74ALS86、74HC86、74C86 四 2输入异或门Y=A ® B=74H87 4位二进制原码/反码、0/1电路功能表7490A、74L90、74LS90、74C90 十进制计数器二分频和五分频;有门复零输入及门复置9输入(提供BCD9的补码应用中使用; 为利用计数器最大计数长度,可将B输入接QA输出,输入计数脉冲加到输入A之后, 输出如功能表所述;将QD输出接A输入,并把输入计数加到在输出QA处产生十分 频方波的B输入,可获得对称的十分频计数。复位/计数功能表7491A、7
13、4L91、74LS91、74HC91 8 位移位寄存器7492A、74LS92、74HC92 十二分频计数器二分频和六分频;有复位输入。7493A、74L93、74LS93、74HC93、74C93 4位二进制计数器二分频和六分频;有复位输入。功能表7494 4位寄存器执行右移操作,用作串入串出寄存器或双源并串转换器。预置功能表(位A ,所有的典型7495A、74LS95B、74HC95、74C95 4位并行存取移位寄存器具有并行和串行输入、并行输出、模式控制和二个时钟输入;有三种运算方式,并行写入、右移(方向从QA向QD、左移(方向从QD向QA。7495功能表7496、74L96、74LS9
14、6、74HC96 5位移位寄存器寄存器完成二进制数据的并一串或串一并转换。功能表7497同步6位二进制系数乘法器执行固定系数或可变系数的分频;典型最高时钟频率32MHz;当清除、选通和允 许输入为低电平时,计数器开始工作,输出频率等于输入频率乘以输入系数 M再除以 64,即输出频率=M?输入频率/64,式中M=F?25+E?24+D?23+C?21+A?20状态与(或系数功能表74100 8位双稳态锁存器功能表74H101与或输入J-K负沿触发器(带预置端功能表74H102与输入J-K负沿触发器(带预置和清除端功能表74H103双J-K负沿触发器(带清除端功能表74H106双J-K负沿触发器(
15、带预置和清除端功能表74107、74LS107A、74HC107、74C107 双 J-K 触发器(带清除端功能表7410874109、74LS109A、74F109、74ALS109、74HC109双 J-K 正沿触发器(带预置 和清除端功能表74110、74F110与输入J-K主从触发器(带数据锁定功能表74111、74F111双J-K触发器(带数据锁定功能表见74110、74LS112A、74F112、74ALS112、74S112、74HC112双 J-K 负沿触发器(带预 置和清除端功能表74LS113A、74S113 74F113、74ALS113、74HC113双 J-K 负沿触
16、发器(带预 置功能表74LS114A、74F114、74ALS114、74F114、74HC114双 J-K 负沿触发器(带预 置、公共清除和公共时钟端功能表与 74LS112A相同74116双4位锁存器功能表74120双脉冲同步器/驱动器产生具有控制功能的单个或一系列同步脉冲;锁存工作保证输出脉冲不被削波; 高扇出的互补输出起接驱动系统时钟线。功能表74121、74L121单稳多谐振荡器外接电容CEXT(正和REXT/CEXT之间。使用内部定时电阻将 RINT接Vcc, 为提高脉冲宽度的精度和重复性,可在REXT/CEXT和Vcc之间外接一电阻,而将 RINT开路。功能表74122、74L1
17、22、74LS122可再触发单稳多谐振荡器外接定时电容接CEXT和REXT/CEXT之间。为提高脉冲宽度的精确性和重 复性,可在REXT/CEXT和Vcc之间外接一电阻,而将RINT开路,使用内部定时电阻 时将RINT接Vcc为得到可变脉冲宽度,可在RINT(或REXT/CEXTT和Vcc之间外 接一可变电阻。功能表74123、74L123、74LS123、74HC123双可再触发单稳多谐振荡器可在CEXT和REXT/CEXT之间外接一定时电容。为改善脉冲宽度的精确性 和重复性,可在REXT/CEXT和Vcc之间外接一电阻,而将RINT开路。为得到可变 脉冲宽度可在RINT(或REXT/CEX
18、T和Vcc之间外接一可变电阻。功能表74LS124、74S124双压控振荡器工作频率范围在0.12Hz和85MHZ(S124之间。输出频率:74 LS124为1X10- 4/CEXT;74L124 为 5X0-4/CEXT。74125、74LS125A、74HC125 四总线缓冲门(三 态当C= “0时,丫二A;当C= “ 1时,输出为高电阻。74126、74LS126A、74HC126四总线缓冲门(三态当C= “ 1”寸,丫二A;当C= “0时,输出为高电阻。74128双2输入或非门线驱动器(50 QY=/A+B。74HC131、74LS131 3-8线译码器(带地址锁存功能表74132、7
19、4LS132、74S132、74F132、74HC132四2输入与非施密特触发器触 发器Y=/AB。74 S133 74ALS133、74LS133、74HC133 13输入与非门Y=/ABCDEFGHIJKLM74 S134 12输入与非门(三态输出控制端为低时,丫=/ABCDEFGHIJKL;输出控制端为高时,输出禁止。74 S135四异或/异或非门功能表74136、74ALS136、74LS136、74 ALS136、74HC136 四 2 输入与或门(OCY=A ® B=74LS137、74S137、74ALS137、74HCT137、74HC137 3-8线译码器(带地址锁
20、 存功能表74 LS138、74S138 74F138、74ALS138、74HCT138、74HC138 3-8 线译码器 / 多路转换器功能表74 LS139、74S139 74HC139、74HCT139 双 2-4 线译码器 /多路转换器.74S140双4输入与非线驱动器(50 QY=/ABCD。74141 BCD 十进制译码器/驱动器直接驱动充气冷阴极显示管;全部译码输入保证无效码的所有输出都截止;NPN 输出三极管在55V以下,最大反向电流为50mA。功能表74142 BCD计数器/4位锁存器/BCD译码器/驱动器包括一个十分频(BCD计数器、一个4位锁存器和一个译码器/Nixie
21、管驱动器;计数器可接受达20MHz的输入时钟脉冲频率;驱动器的输入与74141相同。功能表74143、74144 4位计数器/锁存器、七段发光二极管/灯驱动器74143恒定电流15mA;输出范围15V;74144,指示器15V以上,25mA以上,OC 输出。74145功能表74147、74LS147、74HC147 10线十进制-4线BCD优先编码器功能表74148、74LS148 74F148、74HC148 8-3线优先编码器功能表74 HC149 8-8线优先编码器功能表74150、74 HC150、74C150 16选1数据选择器(反相功能表74151A、74 LS151、74F151
22、、74ALS151 > 74S151、74 HC151、74C151 8选 1数据选择器功能表74152A、74 LS152、74 HC152 8 选 1 数据选择器功能表74153、74 L153、74F153、74ALS153、74 LS153、74S153 74 HC153 双 4 选1数据选择器功能表74154、74 L154、74 LS154、74 HC154、74C154、74ALS154 4-16 线译码器 /多路分配器功能表74155/156、74 LS156/74 LS155 74 HC155/74 HC156、74ALS155/156 双 2-4线译码器/多路分配双2
23、-4线译码器,双1-4线分配器,三一八线译码器,1-8线分配器;155为图腾输 出;156为OC输出。功能表(2线-4线译码器或1线-4线多路分配器74157、74F157 74ALS157、74 L157、74 LS157、74 S157 74 HC157、74C157四2选1数据选择器(同相功能表74 LS158、74 S158、74F158 74ALS158、74 HC158 四 2 选 1 数据选择器(反相引脚图与74157相同。功能表74159、74 HC159 4-16线译码器/多路分配器(OC引脚图和功能表同74154。74160/161/162/16 74ALS160/161/
24、162、74LS160A/161A/163A、74S160/161/162/16374HC160/161/162/163 74F160/161/162/16374C160/161/162/163同步 4 位计数器160为十进制计数器,直接清除;161为二进制计数器,直接清除;162为十进制计 数器,同步清除;163为二进制计数器,同步清除。两个高电平有效允许输入 P和T及 动态进位输出使计数器易于级联;T允许动态进位输出;在允许态若计数器外于最大 值的状态,动态进位输出变为高电平;对于160和162,动态进位输出=TQATQBTQCTQD 。功能表(160/16174164、74 L164、7
25、4F164、74ALS164、74LS164、74 HC164、74 C164 8位移位寄存器(串入并出功能表74165、74 LS165、5、74 C165 8位移位寄存器(并入、互补串出功能表74166、74 LS166、74 HC166、74F166 8位移位寄存器(串并行串出功能表74167 BCD同步系数乘法器固定频率或可变频率的分频;典型最高时钟频率32MHz。当清除选通置9和允 许输入为低电平时,计数器开始工作,输出频率=皿?输入频率/10,式中M=D?23+C?22+B?21+A?20。状态与/或系数功能表74 LS168A/169A、74F168/169 74A LS168/
26、169、74 LS168/169 74 HC168/169可预置4位同步可逆计数器168为可预置超前进位可逆十进制计数器;169为可预置超前进位可逆二进制计 数器;记数和预置操作完全同步;快速记数时内有超前进位;作门位级联的进位输出; 时钟电路完全独立。功能表74170、74 LS170 4 4寄存器阵(OC读/写寻址分开,可同时进行读和写;存放时间典型值20ns组成4位4字;可扩展 到n位1024字;集电极开路输出;74 LS670与本电路相似,只是为三态输出。写功能表74172多口寄存器阵(三态独立的读写地址可同时进行读写;每个都采用2位8字结构;三态输出。74173、74LS173 74
27、HC173、74C173 4位 D 型寄存器(三态功能表74174、74LS174 74F174、74ALS174、74S174、74HC174、74C174 六 D 型 触发器(带清除端功能表74175、74LS175 74F175、74ALS175、74S175、74HC175、74C175 四 D 型 触发器(带清除端74176可预置十进制计数器功能表十进制(BCD74178、74179 4位并行存取移位寄存器17 8、179功能表74180、74 HC180 9位奇偶数发生器/校验器功能表74181、74LS181、74S181、74F181、74 HC181 算术逻辑单元 /功能发生
28、器能实现两个4位字的16种二进制算术运算及16种逻辑运算(见表a和表b;当 与74182、74S182或74HC182超前进位电路共同使用时,可完成高速算术运算;若该 电路引脚名称如引脚表所示,则可兼容有效高或有效低数据;该电路也可用作比较 器,A=B输出是集电极开路。功能表引脚表74182、74 S182 74F182、74 HC182 超前进位发生器74 H183、74LS183、74 HC183双进位保存全加器功能表(每个加法器74184 BCD二进制转换器BCD二进制转换器;可编程产生BCD9的补码或BCD10的补码。BCD二进制转换器功能表BCD9或10的补码转换器功能表74185A
29、二进制一BCD转换器引脚图与74184相同。功能表74190、74LS190 74F190、74 A LS190、74 HC190可预置BCD十进制同步可逆计数器(带方式控制功能表74191、74LS191、74F191、74 A LS191、74 HC191 可预置二进制同步可逆计 数器(带方式控制引脚图与74190相同。功能表74192、74L192、74LS192、74F192、74 A LS192、74 HC192、74 C192可预置BCD十进制同步可逆计数器(双时钟带清除功能表74193、74L193、74LS193、74F193、74 A LS193、74 HC193、74 C1
30、93可预置 4位二进制同步可逆计数器(双时钟带清除引脚图与74192相同。功能表74194、74L194、74F194、74S194 74 HC194 4位双向通用移位寄存器典型最高时钟频率:74194、74LS194A 为 36MHz,74S194 为 105MHz,74 HC194 的典型工作频率为454MHz。功能表74195、74LS195A、74F195、74S195、74 HC195、74 C195 4位并行存取移位寄存器典型最高时钟频率:74195、74LS195A 为 39MHz,4S195 为 105MHz,74 HC195的典型工作频率为45MHz。功能表74196/741
31、97、74LS196/197、74S196/197可预置十进制 /二进制计数器196可进行BCD进制、二一五进制计数,197为二进制计数。功能表0 8位移位寄存器并行寄存;右移(方向QA到QH;左移(方向QH到QA;禁止时钟。功能表1 8位移位寄存器并行寄存;移位(方向QA到QH;禁止时钟。功能表74221、74LS221、74 HC221、74 C221双单稳态多谐振荡器(有施密特触发器 引脚图与74LS123相同。功能表74S226 4位并行锁存总线收发器系统总线控制器用的通用收发器;双排4位透明锁存器;三态输出直接驱动总线总线控制功能表输出控制功能表74HC237、74ALS237、74
32、HCT237 3-8 线译码器(带地址锁存功能表74HC238、74HCT238 3-8线译码器/多路分配器功能表74HC239双2-4线译码器/多路分配器功能表74LS240、74F240、74ALS240、74HCT240、74S240 74HC240、74C240 八反 相缓冲器/线驱动器/线接收器(三态当/1G和/2G同时为H时,丫二高阻;当/1G和/2G同时为L时,Y=/A。74LS241、74F241、74ALS241、74HCT241、74S241、74HC241 八缓冲器 /线 驱动器/线接收器(三态当/1G为H、/2G为L时,丫二高阻;当/1G为L、/2G为H时,丫=A。74
33、LS242/243 74F242/243、74ALS242/243、74HCT242/243、74HC242/243、 74C242/243四总线收发器(三态/线驱动器可在数据总线之间进行双通道异步通讯;控制输入端的状态既决定数据流的方 向又决定数据口的模式;242为三态反相输出。功能表(74LS242/243功能表(74HC242/24374LS244、74F244、74ALS244、74HCT244、74S244 74HC244、74C244八缓冲器/线驱动器/线接收器(三态当/1G、/2G为H时,丫二高阻;当/1G、/2G为L时,Y=A。74LS245、74F245、74ALS245、7
34、4HCT245、74HC245八缓冲器(三态/线驱动器74246、74247、74LS247 BCD-段译码器 /驱动器低有效,集电极开路输出直接驱动显示器;有灯测试装置;前沿/后沿零熄灭;能调节灯光强度;246耐压为30V,247耐压为15V;74246与7446、74247与7447字形不 同,其他相同,因而可以互换。功能表74248/249、74LS248/249 BCD-段译码器 /驱动器有驱动灯缓冲器的有效高电平输出;有灯测试装置;前沿/后沿零熄灭;能调节灯光强度;248为有升压电阻,249为集电极开路输出,引脚图与74246相同。功能表74251、74LS251、74F251、74
35、ALS251、74S251、74HC251 8 选 1 数据选择器 /驱动器(三态功能表74LS253、74S253、74F253 74ALS253、74HC253 双 4 选 1 数据选择器(三态功能表74LS256、74F256双4位可寻址锁存器功能表74LS257A、74F257、74ALS257、74S257、74HC257 四 2 选 1 数据选择器(三态、同相三态输出直接与系统总线接口 ,74LS257A吸收电流比74LS257大两倍功能表74LS258A、74F258、74ALS258、74S258 74HC258 四 2 选 1 数据选择器(三 态、反相三态输出直接与系统总线接
36、口 ,74LS258A吸收电流比74LS258大两倍。功能表74259、74LS259 74F259、74ALS259、74HC259 8 位可寻址寄存器功能表8位并行输出存贮寄存器存贮时进行串并行转换;异步并行清除;有效高电平译 码器;可扩展成n位应用;有四种不同的功能模式。锁存选择表74LS260、74S260、74F260 双 5 输入或非门Y=/A+B+C+D+E。74LS261 2 4位并行二进制乘法器5位积一般26ns;同步操作锁存输出;可扩展成m位沟位运用。功能表74265四互补输出电路单元 1 和 4;Y=/A,W=A;单元 2 和 3;Y=/AB,W=AB。74LS266、7
37、4HC266四2输入异或非门(OCY=/A ® B =A?B +/A?/B。74273、74LS273 74S273、74F273 74ALS273、74HC273 八 D 型触发器(带 清除端功能表74S274 4 4位二进制乘法器(三态三态输出:在45ns(典型内给出8位乘积;可给出位n位h位二进制数因数积;当 任一(或两个G输入为高时,则所有八个输出都截止。74276四J-K触发器有滞后作用的负沿触发,时钟是独立的,滞后电压一般为200mV;典型时钟输入 频率50MHz;缓冲输出。功能表74278 4位级联优先寄存器(输出可控锁存数据输入,优先输出门。功能表74279、74LS
38、279 74HC279 四/R/S 锁存器双嵌位输入,图腾柱输出。功能表74 LS280、74S280 74F280、74ALS280、74HC280 9位奇偶数产生器 /校验器功能表74S281 4位并行二进制累加器有15种算术/逻辑操作;有全部移位功能;可扩展成处理全超前进位的n位字算术功能表逻辑功能表移位模式功能表74283、74LS283 74S283、74F283 74HC283 4 位二进制全加器(带超前进位功能与7483A、74LS283A相同只是表与7483A相同。0 4 4位并行二进制乘法器(产生高位积OC输出,产生高位积;一般在40ns内实现两个二进制数的位积乘法;可扩展成
39、N 位n位应用,16位积一典型70ns、32乘积一典型103ns。1 4 4并行二进制乘法器(产生低位积OC输出,产生低位积;74284和74285可作为一组来使用;4 44以一些部分乘积用全加器合计。74290、74LS290十进制计数器二分频和五分频;有门置零及门置9输入。电性能和功能分别与7490A和74LS290A相同,只是改变了引线排列。BCD计数时序二一五混合进制复位/计数功能表74 LS292、74HC292可编程分频器/数字定时器(最大231链式计数分频;从22的231数字程序功能表74293、74 LS293、74HC293 4位二进制计数器二分频和八分频:有门置零输入。电性
40、能和功能分别与 7493A和74 LS93相同, 只是改变了引线排列。计数时序复位/计数功能表74 LS294、74HC294可编程分频器/数字定时器(最大215链式计数分频;从22的215数字程序。功能表74 LS295B 4位双向通用移位寄存器(三态吸收电流三倍于LS295A;并行输入,并行输出;三种操作模式,并行寄存、右移 (方向QA到QD、左移(方向QD到QA。功能表74 LS2977数字锁相环功能表(边沿控制相位检验器功能表(异或逻辑相位检验器K控制端功能表74298、74 LS298、74F298、74HC298 4位2选1数据选择器(寄存器输出功能表74 LS299、74 S29
41、9、74F299 74A LS299、74HC299 8位双向通用移位 /存贮寄存器有多路输入/输出线;四种工作模式 保持(存贮、左移、右移、送数;三态输出直 接驱动总线;74LS323与本电路相似,但有同步清除。功能表74LS320晶体控制振荡器晶体控制振荡器/时钟脉冲,工作频率范围1Hz20MHz;TTL电平2相输出,高电 平(5V-12V2相输出。74LS321晶体控制振荡器与74 LS320相类似,但有两个TTL电平减计数输出F/2和F/4。74 LS322/74F322带符号扩展的8位移位寄存器多路输入/输出;三态输出直接驱动总线;有符号扩展功能;直接无条件清除。功能表74LS323
42、、74S323、74F323 74ALS323、74HC323 8 位通用移位 /存贮寄存器有多路输入/输出线;四种工作模式,保持(存贮左移、右移、送数;三态输出直接 驱动总线;74LS299与相电路相似,但有异步复位。功能表74LS324压控振荡器(双相输出、允许控制)输出频率由外接元件决定;可在30120Hz之间任一频率下工作;若在频控和范围输入端加2伏电压,则输出频率近似为(10-4CEXT)有互补输出。74LS325出。74LS326双压控振 荡器(双向输出、允许控制)两个独立的压控振荡器;输出频率由外接元件决定;可以0.12Hz和30Hz之间任一频率下工作;有允许输 入端;有互补输出
43、。 74LS327双压控振荡器(单相输出)八缓冲器/线驱动器(三态) 相同。两个独立的压控振荡器;输出频率有外接元件决定;可在 0.12Hz和30MHz之间任意频率下 工作。74S340 74S341、74S344 功能表(74LS340)功能表(74LS341) 功能表 (74LS344) 74LS347 BCD段译码器/驱动器 是74LS347R的抵压型;集电极开路输出,直接驱动指示器;有灯测试;前沿 /后沿零灭灯;能调节灯产亮 度;有 效低电平输出;吸收电流24mA,驱动器输出最大电压7V,电流35 mA。引脚图 和功能表与74LS47相同。74LS348功能表74351双8选1数据选择
44、器(三态) 功能表74LS352、74F352、74ALS352、74HC352双4选1数据选择器(反相) 74LS153 的反相输出型。 功能表 74LS353、74F353、74ALS353、74HC353 双 4 选 1数据选择器(三态、反相)74LS253反相输出型。功能表74LS354/35674HC354/356 8选1数据选择器(三态、带地址锁存)三态输出;带地址锁存;数据寄存器可选择锁存(354)或边沿触发(356)。功能表74LS362四相时钟发生 器/驱动器用作TMS9900或其他微处理的时钟发生器/驱动器;高电平四相输出; 互补TTL四相输出;由晶体或电容控 制的自给振荡
45、器;可外接振荡器;使复位信 号同步的施密特触发输入的时钟 D型触发器。74LS363八D锁存器(三态)VOH电平最小3.65V; 74LS363与本电路相似,只是典型 VOH最小为2.4V。功 能表74LS364功能表八D触发器(三态) 边沿触发D型触发器;VOH电平最小 3.65V ; 74LS374与本电路相似,只是典型 VOH最小为2.4V。8-3线优先编码器(三态)将8个数据线编码为3线二进制(八进制)。 引脚图分别与74LS240、 74LS241、74SL244双压振荡器(双相输出) 有两个独立的压控振荡器;输出频率 由外接元件决定;可在0.12Hz和30MHz之间任频率下工作;有
46、互补输74365A/366A、74LS365A/366A、74F365A/366A、74HC365A/366A 六缓冲器 / 总线驱动器(三态) 三态输出;365为同相数据输出;366为反相数据输出;/G1、/G2 为公共控制。功能表 74367 A/368A、74LS367A/368A、74F367A/368A、 74HC367A/368A六缓冲器/总线驱动器 三态输出;367为同相输出;368为反相输 出;G1非控制四个门(14), G2非控制其余二个门。 功能表74LS373、 74ALS373、74HCT373、74HC373、74S373 74F373、74C373 八 D 触发器(
47、三 态)三态输出;置数全并行存取;缓冲控制输入;时钟脉冲正沿触发; 74LS363 与74LS373相似,只是具有与 MOS接口较高的VOH。功能表74LS374、 74ALS374、74HCT374、74HC374、74S374 74F374、74C374 八 D 触发器(三态)三态输出;置数全并行存取;缓冲控制输入;时钟脉冲正沿触发;74LS364与74LS374相似,只是具有与 MOS接口较高的VOH。功能表74LS375、 74HC375 4位双稳态D型锁存器 电性能和功能与74LS75相同,只是引脚排列不 同。功能表(每个触发器)74376四J-K非触发器 全缓冲输出;典型时钟输入频 率45MHz。功能表(每个触发器) 74LS377、74F377、74S3777八D触发器 74XX273与本电路相似,只是有一个公共允许,而不是公共清除器。功能表(每 个触发器)74LS37
温馨提示
- 1. 本站所有资源如无特殊说明,都需要本地电脑安装OFFICE2007和PDF阅读器。图纸软件为CAD,CAXA,PROE,UG,SolidWorks等.压缩文件请下载最新的WinRAR软件解压。
- 2. 本站的文档不包含任何第三方提供的附件图纸等,如果需要附件,请联系上传者。文件的所有权益归上传用户所有。
- 3. 本站RAR压缩包中若带图纸,网页内容里面会有图纸预览,若没有图纸预览就没有图纸。
- 4. 未经权益所有人同意不得将文件中的内容挪作商业或盈利用途。
- 5. 人人文库网仅提供信息存储空间,仅对用户上传内容的表现方式做保护处理,对用户上传分享的文档内容本身不做任何修改或编辑,并不能对任何下载内容负责。
- 6. 下载文件中如有侵权或不适当内容,请与我们联系,我们立即纠正。
- 7. 本站不保证下载资源的准确性、安全性和完整性, 同时也不承担用户因使用这些下载资源对自己和他人造成任何形式的伤害或损失。
最新文档
- 高校团员管理办法
- 亳州老头乐管理办法
- 乡镇管残联管理办法
- 消火栓室内管理办法
- 高铁道岔管理办法
- 校园足球框管理办法
- 产品部项目管理办法
- 浙江省弃婴管理办法
- 牛屠宰管理办法内江
- 矿山开采区管理办法
- 陪诊师培训课件
- 门诊特殊药品使用申请表
- 2022年7月安徽省萧县教育系统幼儿招聘考试《幼儿保教知识与能力》真题试卷及答案【解析】
- 广西建工80塔吊使用说明书TCT5512
- DB15T 1889-2020 防风栽培技术规程
- (完整word版)高考英语作文练习纸(标准答题卡)
- 混凝土基本性能试验报告
- 海洋时代2探索发现物
- 公路水运工程试验检测机构资质评审培训共34页课件
- 数据结构课件:第3章 栈和队列1栈
- CSR管理体系策略
评论
0/150
提交评论