基于DSP的嵌入式视频采集处理系统设计与实现_第1页
基于DSP的嵌入式视频采集处理系统设计与实现_第2页
基于DSP的嵌入式视频采集处理系统设计与实现_第3页
基于DSP的嵌入式视频采集处理系统设计与实现_第4页
基于DSP的嵌入式视频采集处理系统设计与实现_第5页
已阅读5页,还剩11页未读 继续免费阅读

下载本文档

版权说明:本文档由用户提供并上传,收益归属内容提供方,若内容存在侵权,请进行举报或认领

文档简介

1、 堕尘堡圭垒奎兰翟:圭耋堡鎏兰;i。;对SDRAM访问变得非常方便。由于对动态存储器(SDRAM的读写,需要依次给出行地址(Row和列地址(Column。DSP中的SDILAM控制器对行/列地址的控制逻辑决定了芯片可以接口的SDILAM类型。MT48LC4M16A2是Micron公司生产的容量为64Mbit的SDRAM。其33V供电电压和16位宽的数据总线可与C6713 (PYP完全兼容。它具有一般SDRAM所共有的特点:行列地址复用,减少了芯片的引脚。读写操作只对预充电过的行有效,即在数据读写操作跨行时,需要先进行至少一次的预充电操作。每个64ms需要将所有存储单元刷新一遍,并可设置自刷新模

2、式。支持数据猝发传输方式,极大地提高了数据处理的速度。通过对C6713的EMIF中与SDRAM相关寄存器的设置之后,DSP对SDRAM的访问操作将变的非常透明。可像访问普通片外SRAM一样访问它.因此非常方便。陵SDRAM映射到C6713的CE2空间,所用到的地址范围是A0000000hA07FFFFFh。整个空间同样也是连续可用,以PAL制式视频图像YUV422格式输出(810Kbye/帧为例,可存储10帧左右数字图像,完全能够满足系统处理需要,与DSP的连接图如图3.15所示。C6713MT48LC4M16A2BEOBElCE2SDWESDRASSDCASECLKOUTEn15:141一心

3、舵吣似一哪EA13:2ED15:o】国3.15DSP与SDRAM接口框图-30. !窒自i鎏i!垄:盔譬i堡圭耋堡垒奎;一 图316典型的FPGA结构可以在单个芯片中实现整个系统的功能。此外,FLEX IOK器件所具有的多电压(Multivok功能可以全面支持以不同电压工作的产品,同时还具备多款封装供设计者选择,其中包括纤薄四方扁平封装和球体栅格阵列封装等【3。FLEX IOK的逻辑功能和互连是由CMOS SRAM单元配置的。系统加电时,通过存储在外部Altera串行配置EPROM器件中的数据或由系统控制器所提供的数据来对FLEX10K器件进行配置。本系统所采用的EPFl0K10AQC208属于FLEX10KA系列FPGA,3.3V 供电电压并可承受5V输入,密度为10000门,具有可编程和可在线配置的能力,为系统的设计及后期调试提供了很大方便,因此非常适合本系统应用。Altera的器件能达到最高的性能和

温馨提示

  • 1. 本站所有资源如无特殊说明,都需要本地电脑安装OFFICE2007和PDF阅读器。图纸软件为CAD,CAXA,PROE,UG,SolidWorks等.压缩文件请下载最新的WinRAR软件解压。
  • 2. 本站的文档不包含任何第三方提供的附件图纸等,如果需要附件,请联系上传者。文件的所有权益归上传用户所有。
  • 3. 本站RAR压缩包中若带图纸,网页内容里面会有图纸预览,若没有图纸预览就没有图纸。
  • 4. 未经权益所有人同意不得将文件中的内容挪作商业或盈利用途。
  • 5. 人人文库网仅提供信息存储空间,仅对用户上传内容的表现方式做保护处理,对用户上传分享的文档内容本身不做任何修改或编辑,并不能对任何下载内容负责。
  • 6. 下载文件中如有侵权或不适当内容,请与我们联系,我们立即纠正。
  • 7. 本站不保证下载资源的准确性、安全性和完整性, 同时也不承担用户因使用这些下载资源对自己和他人造成任何形式的伤害或损失。

评论

0/150

提交评论