第5章触发器及含触发器的PLD_第1页
第5章触发器及含触发器的PLD_第2页
第5章触发器及含触发器的PLD_第3页
第5章触发器及含触发器的PLD_第4页
第5章触发器及含触发器的PLD_第5页
已阅读5页,还剩35页未读 继续免费阅读

付费下载

下载本文档

版权说明:本文档由用户提供并上传,收益归属内容提供方,若内容存在侵权,请进行举报或认领

文档简介

1、第第5章章 触发器及含触发器的触发器及含触发器的PLD 5.1 概概 述述 触发器触发器 RS触发器触发器 D触发器触发器 J-K触发器触发器 T触发器触发器 5.2 RS触发器触发器 5.2.1 基本基本RS触发器触发器 5.2 RS触发器触发器 5.2.1 基本基本RS触发器触发器 5.2 RS触发器触发器 5.2.1 基本基本RS触发器触发器 5.2 RS触发器触发器 5.2.2 具备时钟控制的具备时钟控制的RS触发器触发器 5.2 RS触发器触发器 5.2.2 具备时钟控制的具备时钟控制的RS触发器触发器 5.2 RS触发器触发器 5.2.2 具备时钟控制的具备时钟控制的RS触发器触发

2、器 5.2 RS触发器触发器 5.2.3 主从主从RS触发器触发器 5.2 RS触发器触发器 5.2.4 RS触发器的应用触发器的应用 5.3 D触发器触发器 5.3.1 最简结构电平触发型最简结构电平触发型D触发器触发器 5.3 D触发器触发器 5.3.2 经典结构电平触发型经典结构电平触发型D触发器触发器 5.3 D触发器触发器 5.3.3 维持维持-组塞边沿触发型组塞边沿触发型D触发器触发器 5.3 D触发器触发器 5.3.3 维持维持-组塞边沿触发型组塞边沿触发型D触发器触发器 5.3 D触发器触发器 5.3.3 维持维持-组塞边沿触发型组塞边沿触发型D触发器触发器 【例例5-1】图图

3、5-12是上升沿触发型是上升沿触发型D触发器的输入信号和时钟脉冲波形,设触发器的输入信号和时钟脉冲波形,设触发器的初始状态为触发器的初始状态为0,确定输出信号,确定输出信号Q的波形。的波形。 5.3 D触发器触发器 5.3.3 维持维持-组塞边沿触发型组塞边沿触发型D触发器触发器 【例例5-2】图图5-13是两个边沿是两个边沿D触发器构成的电路图,设触发器的初始状态触发器构成的电路图,设触发器的初始状态Q1Q0=00,试确定,试确定Q0及及Q1在时钟脉冲作用下的波形(参考图在时钟脉冲作用下的波形(参考图5-14的输入波形)。的输入波形)。5.3 D触发器触发器 5.3.4 由由CMOS传输门构

4、成的各类传输门构成的各类D触发器触发器 1. 电平型触发型电平型触发型D触发器触发器 5.3 D触发器触发器 5.3.4 由由CMOS传输门构成的各类传输门构成的各类D触发器触发器 2. 带清零和置位控制端的电平型带清零和置位控制端的电平型D触发器。触发器。 5.3 D触发器触发器 5.3.4 由由CMOS传输门构成的各类传输门构成的各类D触发器触发器 3. 边沿触发型边沿触发型D触发器触发器 5.3 D触发器触发器 5.3.4 由由CMOS传输门构成的各类传输门构成的各类D触发器触发器 4. 带清零和置位控制端的边沿触发型带清零和置位控制端的边沿触发型D触发器触发器 5.4 JK触发器触发器

5、 5.4.1 主从主从JK触发器触发器 5.4 JK触发器触发器 5.4.1 主从主从JK触发器触发器 5.4 JK触发器触发器 5.4.2 边沿触发型边沿触发型JK触发器触发器 5.4 JK触发器触发器 5.4.2 边沿触发型边沿触发型JK触发器触发器 【例例5-3】设上升沿设上升沿JK触发器电路如图触发器电路如图5-22所示,其初态为所示,其初态为0,输入信号波,输入信号波形如图形如图5-19所示,试画出它的输出波形。所示,试画出它的输出波形。5.4 JK触发器触发器 5.4.2 边沿触发型边沿触发型JK触发器触发器 【例例5-4】图图5-24给出了由两个边沿给出了由两个边沿JK触发器连接

6、而成的逻辑电路,设两个触发器连接而成的逻辑电路,设两个触发器的初始状态都是触发器的初始状态都是0状态,试确定输出端状态,试确定输出端Q1、Q0的波形,并写出由这的波形,并写出由这些波形所表示的二进制序列。些波形所表示的二进制序列。5.5 触发器间的转换触发器间的转换 5.5.1 D触发器转换为触发器转换为JK、T和和T触发器触发器 (1)D触发器转换成触发器转换成JK触发器。触发器。 5.5 触发器间的转换触发器间的转换 5.5.1 D触发器转换为触发器转换为JK、T和和T触发器触发器 (2)D触发器转换成触发器转换成T和和T触发器。触发器。 5.5 触发器间的转换触发器间的转换 5.5.1

7、D触发器转换为触发器转换为JK、T和和T触发器触发器 (2)D触发器转换成触发器转换成T和和T触发器。触发器。 5.5 触发器间的转换触发器间的转换 5.5.2 JK触发器转换为触发器转换为D触发器触发器 5.6 含触发器的含触发器的PLD的结构与原理的结构与原理 5.6.1 通用可编程逻辑器件通用可编程逻辑器件GAL 5.6 含触发器的含触发器的PLD的结构与原理的结构与原理 5.6.1 通用可编程逻辑器件通用可编程逻辑器件GAL 5.6 含触发器的含触发器的PLD的结构与原理的结构与原理 5.6.2 复杂可编程逻辑器件复杂可编程逻辑器件CPLD 5.6 含触发器的含触发器的PLD的结构与原理的结构与原理 5.6.2 复杂可编程逻辑器件复杂可编程逻辑器件CPLD 1逻辑阵列块逻辑阵列块LAB 2逻辑宏单元逻辑宏单元 5.6 含触发器的含触发器的PLD的结构与原理的结构与原理 5.6.3 现场可编程门阵列现场可编程门阵列FPGA 1. 查找表逻辑结构查找表逻辑结构 5.6 含触发器的含触发器的PLD的结构与原理的结构与原理 2. Cyclone系列系列FPGA器件的基本结构器件的基本结构 5.6 含触发器的含触发器的PLD的结构与原理的结构与原理 3. Cyclone中的嵌入式模块中的嵌入式模块 5.6.3

温馨提示

  • 1. 本站所有资源如无特殊说明,都需要本地电脑安装OFFICE2007和PDF阅读器。图纸软件为CAD,CAXA,PROE,UG,SolidWorks等.压缩文件请下载最新的WinRAR软件解压。
  • 2. 本站的文档不包含任何第三方提供的附件图纸等,如果需要附件,请联系上传者。文件的所有权益归上传用户所有。
  • 3. 本站RAR压缩包中若带图纸,网页内容里面会有图纸预览,若没有图纸预览就没有图纸。
  • 4. 未经权益所有人同意不得将文件中的内容挪作商业或盈利用途。
  • 5. 人人文库网仅提供信息存储空间,仅对用户上传内容的表现方式做保护处理,对用户上传分享的文档内容本身不做任何修改或编辑,并不能对任何下载内容负责。
  • 6. 下载文件中如有侵权或不适当内容,请与我们联系,我们立即纠正。
  • 7. 本站不保证下载资源的准确性、安全性和完整性, 同时也不承担用户因使用这些下载资源对自己和他人造成任何形式的伤害或损失。

评论

0/150

提交评论