EDA出租车计费器解读_第1页
EDA出租车计费器解读_第2页
EDA出租车计费器解读_第3页
EDA出租车计费器解读_第4页
EDA出租车计费器解读_第5页
已阅读5页,还剩22页未读 继续免费阅读

下载本文档

版权说明:本文档由用户提供并上传,收益归属内容提供方,若内容存在侵权,请进行举报或认领

文档简介

1、北京联合大学课程设计报告课程名称:电工电子技术课程设计实验名称:基于 Verilog HDL的出租车计费器的程序设计 学院:专业:班级:自动化物流1201B 成绩:姓 名:学号:_2015年1 月 23 日前言:本次课程设计主要是基于FPGA芯片,使用硬件描述语言Verilog HDL 采用“自顶向下”的设计方法, 编写一个出租车计费器芯片, 并使用 Quartus II6.0 软件仿真平台。本文主要描述了出租车计费器的设计思路与模块划分。把出租车 计费器划分为两大模块,共同实现了出租车计费以及预置和模拟汽车启动、停止、 暂停等功能,并动态扫描显示车费数目。最后,使用Quartus II6.0

2、 仿真平台对每个模块和主程序分别进行了仿真,并对仿真出来的波形作了分析。Verilog HDL和VHDL是目前世界上最流行的两种硬件描述语言( HDL Hardware DescriptionLanguage),均为IEEE标准,被广泛地应用于基于可编程逻辑器件的项目开发。二者都是在 20 世纪 80 年代中期开发出来的,前者由 Gateway Desig n Automatio n公司(该公司于1989年被Cade nee公司收购)开 发,后者由美国军方研发。HDL语言以文本形式来描述数字系统硬件结构和行为,是一种用形式化方法来 描述数字电路和系统的语言,可以从上层到下层来逐层描述自己的设计

3、思想。即 用一系列分层次的模块来表示复杂的数字系统,并逐层进行验证仿真,再把具体 的模块组合由综合工具转化成门级网表,接下去再利用布局布线工具把网表转化 为具体电路结构的实现。目前,这种自顶向下的方法已被广泛使用。本次设计的目的就是在掌握计算机组成原理理论的基础上,了解EDA技术,掌握VerilogHDL硬件描述语言的设计方法和思想,通过学习的VerilogHDL语言结合电子电路的设计知识理论联系实际,掌握所学的课程知识,通过本课程设 计,达到巩固和综合运用计算机原理中的知识,理论联系实际,巩固所学理论知 识,并且提高自己通过所学理论分析、解决计算机实际问题的能力。通过这次EDA方面的课程设计

4、,可以提高我们对EDA领域及通信电路设计领域 的认识,有利于培养我们在通信电路EDA方面的设计能力。特别有利于锻炼我们独立分析问题和解决问题的能力。设计过程的复杂加老师的严格要求有益于培养 我们严谨的工作作风。目录一、Verilog HDL语言的功能、设计方法及 Quartus 116.0 设计流程 11.1 Verilog HDL语言的功能、设计方法 11.2 Quartus II6.0 设计流程 2二、整体设计方案 32.1 设计要求 32.2 设计原理 32.3 电路符号 32.4设计方法 4三、上机步骤及模拟仿真 43.1 新建第一个工程 43.2生成一个控制模块 53.3新建第二个工

5、程 53.4生成译码显示模块 63.5新建第三个工程 63.6 进入仿真界面 73.7赋值及仿真 8四、试验箱实物模拟 104.1 管脚配置选择 104.2选择线箱 blatterfally11 104.3试验箱效果验证 11五、课程设计及工作进程 12六、参考文献 12七、实验总结 12八、附录实验代码清单 128.1 控制模块实验代码清单 138.2译码显示模块实验代码清单 16一、VerilogHDL语言的功能、设计方法及 Quartus 116.0 设计流程1.1 Verilog HDL语言的功能、设计方法Verilog HDL语言以文本形式来描述数字系统硬件结构和行为,是一种用形 式

6、化方法来描述数字电路和系统的语言,可以从上层到下层来逐层描述自己的设 计思想。即用一系列分层次的模块来表示复杂的数字系统,并逐层进行验证仿真, 再把具体的模块组合由综合工具转化成门级网表,接下去再利用布局布线工具把 网表转化为具体电路结构的实现。目前,这种自顶向下的方法已被广泛使用。VerilogHDL既是一种行为描述语言,也是一种结构描述语言。如果按照一定的规则和风格编写代码,就可以将功能行为模块通过工具自动转化为门级互连的结 构模块。这意味着利用 Verilog 语言所提供的功能,就可以构造一个模块间的清 晰结构来描述复杂的大型设计,并对所需的逻辑电路进行严格的设计。下面列出 的是 Ver

7、ilog 语言的主要功能:(1 ) 可描述顺序执行或并行执行的程序结构;(2)用延迟表示式或事件表达式来明确地控制过程的启动时间;(3)通过命名的事件来触发其他过程里的激活行为或停止行为;(4)提供了条件和循环等程序结构;(5)提供了可带参数且非零延续时间的任务程序结构;(6)提供了可定义新的操作符的函数结构;(7)提供了用于建立表达式的算术运算符、逻辑运算符和位运符;(8)提供了一套完整的表示组合逻辑基本元件的原语;(9)提供了双向通路和电阻器件的描述;(10)可建立M0器件的电荷分享和衰减模型;(11)可以通过构造性语句精确地建立信号模型;VerilogHDL设计方法:1. 自下而上的设计

8、方法自下而上的设计是传统的设计方法, 是从基本单元出发, 对设计进行逐层划分的过程。这种设计方法与用电子元件在模拟实现板上建立一个系统的步骤有密切 的关系。优、缺点分别如下:优点:设计人员对这种设计方法比较熟悉;实现各个子模块所需的时间较短。缺点:对系统的整体功能把握不足;由于必须先对多个子模块进行设计,因此 实现整个系统的功能所需的时间长;另外,对设计人员之间相互协作也有较高的 要求。2. 自上而下的设计方法自上而下的设计是从系统级开始, 把系统划分为基本单元, 然后再把基本单元 划分为下一层次的基本单元,直到可用 EDA元件实现为止。这种方法的优、缺点 如下。优点:在设计周期开始就做好了系

9、统分析; 由于设计的主要仿真和调试过程是 在高层完成的,所以能够早期发现结构设计上的错误,避免了设计工作的浪费, 方便了系统的划分和整个项目的管理,可减少设计人员劳动,避免了重复设 计。缺点:得到的最小单元不标准,且制造成本高。3. 混合的设计方法复杂数字逻辑电路和系统设计过程, 通常是以上两种设计方法的结合。 设计时 需要考虑多个目标的综合平衡。在高层系统用自上而下的设计方法实现,而使用 自下而上的方法从库元件或以往设计库中调用已有的设计单元。混合设计方法兼 有以上两种方法的优点,并且可使用先进的矢量测试方法。1.2 Quartus II6.0 设计流程(1)设计输入:可以采用原理图输入、H

10、DL语言描述及波形输入等几种方式。(2)编译:先根据设计要求设定编译参数和编译策略,如器件的选择、逻辑 综合方式的选择等。然后根据设定的参数和策略对设计项目进行逻辑综合和器件 适配,并产生报告文件、延时信息文件及编程文件,供分析仿真和编程使用。(3)仿真:仿真包括功能仿真、时序仿真和定时分析,可以利用软件的仿真 功能来验证设计项目的逻辑功能是否正确。( 4)编程与验证:用经过仿真确认后的编程文件通过编程器( Programmer) 将设计下载到实际芯片中,最后测试芯片在系统中的实际运行性能。在设计过程中,如果出现错误,则需重新回到设计输入阶段,改正错误或调 整电路后重复上述过程。二、整体设计方

11、案2.1设计要求(1) 实现计费功能,计费标准为:按行驶里程计费,起步价为 6.00元,并在车 行驶3km后按1.2元/km计费,当计费器达到或超过20元时,每千米加收50%勺 车费,车辆停止和暂停时不计费。(2) 现场模拟汽车的启动、停止、暂停、换挡等状态。(3) 设计数码管动态扫描电路,将车费和路程显示出来,各有两位小数。2.2设计原理设计该出租车有启动键,停止键,暂停键和档位键。启动键为脉冲触发信号, 当其为一个脉冲时,表示车已经启动,并根据车速的选择和基本车速发出相应频 率的脉冲(计费脉冲)以此来实现车费和路程的计数,同时车费显示起步价;当 停止键为高电平时,表示汽车熄火,同时停止发出

12、脉冲,此时车费和路程计数清 零;当暂停键为高电平时,表示汽车暂停并停止发出脉冲,此时车费和路程计数 暂停;档位键用于改变车速,不同的档位对应着不同的车速,同时路程计数的速 度也不同。该出租车计费器分为两大模块,即控制模块和译码显示模块。系统框架图如图 1所示,控制模块实现了计费和路程的计数,并且通过不同的档位来控制车速。译 码显示模块实现十进制数到4位十进制数的转换,以及车费和路程的显示。图1:系统框图2.3电路符号出租车计费器的电路符号如图2所示。输入信号:计费时钟脉冲 elk ;译码高频时钟clk20mhz;汽车启动键start ;汽车停止键stop ;汽车暂停键pause;档位speed

13、up1.0。输出信号:数码管地址选择信号费用 m_one3.0,m_ten3.0m_hun3.0, m_tho3.0;路程 d_ one3.0, d_ ten3.0, d_ hun3.0,d_ tho3.0比<w*irPJ 创Itc&lm_*r*p0nwft<y_in!12 0|mjrnp0】<bufK*_in|l3 Qm_huftpqm jhop円心噪OJdl_WlPd_bunp06mt5#图2计费器的电路符号2.4设计方法自底向上的混合编辑 采用混合编辑法,设计不同的模块,最后在原理图编辑 器中连接各模块作为顶层设计,其电路如图3所示,其中guange1是控制模块

14、,gua nge2是译码显示模块。“ 订p - w'-r 4t Tim < 1出ftpF«|ifKlljttJ> t 0 dirr-! r nr -r- ir r p l-r| I5申q图3出租车计费器电路图三、上机步骤及模拟仿真3.1新建第一个工程,命名为guange1并选择如图所示芯片,分别如图 4和图5 所示。#Device Set tinfs pbe 3 at bjwhJi it Iht Hk中 MtflMj ta 由址 puitd?忙址loeuwih *and如aMtmwoe*Wh:耳 its naw 时 Hw prapcJ?Whtrt r the- n

15、aw d the icp-level d«d «rtty ler ilwTH?- n-am» if caw wwijw? -sod nwtthe Ed圉 n«w hdnign Bw.亡1 lh* iMf Ind d*>3 ydu w4r »t» WigAJMnFw:rTHfHdtMQ*广 Ado sdsrai Mcfied 创 haWdv*«'AvAbb dwiQF1 WShow n 'AvHaji 如心* kriPwkagB |Aifl_ZPh coui:Ep«*dgild*An'M

16、aUei deviCEUa* E 昭阳孕 Pn(KX S*lhnpN*wI LEs I Me. I FU.l*EDiect ln-ard*. Ui rect o rr. 9ue- Io|>-LtTel Ent it ? Lp iM-. X Bev IED £:ct 1i.i.ae<I l6EPlCtF25KG5SM蛍1GCEP1CEF2ME7saaiS21BDEF1C6F25ECS5®a®1GflEPlKFfi?逊EF1C6Q2JI0C55®090150EP1KO240Z75®f:j'i:iEPICECIZDCB5SD321

17、EJJ2 2- 2 2 z 2咏彌H |F Utt. DSP:i -AM la HszUgy II dem rwfrjtwK机、| FLwh |图4新建工程1图5选择相应芯片3.2选择使用Verilog HDL File语言输入控制模块代码运行成功以后点击creat/update 生成一个控制模块,如图6所示。S?>bDl图7生成的控制模块3.3新建第二个工程,命名为guange2并选择如图所示芯片,分别如图8和图9所 示O#ViiAEdL Pull? E Device- li«tt戸血复亡 3 af EJXPEajecdt liKMd.:l-uc-,. Tp-L“e丄 Ent

18、 it j piif. - |X , Ba Pi± IhtdMduij fa 曲 pUftd?ICUlixUMris wdSeii s::'A-:、吓:址:J. iRus x'2Whflt r- the- na« cri th* prapct?'Vhtf n- the nsw M the icp-level ds+jn erriy Icr ihs pcfKi? TH?- n-am i$ caw spnuij*? wd nurt 耐时 m Ely Miw in i#w dsgn 嵐弓 IMInd atrret 典u wi 扫 14 ta (sUtfaU

19、KmFan:TJNHdkC*广削Aq天如加1创ha FUl0 Wpc古 如g wdwJ h 'Awfliflbk ck'kflf'即Show n 'AvAbh rfeMw'垣PricoiriEH*d 举"*Dm曲卯P Shew Ajf"-flTT:d1丹Ua*PwfKX S«ihngriNan?I LE?EP1CtF25Kfi5®0EP1CEFZHZ75331EF1ttf25fiC35930EPlLfcf-Sfl?E円CM申IM刚EP1ttfl24OZ75®dEP1EEHZJIDZH啊Ewr” Pi丄2

20、J-22 Z2JGDBD6D帥wEnEl胡SJIffil沖K1SS17#IP UTT: DSP I -AH hII .±!hi:e r«o-jQ«-t D*ek |K联| FLimliK机、| Jln“h |图8新建工程2图9选择相应芯片3.4选择使用Verilog HDL File语言输入控制模块代码运行成功以后点击creat/update 生成一个译码显示模块,如图10所示。S7*bolXLibraries田 O Project円 O c:/qartu$ii/libfane$ZName:fguange2lclklm_cme :.nwstyJnilli-.Dmj

21、tn3.D)distance_in12.Dm_hunf3.OmjhQ311Ddjjne3.0 心吋 djiun3.fld iho卩Ji二一#inst_ Repeat-insert modeInsert symbol aS block 厂 Launch MeflaWisard PluainMeflaWisfd Plug-In Manager.KCancel图10生成的译码显示模块3.5新建第三个工程,并命名为guange3,选择相应的芯片。将第一个工程及第二 个工程产生的文件放入第三个工程的文件夹中,新建 Block Diagram/Schematic File文件,分别调用控制模块和译码显示模

22、块,调用输入和输出端将电路图连接#如图11所示吾*! L Jfa iw rajiacl. ii F|nuwi.D<i. 3 ndcv |«lp8Inf o; Info: If D!oi Info:Ended.at Thu J-an £2 11; 43; 05 201-5Sukud. Piogtauet 心护“ciMi ac Tbu Jan 据 ISOBslO 2015 匚D»£lurlKig djfcvlc« ihiLe-x 1Device-丄 caocaiEis JTJlG- lb co<ie 0x020A-20t)DCnntio

23、M工削Eim suoceeded -丄 device |s) cttLEiffuttd prcf'Qikf-d.Ini 01Ended PxoqE-asjQkEE <rpeiation at Thu J-an Z2 IZsOBeII 2015 人 Plocmting 豪 EHmIrId 入 Inh 入CcdWanngEnw SupfMB5?vd /MmTSP5图11整体电路图3.6选择Vector WaveformFile并调用所有输入和输出端进入仿真界面,分别如图12、图13和图14所示。UhtDevice Design Files Uther RiesAH DL Includ

24、e FifeBlock Simnbol FileChain Description File Hexadecimal (lnt«l>Farmai: File Logic Analyzer Intejface File Memory Initializaton File SignalTap I I FileTcIScrFileT ext FileDK I Cancel图 12 选择 Vector Waveform File#ode Jr i ndnr承JanwArwimeri 人PIN 153Od_KnNl 0_hu圖 <*4_h3) LKd_t)reOd_(M01 <

25、;>d_onclj<LT3o(UZa 4J列刖 txd_tho AgihofOlFIH.M UlUllld RN ?tF1H 120NP1丄I0_±JPin&PJN17PIN 19Fm 133NUM-uD4Q<JDDtJ<J“ 2<JQ<1-<JUD 电9图13调用所有输入和输出端吾*£_扌1 gdi 10 ky r-ajiacli gTn»Tbtci. P|ac»i.i.Laf *Jod1 i. Ha ndov |C«lp#图14进入仿真页面3.7分别对elk和高频clkl进行赋值如图15和图

26、16所示,并给start 一个高电平,间隔一段时间再给pause赋值一个高电平,给speedup赋值一个2档的电平其仿真结果如图17所示图15给elk赋值图16给elkl赋值知曽T诞Em1O.E5rtt鄭怙:-总Sinl噩血*禺i0 0 H_/|¥1石-五匸0 I.血0 jnr+3 =血0 rpNiisiirt!Lcp0 |QlbVilu10.3TcB 1IK1CVCUC1CIK1CBCEC释ECEC3 moco:Erd16 72 us liteivat图17仿真结果结合前面各模块的输入、输出端功能介绍和各模块仿真图像说明,可以看出,该 综合模块正常运行。换成十进制显示以后可以看出,

27、起步价为6.00元,距离为公里时,费用变为7.20元,距离为4公里时,费用为8.40元,符合预期逻辑, 具有可行性。四、实验箱实物模拟4.1点击assignments-pin planner进行管脚配置选择,如图18所示图18管脚配置选择点击 programmer选择线箱 blatterfallyll ,如图 19 所示。12吾*P11« Idi t ¥ ?_irajiHcl An i gTn»Tkti. PrIV A危)guanflfflb. 童 7.4arce2 v | 邑 uuangel.v 令 匚cmp4a6ci 邑 Wmwfam. | 令 5feiicc

28、. ® guanDslcd 啓 FiiPlsfwe' | 直 9y*ng83.EyhsBkHldl J-PT1100%FkI Pioflr-am? | 匚 Df6gu上叭1瞄EijnirbftBriEiasiitHfiEPl出DOftBlffilFffFFFFFsI图 19 选择线箱 blatterfallyll4.3点击start将程序导入线箱中,进行效果验证,结果如图20和图21所示所示13吾*P11« Idi t ¥ ?_irajiHcl An i gTn»Tkti. Pr#吾*P11« Idi t ¥ ?_irajiH

29、cl An i gTn»Tkti. Pr图20试验箱实物模拟#如上图所示,数码管的前四位表示的是出租车的计数费用,6表示的是起步价6元 钱,后两位是小数点;数码管的后四位表示的是出租车的行驶路程,后两位是小 数点,15表示的是0.15公里,其逻辑符合预期功能,利用换挡键可实现不同档位 的行驶速度,按下pause键,路程和费用暂停计数,按下 stop键,路程和费用清 零。其逻辑符合预期功能。1jpiMliJ J *|15r-SSOPC/EDA组成原理实验开发系營fr "单片机僅快i图21试验箱实物模拟如上图所示,当路程为17.51km时,计数费用为25.80元,符合预期设计效

30、果五、课程设计工作进程5.1设计小组的分工及工作安排管水城:主要负责该命题的确立及该实验框架的构思设计,模块的的设计,实验 代码的设计与修改,试验箱实物模拟。欧阳慧:主要负责资料的收集及代码的书写与修改,各模块图的仿真。5.2设计中遇到的问题以及解决方法:在控制模块和译码显示模块分别仿真成功 以后,连接两模块并进行综合仿真出现的主要问题是计费输出无信号,不能达到 预期的出租车的计费效果,在老师的指导下,在仿真界面中,我们调用了in sertmonery输出端,最终达到了预期的设计效果。六、参考文献基于Quartusll的数字系统Verilog HDL设计实例详解 周润景,苏良碧编著, 电子工业

31、出版社, 2010年 5月出版。七、实验总结本次课程设计要求基于可编程逻辑器件,使用硬件描述语言Verilog HDL编写一个出租车计费器控制器芯片,并用 Quartus ll6.0 软件平台进行仿真。根据 自己对出租车从启动计费到停车过程的理解,其过程可描述为预置、模拟汽车启 动、停止、暂停等功能,并动态扫描显示车费数目。由此必需设计出 2 个大的模 块:一是控制模块,此模块控制汽车的加速或匀速状态;二是动态里程显示模块, 此模块的主要功能是随时显示车行的路程和计数费用。在整个设计过程当中, 首先要根据模块设计所要达到的要求编写源代码, 在编 写完后编译的过程中经常会出现程序编译错误。根据系

32、统提示,我找到了错误的 位置,然后查询错误的原因。通过和同学探讨,或者请教老师,所有的问题都一 一解决了在整个电路设计完毕并仿真成功后发现,其实整个电路设计实现的功能还 是比较实用和易于操作的,而自己也为此付出了许多:从根据课题要求查找相关 资料,学习硬件语言,到自己能够独立编写小程序;从对 Quartus ll6.0 软件平 台的摸索,一次次修改程序,到仿真得到较满意的结果;在设计过程中遇到了很 多困难,在指导老师的指引和同学的帮助下,通过不断探索学习,使问题得到了 一定的解决。终于使出租车计费器各模块的功能正常运行,仿真成功,进而,整 个计费器系统成功仿真运行成功。通过这两个星期的课程设计

33、的学习, 我从中学习到了很多, 对可编程逻辑器件,Verilog HDL语言,Quartus II6.0 软件平台有了一定的了解,尤其是用 VerilogHDL语言编程和仿真。在本次设计中最大的收获是在不断地发现问题,分析问题,解决问题的过程中培养了自己的科研能力,为今后的学习和工作积累 了一定的经验。八、附录实验代码清单8.1 控制模块实验代码清单Module guange1(money,distance,clk,start,stop,pause,speedup);15#input clk;/记费时钟input start;/汽车启动input stop;/汽车停止input pause;/

34、汽车暂停input1:0 speedup; /挡位(4 个挡位)output12:0 money; /车费16output12:0 distance;/ reg12:0 money; reg12:0 distance; reg12:0 money_reg; / reg12:0 distance_reg;/ reg3:0 num;/reg12:0 dis; / reg d; always(posedge clk) begin if(stop) /begin money_reg<='d0; distance_reg<='d0; dis<='d0; num&

35、lt;='d0;endelse if(start) /begin money_reg<='d6; distance_reg<='d0; dis<='d0; num<='d0;路程车费寄存器路程寄存器控制车速的记数器千米记数器汽车停止,记费和路程清零启动后,起步价为 6 块钱18endelsebeginif(!start&&!speedup&&!pause&&!stop) /1 档 beginif(num='d9)begin num<='d0; distance_

36、reg<=distance_reg+1; dis<=dis+1;#endelsebegin num<=num+1;endendelse if(!start&&speedup='b01&&!pause&&!stop) /2 档 beginif(num='d9)begin num<='d0; distance_reg<=distance_reg+2;dis<=dis+2;endelsebegin num<=num+1;endendelse if(!start&&spee

37、dup='b10&&!pause&&!stop) /3 档beginif(num='d9)begin num<='d0;distance_reg<=distance_reg+5;dis<=dis+5;endelsebegin num<=num+1;endendelse if(!start&&speedup='b11&&!pause&&!stop) /4档begindistance_reg<=distance_reg+1;dis<=dis+1;end

38、endif(dis>='d100)begin d<='d1;dis<='d0;endelsebegin d<='d0;endif(distance_reg>='d300) / 如果超过 3 公里,按照 1.2 元 每公里计算beginif(money_reg<'d2000&&d='d1)begin money_reg<=money_reg+'d12;endelse if(money_reg>='d2000&&d='d1) /当记费器达到

39、一个 20 元时,每公里加收 50%的车费begin money_reg<=money_reg+'d18;endendmoney<=money_reg; distance<=distance_reg;end endmodule8.2 译码显示模块实验代码清单 module guange2(clk1,money_in,distance_in,m_one,m_ten,m_hun,m_tho,d_one,d_ten, d_hun,d_tho);/output7:0scan; /output6:0seg7;/output dp;output3:0 m_one,m_ten,m_

40、hun,m_tho;output3:0 d_one,d_ten,d_hun,d_tho;input clk1;input12:0 money_in;input12:0 distance_in;/reg7:0 scan;/reg6:0 seg7; /reg dp; reg clk2;/reg3:0 reg3:0 m_one,m_ten,m_hun,m_tho;reg3:0 d_one,d_ten,d_hun,d_tho; reg15:0 count;reg15:0 comb1;reg3:0 comb1_a,comb1_b,comb1_c,comb1_d;reg15:0 comb2;reg3:0

41、comb2_a,comb2_b,comb2_c,comb2_d;/reg2:0 cnt;always (posedge clk1)begin/if(count='d10000)/begin clk2<=clk2;count<='d0;end/else/begin count<=count+1;endif(comb1<money_in)begin if(comb1_a='d9&&comb1_b='d9&&comb1_c='d9) begincomb1_a<='b0000;comb1_b<='b0000;comb1_c<='b0000; co

温馨提示

  • 1. 本站所有资源如无特殊说明,都需要本地电脑安装OFFICE2007和PDF阅读器。图纸软件为CAD,CAXA,PROE,UG,SolidWorks等.压缩文件请下载最新的WinRAR软件解压。
  • 2. 本站的文档不包含任何第三方提供的附件图纸等,如果需要附件,请联系上传者。文件的所有权益归上传用户所有。
  • 3. 本站RAR压缩包中若带图纸,网页内容里面会有图纸预览,若没有图纸预览就没有图纸。
  • 4. 未经权益所有人同意不得将文件中的内容挪作商业或盈利用途。
  • 5. 人人文库网仅提供信息存储空间,仅对用户上传内容的表现方式做保护处理,对用户上传分享的文档内容本身不做任何修改或编辑,并不能对任何下载内容负责。
  • 6. 下载文件中如有侵权或不适当内容,请与我们联系,我们立即纠正。
  • 7. 本站不保证下载资源的准确性、安全性和完整性, 同时也不承担用户因使用这些下载资源对自己和他人造成任何形式的伤害或损失。

评论

0/150

提交评论