版权说明:本文档由用户提供并上传,收益归属内容提供方,若内容存在侵权,请进行举报或认领
文档简介
1、 MAX+plus开发软件 MAX+plus设计向导设计向导 一、一、 项目建立项目建立 1建立设计文件夹 2启动MAX+plus10.2 单击“开始”“程序”Altera MAX+plus10.2 ,随即出现MAX+plus管理窗口。 单击标题栏的File菜单,从中选择ProjectName菜单,出现项目名称对话框。在 Directories 区域内,双击设计者为本次设计项目所建的目录(文件夹)。然后在Project Name的空白区,输入操作者拟定的项目名。项目名称的命名规则是:名称可由字母、数字和下划线组成。在本例中,文件夹为Example,项目名为Count,完成后,单击【OK】按钮,
2、MAX+plus返回管理器窗口。3建立项目 二、二、 编辑文件编辑文件 1建立图形输入文件 单击FileNew选项,MAX+plus支持四种方式:Graphic Editor file是图形输入方式;Symbol Editor file方式可以编辑用户生成的符号文件;Text Editor file是文本输入方式,支持如VHDL、AHDL和Verilog_HDL硬件描述语言;Waveform Editor file是波形输入方式。 打开打开MAX+PLUS II,输入设计项目和存盘输入设计项目和存盘进入进入MAX+plusII,建立一个新的设计文件建立一个新的设计文件使用原理图输入方法设计使用
3、原理图输入方法设计必须选择打开原理图编辑器必须选择打开原理图编辑器新建一个设计文件新建一个设计文件图图形形编编辑辑器器窗窗口口简简介介 选择Graphic Editor File选项后,接受gdf的默认扩展名,单击【OK】按钮确认。进入图形编辑器的编辑环境。 左侧是画图工具按钮,其中皮筋拖动功能打开时,连线像皮筋一样可以伸缩。打开此功能移动图标时,可以判断接线的连接情况。 为了使电路图更清晰,可以给图形编辑器的图形编辑区设置网格线。设置网格线的方法是在标题栏中单击OptionsShow Guidelines选项,这时该项前面会出现一个对钩,表明当前处于显示网格线状态。如果要取消网格线,可再次作
4、上述操作,把Show Guidelines选项前面的对钩去掉,窗口立即看不到网格线了。另外,还可以通过对单击OptionsGuideline Spacing菜单,弹出网格线间距的设置对话框,输入适当的数字并确认即设置网格线的疏密。2调入元件符号及引脚 用鼠标左键在图形编辑器中图形编辑区的任意位置上双击,即可弹出符号输入对话框。 在这里用鼠标右键产生此窗,并在这里用鼠标右键产生此窗,并选择选择“Enter Symbol”输入元件输入元件元件输入对话框元件输入对话框也可在这里输入也可在这里输入元件名,如元件名,如:2输输入与门入与门AND2;输出引脚输出引脚OUTPUT基本硬件库基本硬件库这是基本
5、硬件这是基本硬件库中的各种库中的各种逻辑元件逻辑元件 输入元件有两种方式:一种是在Symbol Name对话框中直接输入元件名称;一种是调用MAX+plus库文件中的元件。这两种方式都必须了解每个元件的名称、用法乃至特性,以便在设计中正确地使用。 MAX+plus为实现不同的逻辑功能提供了库文件,每个库对应一个目录。 74系列逻辑库系列逻辑库 如在Symbol Name中输入74161,单击【OK】按钮。然后在图形编辑区单击鼠标左键,即输入一个74161芯片。按照同样的方法依次输入NAND2、VCC、GND、INPUT和OUTPUT。 如果要了解某一个元件的性质,可单击工具栏的按钮,再单击要了
6、解的元件。例如想知道74161的用法,进行上述操作后。 3元件符号的复制和移动 可单击准备复制的元件或用鼠标对该元件画矩形框(定位于某一点,按下鼠标左键并向元件对角方向拖动),元件的轮廓变成红色的粗实线,表示已经选中该元件,然后按住Ctrl键,对该元件拖动,即可拖出一个被复制的元件。 元件需要移动时,可用鼠标拖动图形编辑区中的元件图形符号,元件就能随着鼠标的滑动而任意移动。左键释放,则图形元件定位。若要同时移动多个元件,可以用鼠标左键拉出一个大的矩形框,把要移动的元件都包围起来。这样多个元件同时被选中,就可以一起被移动了。 4连接各元件符号(电路连线) 首先将各元件符号移动到合适的位置,以易于
7、连线。将鼠标移至某一元件符号的外轮廓边缘的引脚处,鼠标箭头会自动变成十字形状。此时可以按住左键拖动,直至另一个需要连接的元件输入或输出引脚处,松开左键。于是,这两个元件引脚间就会出现红颜色的连线。红色表示它是“选中”的,可以移动、删除和复制。进行任何其他的鼠标操作都将使连线变成黑色(固化)。画折线时,可在转折处松开鼠标左键一下再按住,继续拖动即可。 5元件命名 1)管脚名称 所有的输入输出管脚在输入到编辑区之初,均被系统默认命名为PIN_NAME。注意:管脚不能使用默认的名称,必须重新命名。注意:管脚不能使用默认的名称,必须重新命名。 2)节点名称 3)总线名称 6保存 单击Filesave菜
8、单,以Count为文件名,以gdf为扩展名,保存当前文件。注意:文件名与项目名必须相同且在同一个文件夹下。注意:文件名与项目名必须相同且在同一个文件夹下。在在 有有些版本中,保存文件目录的路径字符串中不能包含中文字符。些版本中,保存文件目录的路径字符串中不能包含中文字符。 三、三、 编译编译 1选择器件 单击AssignDevice选项,打开器件选择对话框。单击Device Family区的下拉按钮,进行器件选择,本例中选择ACEX1K系列;然后在Devices区中选择EP1K30TC144-1可编程逻辑器件,选择完毕后,单击【OK】按钮。 如果不对适配器件的型号进行选择,该软件将自动选择适合
9、本电路的器件进行编译适配。 2编译 单击MAX+plusCompiler选项,即可打开编译器。另外,也可以单击FileProjectSave & Compiler(保存文件同时编译)选项,系统将把当前设计的若干文件存盘后,自动弹出编译器窗口,单击【Start】按钮,编译器就开始对当前设计进行编译。 编译完成后,系统弹出错误和警告信息统计对话框,单击【确定】 四、四、仿真仿真 1建立波形输入文件 单击FileNew菜单,打开新建文件类型对话框,选择其中的Waveform Editor File选项,扩展名为scf,然后单击【OK】按钮。 2加入管脚 单击标题栏的NodeEnter Nod
10、es from SNF选项(或在空白处单击右键)。 单击【List】按钮,可在Available Nodes &Groups区中,看到在当前设计中所使用的输入、输出信号管脚名称。这些信号管脚蓝色高亮度显示,表示被选中。单击【=】按钮,可将这些信号选择到Selected Nodes & Groups区,表示可对这些信号进行观测。单击【OK】按钮,MAX+plus就自动进入了编辑输入信号波形的状态。 单击FileSave选项,将此波形文件按默认名存盘。设计者接下来的任务就是按照对所设计电路的功能、特性的预期,构思一个特定的工作状态来测试系统的性能。因此,要先确定输入信号波形。 3编
11、辑前设置 单击标题栏的FileEnd Time菜单,设定仿真时间。 在Time旁边的空白框中输入适当数值(如1000ns,时间单位可以为 ns、us、ms和s)。然后单击【OK】按钮。 单击标题栏的OptionsSnap to Grid(对齐网格)去掉前面的对勾,以方便设置输入电平。 4波形输入 n选中 输入端,如: n然后点击窗口左侧的时钟信号源图标出现如图所示的对话框。 例如:选择初始电平为“0”,时钟周期为“200ns”,倍数为“1”(时钟周期倍数只能为整数倍),单击 OK 确认。 n按同样的方法为其他所有的输入端添加激励信号。n单击Filesave菜单,以Count为文件名,以scf为扩展名,保存当前文件。 5仿真分析 1)单击MAX+plusSimulator选项,打开仿真分析器 。 可在Start time和End time两个设置框内,输入数字选择分析的起、止时间。当选择了Check Outputs选项时,可进行两次仿真分析的结果对比。单击【Start】按钮,系统开始分析,进程在窗口下面的进程显示器中以红色进程条显示。 完成仿真分析后,单击【Open SCF】按钮,打开波形文件。 按照设计要求,分析输入与输出波形的对应关系,可以明显的看到输出波形有延时,延时的长短与选择的器件有关。为观测方便,可将计数输出Q3,Q2,Q1,Q0作为一个组来观测,可将鼠
温馨提示
- 1. 本站所有资源如无特殊说明,都需要本地电脑安装OFFICE2007和PDF阅读器。图纸软件为CAD,CAXA,PROE,UG,SolidWorks等.压缩文件请下载最新的WinRAR软件解压。
- 2. 本站的文档不包含任何第三方提供的附件图纸等,如果需要附件,请联系上传者。文件的所有权益归上传用户所有。
- 3. 本站RAR压缩包中若带图纸,网页内容里面会有图纸预览,若没有图纸预览就没有图纸。
- 4. 未经权益所有人同意不得将文件中的内容挪作商业或盈利用途。
- 5. 人人文库网仅提供信息存储空间,仅对用户上传内容的表现方式做保护处理,对用户上传分享的文档内容本身不做任何修改或编辑,并不能对任何下载内容负责。
- 6. 下载文件中如有侵权或不适当内容,请与我们联系,我们立即纠正。
- 7. 本站不保证下载资源的准确性、安全性和完整性, 同时也不承担用户因使用这些下载资源对自己和他人造成任何形式的伤害或损失。
最新文档
- 2024届云南省施甸县第三中学下学期高三年级期末考试(联考卷)数学试题
- 2024届四川蓉城名校高三下-(第三阶段)期中数学试题试卷
- 2024年宿迁道路客运从业资格证考试
- 2024年南宁驾校客运从业资格证模拟考试
- 2024年包头办理客运从业资格证考试题和答案
- 2024年郑州客运上岗证考试题多少道题
- 黑龙江省佳木斯市建三江管理局第一中学2025届高三生物第一学期期末教学质量检测试题含解析
- 2025届吉林省四平市英语高三第一学期期末考试模拟试题含解析
- 河北省新2025届生物高一上期末统考试题含解析
- 2025届湖南省邵东县第四中学数学高三上期末联考模拟试题含解析
- 2023-2024学年北京市海淀区六年级数学第一学期期末达标检测试题含答案
- 钬激光碎石术后护理查房
- 肾性贫血络病的中医辨治
- 英语专业教学法方向论文写作指导
- 业扩报装技术工作总结
- 大学生创业理论与实践课程PPT完整全套教学课件
- 吊装方法与吊装方案全
- 口腔颌面部损伤-口腔颌面部软组织损伤(口腔颌面外科课件)
- 管理经济学考试试题及答案
- 新大气污染防治法培训专题培训课件
- 2023年4月自考04747Java语言程序设计一试题及答案含评分标准
评论
0/150
提交评论