四路抢答器课程设计报告_第1页
四路抢答器课程设计报告_第2页
四路抢答器课程设计报告_第3页
四路抢答器课程设计报告_第4页
四路抢答器课程设计报告_第5页
已阅读5页,还剩8页未读 继续免费阅读

下载本文档

版权说明:本文档由用户提供并上传,收益归属内容提供方,若内容存在侵权,请进行举报或认领

文档简介

1、电子科学系电子信息科学与技术课程设计报告课程名称:数字电子技术基础课题题目:四路智能抢答器专业:电子信息科学与技术姓名:学号:指导教师:1 课题题目:四路智能抢答器一、课程设计目的本次课程设计主要是配合模拟电子技术和数字电子技术理论课程而设置的一门实践性课程,起到巩固所学知识,加强综合能力,培养电路设计能力,提高实验技术,启发创新思想的效果。二、初始条件 :本课程设计,要求用集成电路: 74lsl48, 74ls192,74ls175, 74ls160,74ls00,74ls04,74ls20,74ls48,74ls32,555 定时器和其它器件等,实现四路定时抢答功能。三、要求完成的主要任务

2、: 1、可同时供 4 名选手(或代表队)参赛,其编号分别是1 到 4,各用一个抢答按钮,按钮的编号与选手的编号相对应。给节目主持人设置一个控制开关,用来控制系统的清零(编号显示数码管灭灯 )和抢答的开始。2、抢答器具有数据锁存和显示的功能。抢答开始后,若有选手按动抢答按钮,编号立即锁存,并数码管上显示选手的编号,同时扬声器给出声音提示;同时封锁输入电路,禁止其它选手抢答。3、抢答器具有定时抢答的功能,且一次抢答的时间为10 秒。当主持人启动“开始”键后,要求定时器立即进行加计时,并用显示器显示。4、参赛选手在设定的时间内进行抢答,抢答有效,定时器停止工作, 显示器上显示选手的编号和抢答时刻的时

3、间,并保持到主持人将系统清零为2 止;如果定时抢答的时间已到,而没有选手抢答时,并封锁输入电路,禁止选手超时后抢答,定时显示器上显示0。目录1 功能介绍3 1.1主要功能介绍3 1.2扩展功能介绍3 2 总体方案设计3 3 单元模块设计4 3.1 抢答器控制端电路功能介绍4 3.2 定时时间电路5 3.3 控制电路和报警电路5 3.4 振荡电路6 4 主要芯片介绍7 4.1 优先编码器 74ls1487 4.2 计数器 74ls192 8 5 四人抢答器仿真9 6 系统调试9 7 设计过程中的问题和解决办法11 8 设计成品的优点与不足11 9 心得体会12 10 参考文献 12 3 1 功能

4、介绍1.1 主要功能介绍(1)抢答器最多可供4 名选手参赛,编号为14 号,各队分别用一个按钮(分别为j1、j2、j3、j5)控制,并设置一个系统清零和抢答控制开关j4,j7,该开关由主持人控制。(2)抢答器具有数据锁存功能,并将锁存数据用led 数码管显示出来,直到主持人清零。(3)开关 j4 作为清零及抢答控制开关(由主持人控制),当开关 j4 被按下时抢答电路清零,当开关 j7 松开后则允许抢答。输入抢答信号由抢答按钮开关j1、j2、j3、j5 实现。(4)有抢答信号输入(开关j1、j2、j3、j5 中的任意一个开关被按下)时,并显示出相对应的组别号码。此时再按其他任何一个抢答器开关均无

5、效,指示灯依旧“ 保持” 第一个开关按下时所对应的状态不变。设计要求1.2 扩展功能介绍(1)抢答器具有定时抢答的功能,且一次抢答的时间为3 秒。当节目主持人启动“开始”键后,要求定时器立即减计时,并用显示器显示。(2)参加选手在未开始抢答时按下抢答键,则犯规。显示器上显示并闪烁选手的编号。(3)参加选手在设定的时间内抢答,抢答有效,定时器停止工作,显示器上显示选手的编号和抢答时刻的时间,并保持到主持人将系统清零为止。(4)如果定时抢答的时间已到,却没有选手抢答时,本次抢答无效,封锁输入电路,禁止选手超时后抢答,时间显示器上显示并闪烁0。2 总体方案设计设计要求(1)主持人有开始键和复位键,按

6、下开始键后才能开始抢答,否则犯规。(2)用数码管显示,正常抢答后显示抢到的队号,如果犯规则闪烁显示队号。(3)如果 3 秒内没有抢答,则说明该题超时作废,用0 闪烁表示。(4)复位键用于恢复犯规或超时状态4 如图 1 所示为总体方框图。其工作原理为:接通电源后,主持人将开关拨到清零状态,抢答器处于禁止状态,编号显示器灭灯,定时器显示设定时间;主持人将开关置;开始状态,宣布 开始抢答器工作。定时器倒计时。选手在定时时间内抢答时,抢答器完成:优先判断、编号锁存、编号显示。当一轮抢答之后,定时器停止、禁止二次抢答、定时器显示剩余时间。如果再次抢答必须由主持人再次操作清除和开始状态开关。图 13 单元

7、模块设计31 抢答器控制端电路功能介绍设计电路见图 2 所示。电路选用优先编码器74ls148 和锁存器74ls175 来完成。该电路主要完成两个功能:一是分辨出选手按键的先后,并锁存优先抢答者的编号,同时译码显示电路显示编号(显示电路采用七段数字数码显示管);二是禁止其他选手按键,其按键操作无效。工作过程:开关自上而下,分别是j1,j2,j3 j4,j5 ,j5 是控制清零端,当 j5 闭合 (清零)时, 计时模块 74ls160 的 mr 端和抢答模块 74ls175 的 mr 端都置 1,使整个模块处于等待工作状态;当j5 断开时,抢答器处于等待工作状态,当有选手将抢答按键按下时(如按下

8、j2),74ls148 的输出经 74ls48 译码器接到七段显示电路处于工作状态, 4q3q2q=010, 经译码显示为 “ 2” 。此外, mr1,使 74ls148 优先编码工作标志端(图中 2 号端) 1,处于禁止状态,封锁其他按键的输入。当按键松开即按下时,74ls148 的 此时由于仍为 ctr1,使优先编码工作标志端为1,所以 74ls148 仍处于禁止状态,确保不会出二次按键时输入信号,保证了抢答者的优先性。如有再次抢答需由5 主持人将 j5 开关重新置 “ 清零” 然后才可能进行。图 2 32 定时时间电路功能介绍原理及设计:该部分主要由 555 定时器秒脉冲产生电路、 十进

9、制同步加法计数器74ls160 、十进制减法计数器 74ls192 、74ls48 译码电路和 1 个 7 段数码管即相关电路组成。具体电路如图3所示。一块 74ls192 实现减法计数, 通过译码电路 74ls48 显示到数码管上, 其时钟信号由时钟产生电路提供。 74192 的预置数控制端实现预置数,当有人抢答时,停止计数并显示此时的倒计时时间;如果没有人抢答,且倒计时时间到时,输出低电平到时序控制电路,之后选手抢答无效。6 图 3 33 控制电路和报警电路由 555 芯片构成多谐振荡电路,555 的输出信号再经或门控制时序。 控制电路包括时序和报警两个电路,如图 3 所示。控制电路需具有

10、以下几个功能:主持人闭合开关 ,多路抢答器电路和计时电路进入正常状态; 参赛者按键时,抢答电路和计时电路停止工作 ; 抢答时间到,无人抢答,抢答电路和计时电路停止工作3.4 振荡电路本系统需要产生频率为500khz 的脉冲信号,用于触发器的cp 信号,及频率为 1hz 信号用于计时电路。以上电路可用555 定时器组成,也可用石英晶体组成的振荡器经过分频得到。7 4 主要芯片介绍41 优先编码器74ls14874ls148 为 8 线3 线优先编码器,表4.1.1 为其真值表,表4.1.2 为其功能表 ,图 4.1.1 为其管脚图。i0i1i2i3i4i5i6i7sy1y2yexysy97614

11、15101112131234574ls14801234567874ls148161514131211109i4i5i6i7s(e)y2y1gn dvccysyexi3i2i1i0y0(a)(b)74ls148 管脚图表 4.1.2 74ls148 8 线3 线二进制编码器真值表74ls148 工作原理如下:该编码器有 8 个信号输入端, 3 个二进制码输出端。此外,电路还设置了输入使能端ei,输出使能端 eo 和优先编码工作状态标志gs。当 ei=0 时,编码器工作;而当ei=1 时,则不论 8 个输入端为何种状态, 3 个输出端均为高电平,且优先标志端和输出使能端均为高电平,编码器处于非工作

12、状态。这种情况被称为输入低电平有效,输出也为低电来有效的情况。当ei 为 0,且至少有一个输入端有编码请求信号(逻辑0)时,优先编码工作状态标志gs 为 0。表明编码器处于工作状态,否则为 1。8 由功能表可知,在8 个输入端均无低电平输入信号和只有输入0 端(优先级别最低位)有低电平输入时, a2a1a0 均为 111,出现了输入条件不同而输出代码相同的情况,这可由gs 的状态加以区别, 当 gs1 时,表示 8 个输入端均无低电平输入, 此时 a2a1a0=111为非编码输出; gs0 时,a2a1a0=111 表示响应输入 0 端为低电平时的输出代码(编码输出)。 eo 只有在 ei 为

13、 0,且所有输入端都为1 时,输出为 0,它可与另一片同样器件的 ei 连接,以便组成更多输入端的优先编码器。从功能表不难看出,输入优先级别的次为7,6,0。输入有效信号为低电平,当某一输入端有低电平输入,且比它优先级别高的输入端无低电平输入时,输出端才输出相对应的输入端的代码。例如5 为 0。且优先级别比它高的输入6 和输入 7 均为 1 时,输出代码为 010,这就是优先编码器的工作原理4.3 计数器 74ls19274ls192具有下述功能:异步清零: cr=1,q3q2q1q0=0000 异步置数: cr=0,ld=0,q3q2q1q0=d3d2d1d0 保持:cr=0,ld=1,cp

14、u=cpd=1,q3q2q1q0保持原态加计数: cr=0, ld=1,cpu=cp,cpd=1,q3q2q1q0按加法规律计数减计数: cr=0, ld=1,cpu=1,cpd= cp,q3q2q1q0 按减法规律计数74ls192是双时钟方式的十进制可逆计数器。cpu 为加计数时钟输入端, cpd 为减计数时钟输入端。ld 为预置输入控制端,异步预置。cr 为复位输入端,高电平有效,异步清除。co 为进位输出: 1001 状态后负脉冲输出bo 为借位输出: 0000 状态后负脉冲输出。图 4.3. 74ls192 管脚引线图9 5 四人抢答器仿真按照总体电路图在仿真软件proteus7.5

15、上一一选择芯片并进行连接, 然后启动开关观察。下面,我们分两部分对设计出的电路进行proteus7.5仿真。我们将各部分电路在proteus7.5上连接好后, 为各个电阻和电容选取适当值,为各个开关设置好适当的键盘打开数值(例如,为某一开关设为1 连接,则启动 proteus7.5m 仿真按钮后,在键盘上按1则此开关就由断开状态变为连接状态)然后打开proteus7.5的开关,即可根据显示器上显示的数字以及二极管的亮灭情况来判断电路设计是否成功。6 系统调试把上面所设计的单元电路连接起来可得到整机电路。7.1 抢答显示功能测试(图4)7.2 清零功能测试(图5)7.3 倒计时功能测试 (图 6

16、) 图 4 10 图 5 图 6 11 7、设计过程中的问题和解决办法(1)在设计方案时,遇到了信号不能锁存的问题。经过查找资料,了解如何通过d触发器的输出信号来反馈回d触发器的脉冲端来进行锁存。(2)在仿真时遇到了555 不能仿真和没仿真元件74ls121 的问题。通过翻阅书本了解 555 如何准确使用和上网搜索74ls121 的代替元件来解决。(3)当焊完电路调试时,数码管没显示。于是对照电路图来逐一检查,发现有些管脚没接上。例如数码管的接地端没接地、74ls192 的 clr脚没接地等等。8、设计成品的优点与不足优点:元器件较少,功能满足要求不足:(1)在设计时,用了d触发器来进行抢答信

17、号的筛选和锁存,在同时按下s0和 s1时(其同时按下的几率较小,其可精确到微秒甚至纳秒级,但情况还是会存在的)会显示“3”,而按 s2时也会显示“ 3”,所以显示“ 3”的几率大一点,但几率很小。改良:可改用编码器和锁存器来代替d触发器。(2)电路跳线较多,使得电路板外观不好。改良:焊线路前应细心考虑元件的排布和线路的连接。12 9、心得体会这一课程设计使我们将课堂上的理论知识有了进步的了解,并增强了对数字电子技术这门课程的兴趣。了解了更多电子元件的工作原理,如:74ls121 、74ls48 、74ls192 等。但同时也暴露出我在知识上掌握不足等缺点。其次在此次设计过程中由于我们频繁的使用一电子设计软件如: multisim等,因此使我熟悉了软件的使用,同时在电脑的电子设计和绘图操作上有了进一步提高。 加上在设计过程中遇到了一些问题,使得我得查找相关资

温馨提示

  • 1. 本站所有资源如无特殊说明,都需要本地电脑安装OFFICE2007和PDF阅读器。图纸软件为CAD,CAXA,PROE,UG,SolidWorks等.压缩文件请下载最新的WinRAR软件解压。
  • 2. 本站的文档不包含任何第三方提供的附件图纸等,如果需要附件,请联系上传者。文件的所有权益归上传用户所有。
  • 3. 本站RAR压缩包中若带图纸,网页内容里面会有图纸预览,若没有图纸预览就没有图纸。
  • 4. 未经权益所有人同意不得将文件中的内容挪作商业或盈利用途。
  • 5. 人人文库网仅提供信息存储空间,仅对用户上传内容的表现方式做保护处理,对用户上传分享的文档内容本身不做任何修改或编辑,并不能对任何下载内容负责。
  • 6. 下载文件中如有侵权或不适当内容,请与我们联系,我们立即纠正。
  • 7. 本站不保证下载资源的准确性、安全性和完整性, 同时也不承担用户因使用这些下载资源对自己和他人造成任何形式的伤害或损失。

评论

0/150

提交评论