最新Quartus使用_第1页
最新Quartus使用_第2页
最新Quartus使用_第3页
最新Quartus使用_第4页
最新Quartus使用_第5页
已阅读5页,还剩29页未读 继续免费阅读

下载本文档

版权说明:本文档由用户提供并上传,收益归属内容提供方,若内容存在侵权,请进行举报或认领

文档简介

1、quartus使用入门1、为项目建立一个文件夹、为项目建立一个文件夹目录名必须符合vhdl语言的标识符要求2、为你的设计创建一个项目、为你的设计创建一个项目n选择file-new project wizard项目所在的文件夹名顶层项目名顶层文件名n选择设计文件,若无文件可直接进入下一步操作2、为你的设计创建一个项目、为你的设计创建一个项目选择项目的设计文件设计文件可以是vhdl文件(.vhd)、verilog hdl文件(.v)、图形输入法文件(.gdf)、其它综合器综合的中间文件(.edf)等。n选择器件(该步骤可直接跳过,待设计过程中进行设计)2、为你的设计创建一个项目、为你的设计创建一个

2、项目器件家族具体器件型号n选择综合工具或仿真工具(不选择则使用quartus自带工具)2、为你的设计创建一个项目、为你的设计创建一个项目选择综合工具选择仿真工具选择定时分析工具3、根据设计要求选择编辑方式nfile new原理图输入文件verilog hdl语言输入文件vhdl语言输入文件4、编辑设计n图形设计界面max+plus2库库参数化的函数库参数化的函数库基本逻辑元件库基本逻辑元件库基本逻辑元件库中的元件基本逻辑元件库中的元件输入所需要的元件名输入所需要的元件名n图形输入设计4、编辑设计n语言输入4、编辑设计nverilog hdl语言输入4、编辑设计n若一个项目中有多个文件,需选择其

3、中一个文件作为顶层文件。4、编辑设计、综合nprocessing start copmilation或综合的顶层文件名综合的顶层文件名综合时选择的器件综合时选择的器件名名综合后所消耗资源综合后所消耗资源综合后该设计所消综合后该设计所消耗管脚数耗管脚数综合后所消耗的综合后所消耗的memory(eab)5、综合n综合后的各种信息显示(包括警告和错误等)6、仿真(使用quartus默认仿真工具)nprocessingsimulator tools.选择仿真文件(若已存在)选择仿真文件(若已存在)开始仿真按钮(若无仿真文开始仿真按钮(若无仿真文件可用则会报告错误)件可用则会报告错误)编辑仿真文件(第一

4、次仿真编辑仿真文件(第一次仿真必须先点击该按钮,编辑好必须先点击该按钮,编辑好仿真波形文件保存后,才可仿真波形文件保存后,才可点击点击start按钮井下仿真)按钮井下仿真)仿真完毕后点击该按钮查看仿真完毕后点击该按钮查看仿真结果仿真结果n仿真界面:仿真一般要进行建立波形文件、添加仿真的信号节点、设置波形参数、编辑输入信号后、运行仿真、查看仿真结果等步骤。6、仿真(使用quartus默认仿真工具)信号节点信号节点显示区显示区波形编辑波形编辑栏栏波形区域波形区域n添加仿真的信号节点:双击信号节点显示区的任意空白区域,可插入节点6、仿真(使用quartus默认仿真工具)选择该按钮可直接选择该按钮可直

5、接进入进入nodefinder界面界面nnode finder界面设置6、仿真(使用quartus默认仿真工具)节点滤波选择,若只列节点滤波选择,若只列端口则选择端口则选择pins:all,若若要看内部信号,则可选要看内部信号,则可选择择port-synthesis可增加的节点列表可增加的节点列表增加到节点显示区增加到节点显示区域的节点列表域的节点列表该列按钮可进行该列按钮可进行添加或删除操作添加或删除操作n仿真参数设置:仿真结束时间设置neditend time (默认为1us)n具体仿真结束时间需根据仿真要求而定。6、仿真(使用quartus默认仿真工具)设置仿真时间设置仿真时间设置仿真时

6、间的单位设置仿真时间的单位6、仿真(使用quartus默认仿真工具)n仿真参数设置:设置最小的间隔(grid size)neditgrid size (默认为10ns)ngrid size设置每个栅格表示的时间n一般设置值为频率最高时钟的周期的一半。 设置值设置时间单位n编辑波形文件:只编辑输入节点,输出节点和设计中的内部节点不编辑n编辑时选择某个输入节点的时间段或整个时间段后选择该时间段对应的电平6、仿真(使用quartus默认仿真工具)n若编辑一个周期性的波形可选择6、仿真(使用quartus默认仿真工具)6、仿真(使用quartus默认仿真工具)所选择区域的开始和结束时间设置计数周期,默

7、认值为grid size的值设置倍数,默认值为1参数的设置需根据你仿真需要而定n运行仿真,查看仿真输出结果6、仿真(使用quartus默认仿真工具)根据输入及设计要根据输入及设计要求查看输出结果是求查看输出结果是否正确否正确分析此处为什分析此处为什么有毛刺出现么有毛刺出现7、设置器件管脚属性nassignmentsdevice选择待下载的器件(若在项目向导中未选择),点击device and pin options按钮n依据设计要求选择相应的设计选项进行设置7、设置器件管脚属性notes:lconfiguration:选择fpga的配置模式,若直接下载至fpga内,不用设置。lvoltage:

8、选择默认的io口输出电压标准。lunused pins:选择未使用的保留io口的设置,一般选择作为三态输入类型。lprogramming files:选择产生一些特殊的编程文件。其中pof和sof编程文件,quartus总是会产生。n进行管脚分配:assignmentspinsn在完成管脚分配或增加其它约束条件后一定要在完成管脚分配或增加其它约束条件后一定要重新综合一次。重新综合一次。7、设置器件管脚属性根据根据fpga管管脚连接情况选脚连接情况选择对应的管脚择对应的管脚8、下载文件ntoolsprogrammern下载基本步骤:接通目标板的电源、选择下载电缆、选择下载方式、选择下载文件、下载

9、n实验中,下载电缆选择byteblaster mv,下载模式选择jtag、下载文件名的后缀为.sof。选择下载选择下载电缆电缆选择下载选择下载文件文件选择下载选择下载模式模式开始下载开始下载按钮按钮n选择下载电缆,在hardware settings一栏内选择add hardware后,再选择byteblaster mv8、下载文件9、quartus其它功能介绍n将当前设计文件生成一个symbol,该symbol作为低层元件在图形输入法中被调用选择该功能可生选择该功能可生成对应的成对应的symboln选择toolsnetlist viewersrtl viewer查看综合器生成的rtl级电路图9、quartus其它功能介绍n使用toolsmegawizard plug-in manager产生altera公司提供的一些元件库9、quartus其它功能介绍库列表库列表选择器件选择器件选择最后输出选择最后输出的文件类型的文件类型选择输出文件选择输出文件名及存放路径名及存放路径nrom文件存储值的订制n选择filesnewother fileshexadecima

温馨提示

  • 1. 本站所有资源如无特殊说明,都需要本地电脑安装OFFICE2007和PDF阅读器。图纸软件为CAD,CAXA,PROE,UG,SolidWorks等.压缩文件请下载最新的WinRAR软件解压。
  • 2. 本站的文档不包含任何第三方提供的附件图纸等,如果需要附件,请联系上传者。文件的所有权益归上传用户所有。
  • 3. 本站RAR压缩包中若带图纸,网页内容里面会有图纸预览,若没有图纸预览就没有图纸。
  • 4. 未经权益所有人同意不得将文件中的内容挪作商业或盈利用途。
  • 5. 人人文库网仅提供信息存储空间,仅对用户上传内容的表现方式做保护处理,对用户上传分享的文档内容本身不做任何修改或编辑,并不能对任何下载内容负责。
  • 6. 下载文件中如有侵权或不适当内容,请与我们联系,我们立即纠正。
  • 7. 本站不保证下载资源的准确性、安全性和完整性, 同时也不承担用户因使用这些下载资源对自己和他人造成任何形式的伤害或损失。

评论

0/150

提交评论