《数字电子》模拟试卷2015_第1页
《数字电子》模拟试卷2015_第2页
《数字电子》模拟试卷2015_第3页
《数字电子》模拟试卷2015_第4页
《数字电子》模拟试卷2015_第5页
已阅读5页,还剩7页未读 继续免费阅读

下载本文档

版权说明:本文档由用户提供并上传,收益归属内容提供方,若内容存在侵权,请进行举报或认领

文档简介

1、数字电子模拟试卷2015一、填空题 ( 每空 1 分,共 10 分 )1. 十进制数 128 对应的二进制数是 ,对应 8421BCD 码是 _ ,对应的十六进制数是 _ 。2. 拉电流负载是门电路输出为_电平时的负载,灌电流负载是门电路输出为_电平时的负载。3. TTL 或门的多余输入端应接_电平,或者与有用端 。4. D 触发器的特性方程为 _ 。5. 在 C = 0,D = 1 时,函数 的值为 _ 。6. 触发器能将缓慢变化的非矩形脉冲变换成边沿陡峭的矩形脉冲。 二、单项选择题 ( 每小题 2 分,共 10 分 )( )1. 能使下图输出 Y = 1 时的 A,B 取值有 (A) 1种

2、; (B) 2种; (C) 3种; (D) 4种。 ( )2. 在 TTL 逻辑门中,为实现“线与”,应选用(A) 三态门; (B) OC 门; (C) 异或门; (D) 与非门。( )3. 下列电路中,不属于组合逻辑电路的是(A) 编码器; (B) 译码器; (C) 数据选择器; (D) 计数器。( )4. 下列电路中,常用于数据串并行转换的电路为(A) 加法器; (B) 计数器; (C) 移位寄存器; (D) 数值比较器。( )5. 能将正弦波变成同频率方波的电路为(A)稳态触发器; (B)施密特触发器; (C)双稳态触发器; (D)无稳态触发器。一、填空题 ( 每空1分,共10分 )1

3、10000000,000100101000,80; 2. 高,低; 3. 低,并联使用; 4. Q n+1=D; 5. 0; 6. 施密特; 二、单项选择题 ( 每小题2分,共10分 )1. C; 2. B; 3. D; 4. C; 5. B。参考试卷(2)一、填空题 ( 每空 1 分,共 20 分)1. (62 ) 10 = ( _ ) 2 = ( _ ) 8421BCD码 。2. 已知函数,可知使Y = 0 的输入变量最小项有_个。 3. 施密特触发器有_个阀值电压,分别称作 _ 和 _ 。 4. D 触发器的特性方程为 _ ;J-K 触发器的特性方程为_ 。 5. 将模拟量转换为数字量,

4、采用 _ 转换器,将数字量转换为模拟量,采用_ 转换器。 6. 单稳态触发器有 _ 个稳定状态;多谐振荡器有 _ 个稳定状态。 7. 输出状态不仅取决于该时刻的输入状态,还与电路原先状态有关的逻辑电路,称为 _ ,输出状态仅取决于该时刻输入状态的逻辑电路,称_ 。 8. TTL 与非门的多余输入端应接 _ 电平,或者与有用输入端 。 9. PLD 的基本结构由 _ 阵列、_ 阵列、输入缓冲电路和输入电路构成。 10. _ 存储器在断电后数据不会丢失,而 _ 存储器断电后将丢失数据。 二、单项选择题 ( 每小题 2 分,共 10分 )( ) 1. 下列电路中不属于 PLD 的为 (A) PROM

5、; (B) ispPLD; (C) ROM; (D) GAL。 ( ) 2能把三角波转换为矩形脉冲信号的电路为(A) 多谐振荡器; (B) DAC; (C) ADC; (D) 施密特触发器。( )3. 下图电路,正确的输出波形是( ) 4. 下图为基本RS触发器,如果,则 Q 的状态应为(A) 0; (B) 1;(C) 保持; (D) 不定。( ) 5. 下图为数据选择器构成的函数发生器,其输出逻辑式为(A) Y = AB ; (B) ;(C) Y = A; (D) Y = B 。参考试卷(2)答案 一、填空题 ( 每空 1 分,共 20 分)1111110,01100010; 2. 4; 3

6、. 2,上限阀值电压,下限阀值电压;Q n+1 = JQ n + KQ n4. Qn+1 = D, ; 5. 模数,数模; 6. 1,0; 7. 时序逻辑电路,组合逻辑电路; 8. 高,并联使用; 9. 与,或; 10. 只读,随机存取。 二、单项选择题 (每小题 2 分,共 10 分)1. C; 2. D; 3. A; 4. C; 5. D。一、是非题 ( 对打“”,错打“×”。每题 2 分,共10 分) ( )1. 逻辑函数表达式的化简结果是唯一的。 ( )2. 多位数加法器可利用半加器通过位数扩展得到。 ( )3. 下图电路中,图(a)和图(b)的逻辑功能相同。Y1Y2 ( )

7、4. 将二个或二个以上的普通 TTL 与非门的输出端直接相连,可实现线与。 ( )5. 集成与非门的扇出系数反映了该与非门带同类负载的能力。二、填空题 ( 每空 1 分,共 20 分)1. 组合逻辑电路的输出状态 取决于同一时刻输入信号的状态,而与电路原来的状态 。2. 函数 = 。 3. 使函数 取值为1的最小项有 个。Y = CD + C D 4. 函数 ,在 C = 0,D = 1 时,输出为 Y = 。5. 构成一异步 2n 进制加法计数器需要 个触发器,一般将每个触发器接成 型触发器。如果触发器是上升沿触发翻转的,则将最低触发器 CP 端与 相连,高位触发器的 CP 端与 相连。6.

8、 ( _ ) 10 = ( 111110 ) 2 = ( _ ) 16 = ( _ ) 8 = ( _ ) 8421BCD码。7. 同步时序逻辑电路中所有触发器的时钟端应 。8. 三态门具有3种输出状态,它们分别是 、 、 。 9. OC 门的输出端必须外接上拉 。 10. TTL 门的输入端悬空时相当于输入逻辑 ;CMOS 门的多余输入端 悬空。 三、单项选择题(每小题2分,共10分)( )1. 能使下图输出 Y = 1 时的 A,B 取值有 (A) 1 种; (B) 2 种; (C) 3 种; (D) 4 种。 ( )2. 为实现图示的触发器逻辑功能转换,虚线框中应为 (A)与门; (B)

9、非门;(C)或门; (D)异或门。( )3. 已知某二变量输入逻辑门的输入 A、B及输出Y的波形如下,试判断为何种逻辑门的功能。(A) 与非门;(B)或非门;(C)与门;(D)异或门。Y( )4. 输入为2 kHz 矩形脉冲信号时,欲得到500 Hz矩形脉冲信号输出,应采用(A)多谐振荡器;(B)施密特触发器;(C)单稳态触发器;(D)二进制计数器。( )5. 能把2 kHz 正弦波转换成 2 kHz 矩形波的电路是(A)多谐振荡器;(B)施密特触发器;(C)单稳态触发器;(D)二进制计数器。一、是非题(10分)1. × 2. × 3. 4. × 5. 二、填空题

10、(每空1分,共20分)1. 仅,无关; 2. 1; 3. 3; 4. 0; Q5. n,计数或T ¢ ,计数脉冲输入端,邻低位 端; 6. 62,3E,76,01100010; 7. 连在一起; 8. 低电平态,高电平态,高阻态; 9. 电阻; 10. 1,不能; 三、单项选择题(每小题2分,共10分)1. C; 2. B; 3. C; 4. D; 5. B。一、是非题 ( 对打“”,错打“×”。每题 2 分,共 10 分) ( )1. GAL 不需要编程器就可写入 JEDEL 文件。 ( )2. 具有 N 个独立的状态,计满 N 个计数脉冲后,状态能进入循环的时

11、序电路,称之模N计数器。 ( )3. 译码器和数据选择器都属于组合逻辑电路,但后者可用作函数发生器,而前者不能。 ( )4. ispPLD 和 FPGA 都是高密度 PLD 。 ( )5. 组合逻辑电路的基本单元电路是门电路和触发器。二、填空题 ( 每空 1 分,共 20 分)1. 右图电路的输出为 。2. 右图为某函数的卡诺图, 其最简与或式为 , 最简与非式为 。3. 右图中的CD = 。4. 某单稳态触发器在无外触发信号时输出为0态,在外加触发信号时,输出跳变为1态,因此,其稳态为 态,暂稳态为 态。5. 数制转换:( 31 )10 = ( )2 ,( 1001001 )2 = ( )1

12、0。RD SD = 016. 右图中,当 时,Q = ,RD SD = 11当 时,Q = 该触发器的约束条件为 。 7. CMOS 门电路的闲置输入端不能 ,对于与门应当接到 电平,对于或门应当接到 电平。8. 在工作时只能读出信息,而不能写入信息;而 在工作时可以存入信息,也能读出信息。 9. Intel 2716 EPROM 是 8 位存储器,它有 2K 字,因此,其存储容量为 KBit ,其中 1K = 。 10. 晶体三极管作为电子开关时,其工作状态必须为 状态或 状态。 三、单项选择题 ( 每小题 2 分,共 10 分)( )1. 右图中:已知发光二极管的正向压降UD = 1.7V

13、,参考工作电流ID = 10mA, TTL 门输出的高低电平分别为UOH = 3.6V,UOL = 0.3V,允许的灌电流和拉电流分别为 IOL = 15mA,IOH = 10mA。则电阻R应选择 (A) 100 ; (B) 510 ; (C) 2.2 k; (D) 300 。 ( )2. 可用于总线结构进行分时传输的门电路是(A) 异或门;(B) 同或门;(C) OC 门;(D) 三态门。( )3. 要将正弦波转换为同频率的方波,应采用(A) DAC; (B) ADC; (C) 施密特触发器; (D) JK 触发器。ABY( )4. 图示为二输入逻辑门的输入A、B 和输出 Y 的波形,则该逻

14、辑门是(A) 与非门; (B) 同或门;(C) 异或门; (D) 或非门。( )5. 下列电路中,不属于时序逻辑电路的是(A)计数器;(B)移位寄存器; (C)译码器; (D)顺序脉冲发生器。一、是非题 ( 10分)1 × 2. 3. × 4. 5. × 二、填空题 ( 每空1分,共20分)1. 高阻态; 2. Y = AB + C, ; 3. 0; 4. 0,1;5. 11111,73; 6. 0,保持不变,; 7. 悬空,高,低; 8. ROM,RAM; 9. 16,1024; 10. 饱和,截止; 三、单项选择题 ( 每小题2分,共10分)1. D; 2.

15、D; 3. C; 4. B; 5. C。一、是非题 ( 对则打“”,错打“×”。每题 2 分,共10分。) ( )1. 存储容量为32KBit表示存储器有32000个存储单元。 ( )2. 下图中两电路的逻辑功能相同: ( )3. 4位同步二进制加法计数器与4位异步二进制加法计数器的状态转换表不同。 ( )4. 已知 AB + C = AB + D,则可得 C = D 。 ( )5. 模N计数器可用作N分频器。二、填空题 (每空 1 分,共 20 分)1. 数码 10000111 作为自然二进制数时相应的十进制数为 ;作为 8421 码时相应的十进制数为 ,该十进制数对应的自然二进制

16、数为 。2. 逻辑函数的 表达式是唯一的 。3. 门电路输出为 电平时的负载为拉电流负载,输出为 电平时的负载为灌电流负载。4. 右图所示的译码显示电路中,输入为8421BCD码。设控制显示信号高电平有效,则La Lb Lc Ld Le Lf Lg =_。5. 一个4位移位寄存器,经过 个时钟脉冲CP后,4位串行输入数码全部存入寄存器;再经过 个时钟脉冲CP后可串行输出4位数码。6. 要组成模15计数器,需要采用 个触发器。 7. 要用n位二进制数为N个对象编码,必须满足 。8. 2n选1 数据选择器有 位地址码。9. 存储容量为1024×4位RAM,其地址线有 条。 10. 当输入

17、模拟电压最大值为+5V时,若采用8位ADC,则其分辨率为 。11. 使右图中输出为0的输入变量的取值组合有 种。 12. 设A表示1996年,B1、B2分别表示6月和2月,C表示1号,则表示 ;有 _ 天。 13. = 。1995个014. A / D转换一般分为 和 两步完成。三、单项选择题 ( 每小题 2 分,共 10 分)( )1. 已知逻辑函数,可以肯定Y = 0的是 (A) A = 0,BC = 1; (B) BC = 1,D = 1;(C) AB = 1,CD =0; (D) C = 1,D = 0。( )2. 输入A、B和输出Y的波形如图所示,则对应的逻辑门电路是( )3. 用来鉴别脉冲信号幅度时,应采用(A)稳态触发器;(B)双稳态触发器;(C)多谐振荡器;(D)施密特触发器。( )4. 下图中,正确的输出波形为( )5. 构成同步二进制加法计数器时,下列哪种做法是错误的(A) 将各触发器接成T触发器; (B) T0 = 1;(C)T i = Qi-1 Qi-2 Q0 ,( i = 1,2,);(D)CP i = Qi-1 ,( i = 1,2,

温馨提示

  • 1. 本站所有资源如无特殊说明,都需要本地电脑安装OFFICE2007和PDF阅读器。图纸软件为CAD,CAXA,PROE,UG,SolidWorks等.压缩文件请下载最新的WinRAR软件解压。
  • 2. 本站的文档不包含任何第三方提供的附件图纸等,如果需要附件,请联系上传者。文件的所有权益归上传用户所有。
  • 3. 本站RAR压缩包中若带图纸,网页内容里面会有图纸预览,若没有图纸预览就没有图纸。
  • 4. 未经权益所有人同意不得将文件中的内容挪作商业或盈利用途。
  • 5. 人人文库网仅提供信息存储空间,仅对用户上传内容的表现方式做保护处理,对用户上传分享的文档内容本身不做任何修改或编辑,并不能对任何下载内容负责。
  • 6. 下载文件中如有侵权或不适当内容,请与我们联系,我们立即纠正。
  • 7. 本站不保证下载资源的准确性、安全性和完整性, 同时也不承担用户因使用这些下载资源对自己和他人造成任何形式的伤害或损失。

评论

0/150

提交评论