南京航空航天大学电子技术课程设计之数字电子钟_第1页
南京航空航天大学电子技术课程设计之数字电子钟_第2页
南京航空航天大学电子技术课程设计之数字电子钟_第3页
南京航空航天大学电子技术课程设计之数字电子钟_第4页
南京航空航天大学电子技术课程设计之数字电子钟_第5页
已阅读5页,还剩4页未读 继续免费阅读

下载本文档

版权说明:本文档由用户提供并上传,收益归属内容提供方,若内容存在侵权,请进行举报或认领

文档简介

1、电子技术课程设计数字电子钟 专 业:设 计: 一、设计目的数字钟是一种以数字显示周、日、时、分、秒的计时装置,与传统的机械钟相比,它具有走时准、显示直观、无机械传动装置等优点,因此得到了广泛的使用。数字钟从原理上讲是一种典型的数字电路,其中包括了组合逻辑电路和时序电路。设计与制作数字钟的目的:进一步了解某些中小规模集成电路的作用。熟练掌握各种组合逻辑电路与时序电路的原理与使用方法.二、设计内容及要求(1)设计指标 由晶振电路产生1Hz标准秒信号。 分、秒为0059六十进制计数器。 时为0023二十四进制计数器。 周显示从1日为七进制计数器。整点报时 整点报时电路要求在每个整点前鸣叫五次低音(5

2、00HZ),整点时再鸣叫一次高音(1000HZ)。(2)设计要求 画出电路原理图。 元器件及参数选择。 电路仿真与调试。(3)制作要求 自行装配和调试,并能发现问题和解决问题。(4)编写设计报告 写出设计与制作的全过程,附上有关资料和图纸,心得体会。三、原理框图数字电子钟由以下几部分组成: 石英晶体振荡器和分频器组成的秒脉冲发生器。 六十进制秒、分计数器、二十进制时计数器及七十进制日计数器以及秒、分、时的译码显示部分等。显 示 器显 示 器显 示 器显 示 器译码器译码器译码器译码器七进制周计数器24进制时计数器60进制分计数器60进制秒计数器晶体振荡器分频器四主要部分的实现方案 1 秒脉冲发

3、生器 由晶振32768Hz经 CD4060十四分频为2Hz,再经过74LS74一次分频,即得1Hz 标准秒脉冲,提供给时钟计数脉冲。如图示: 20pF74LS74 10 Q 1Hz CD4060 3Q14 C1 320pF 1D Q 11 R 32768Hz 22M 12 秒脉冲发生器 2计数译码显示由6个74LS90 计数器组成时、分、秒的计数电路,74LS90 是4位二进制同步加法计数器。 ()秒计数器 秒的个位计数单元为10进制计数器,当QDQCQBQA变成1010时,通过与非门把它的清零端变成0,计数器的输出被置零,跳过1011到1111的状态,又从0000开始,如此重复。秒的十为计数

4、单元为6进制,当QDQCQBQA变成0101时,通过与非门把它的清零端变成0,计数器的输出被置零,跳过0110到1111的状态,又从0000开始,如此就是60进制。同时秒十位上的0101时,要把进位信号传输给“分”个位的计数单元。 (2)分计数器 分的个位和十位计数单元的状态转换和秒的是一样的,只是它要把进位信号传输给时的个位计数单元。 (3)时计数器 当“时”十位的QDQCQBQA为0000或0001时,“时”的个位计数单元是十进制计数器,当他的QDQCQBQA到1010时,通过与非门使得个位74LS90上的清零端为0,则计数器的输出直接置零,从0000有开始。当十位的QDQCQBQA为00

5、10时,通过与非门使得该74LS90的清零端为0,“时”的十位有重新从0000开始,此时的个位计数单元变成4进制,即当个位计数单元的QDQCQBQA为0100时,就要又从0000开始计数。这样就实现了“时”24进制的计数 ( 4 ) 日计数器日计数器由两个74LS74,四个TTL 和一个 74LS20 构成,实现了七定制的功能。每个74LS74控制一个输入,即控制QDQCQBQA中的一个。当从0000到0111 时,显示是按照74LS74集成们电路的逻辑功能来实现的,当为0111的时候,QCQBQA各为1 1 1 ,他们三个通过74LS74 与非门输出为0 。再与QD 所控的0 通过 TTL集

6、成门电路输出了0 ,如此循环,使得四个TTL 输出都为 0000。即使得输出变为了“置零”状态。从而实现了七禁止循环。如下图所示: Q4 Q3 Q2 Q1 显 示 1 0 0 0 日(8) 0 0 0 1 1 0 0 1 0 2 0 0 1 1 3 0 1 0 0 4 0 1 0 1 5 0 1 1 0 63数字钟的译码及显示单元电路 译码显示采用共阳极数码管和译码器74SL247组成。 4.整点报时电路 电路应在整点前10秒钟内开始整点报时,即当时间在59分54秒到59分59秒期间时,报时电路报时控制信号。 当时间在59分50秒到59分59秒期间时,分十位、分个位和秒十位均保持不变,分别为5

7、、9和5,因此可将分计数器十位的QC和QA 、个位的QD和QA及秒计数器十位的QC和QA相与,从而产生报时控制信号。 报时电路由74LS08高音和74LS04低音通过74LS32来构成。 五、元器件 元件名称 数量 面包板 1共阳极数码管 7 译码/驱动器 74LS247 7计数/分频/振荡器 CD4060 1 计数器 74LS90/74LS290 6双D触发器 74LS74 4四2输入或门 74LS32 1双4输入与非门 74LS20 2四2输入与门 74LS08 2六反相器 74LS04 1与非门74LS00 1晶振32768Hz 1电阻 9三极管8050 1固定电容 1可调电容 1连接导

8、线 2 六、总体电路图及部分单元的电路图 参见附加实验报告纸七.实验过程中遇到的问题及解决方法 我们接好秒计数模块发现数码管不亮。仔细对照电路才发现。我们没有给芯片接电源和“地”,为了防止之后再次出现这个错误,我们重新布置电路,先用电源和“地”把面包板围起来。 秒显示器十进制和六进制都没有问题,但是秒不向分进位。经过检查发现是进位线连错了。 周显示正常,但发现有一条线接在两个不同的接口都可以实现正常的功能。最后几个室友讨论这两种方法之间的不同就是在精度上有区别。 蜂鸣器不鸣叫,但我们的电路检查是没有问题的。最后查资料才知道蜂鸣器的正负接口接反了。 还有一个不可忽略的问题。我们先保证电路的正确,再美化线路,有几次我们美化完电路发现之前的功能不能实现。就是我和队友两个人一起美化线路,接口上不小心就连错了。八.心得体会通过这次对数字钟的设计与制作,让我们了解了设计电路的程序,也让我了解了关于数字钟的原理与设计理念,要设计一个电路总要对着一个参考电路图才可以连接的。但是最后的成品却不一定与想象的完全一样,因为在实际接线中有着各种各样的条件制约着,所以要合理布局这样连出来的成品才比较美观。通过这次学习,让我对各种电路都有了大概的了解,所以说,实践是检验真理的唯一标准,对于这些电路还是应该自己动手实际操作才会有深刻理解。在这次实验连接中,发现了一个极大的问题,那就是在电路连接过程中一

温馨提示

  • 1. 本站所有资源如无特殊说明,都需要本地电脑安装OFFICE2007和PDF阅读器。图纸软件为CAD,CAXA,PROE,UG,SolidWorks等.压缩文件请下载最新的WinRAR软件解压。
  • 2. 本站的文档不包含任何第三方提供的附件图纸等,如果需要附件,请联系上传者。文件的所有权益归上传用户所有。
  • 3. 本站RAR压缩包中若带图纸,网页内容里面会有图纸预览,若没有图纸预览就没有图纸。
  • 4. 未经权益所有人同意不得将文件中的内容挪作商业或盈利用途。
  • 5. 人人文库网仅提供信息存储空间,仅对用户上传内容的表现方式做保护处理,对用户上传分享的文档内容本身不做任何修改或编辑,并不能对任何下载内容负责。
  • 6. 下载文件中如有侵权或不适当内容,请与我们联系,我们立即纠正。
  • 7. 本站不保证下载资源的准确性、安全性和完整性, 同时也不承担用户因使用这些下载资源对自己和他人造成任何形式的伤害或损失。

评论

0/150

提交评论