下载本文档
版权说明:本文档由用户提供并上传,收益归属内容提供方,若内容存在侵权,请进行举报或认领
文档简介
1、高稳定度锁相环设计探讨【摘要】在当前形势下,随着通信及电子系统的发展,锁相环电路广泛应用于广播通信、频率合成、自动控制及时钟同步等技术领域。锁相环电路是无线收发系统的重要组成部分,为适应无线通信技术的进步,近年来发展十分迅速。本文介绍一种高稳定度和相位噪声的锁相环设计,其包括器件的选取、环路的设计、软件的编写以及电路的测试和应该注意的问题。【关键词】锁相环;高稳定度;相位噪声一、引言本文介绍一种高稳定度和相位噪声的锁相环设计,适用于对频率源指标要求较高,锁定时间要求较低的场合,而且相对于单个高稳定度和相位噪声的频率源来说成本较低。锁相环电路是一种以消除频率误差为目的的反馈控制电路,它的基本原理
2、是利用相位误差电压取消除频率误差,所以当电路达到平衡之后,虽然有剩余相位误差存在,但频率误差可以降低到零,从而实现无频差的频率跟踪和相位跟踪。而且锁相环电路还具有科研不用电感线圈、易于集成化、性能优越等许多有点,因此广泛用于通信、雷达、制导、导航、仪表和电机都方面。图1是一个锁相环的构成框图,PLL电路基本上由下述三大部分组成:鉴相器(phase Detector或phase Comparator)鉴相器用于检测两个输入信号的相位差;环路滤波器(loop Filter)是将鉴相器输出含有纹波的电流信号平均化,将此变换为交流成分少的直流信号的低通滤波器。环路滤波器除滤除纹波功能外,还有一种重要作
3、用,即决定稳定进行PLL环路控制的传输特性;压控振荡器(Voltage Controlled Osillator)就是用输入直流信号控制振荡频率,他是一种可变频率振荡器。随着电子技术的发展,要求信号的频率越来越稳定,一般的振荡器已经不能满足要求,于是出现了高准确度和高稳定度的时钟振荡源。但是高稳定度的时钟振荡源价格比较昂贵,对于成本的节约上有很大的限制。于是利用锁相环技术产生高精度高稳定度的频率源应运而生,只需要一个成本不高的时钟源和一个高稳晶振就可以实现高精度和高稳定度的时钟频率输出,图2是一个高稳定度锁相环的框图电路。二、电路框图本文利用的是单片机STC12C5410AD和鉴相器芯片ADF
4、4001以及一个高稳压控晶振实现锁相环电路,电路框图如图3所示。1.器件选择单片机用普通的单片机即可,本设计使用的是STC系列单片机,也可以使用51系列的单片机;ADF4001是AD公司的一款鉴相器芯片,最大输出频率可到200MHz,它内部含有一个13位、一个14位的分频器,可以对输入频率进行分频,使鉴相频率一致;高稳定度的压控晶振可以自己选择,适合自己要求的,表1是我们自己选择的恒温晶振部分指标。2.环路设计环路滤波器的设计是锁相环的重点,它决定了锁相环的指标好坏。环路滤波器的设计关键在环路带宽上,环路带宽会影响锁定时间、相位噪声和短稳等指标。环路带宽与锁定时间成反比关系;大于环路带宽部分的
5、相位噪声由晶振决定,小于环路带宽部分的相位噪声由参考信号决定。环路滤波器的设计方法比较多,各有优势,下面是本设计采用的参数计算方法,环路带宽设置为0.5Hz、相位裕度45,鉴相频率100kHz。采用三阶无源滤波器。图4是我们的三阶无源滤波器电路。首先已知相位裕度φ、参考频率fc、鉴相频率fcomp、压控灵敏度Kv、鉴相灵敏度Kφ、输出频率fout、时间常数T31(取0到1之间)。根据以上公式和已知条件,即可计算除电路中各个元器件的值。当然这只是一种环路滤波器的计算方法,也可以使用AD公司提供的ADIsimPLL软件进行计算,各有优缺点。一般环路滤波器首选无源滤波器,因为无源滤波
6、器相对于有源滤波器来说,引入的相位噪声更小一点。除非压控电压超出了无源滤波器的输出电压范围,我们才选择有源滤波器。3.软件部分4.注意问题(1)电源因为我们使用的是高灵敏度的压控晶振,对电压特别敏感,所以在处理电源滤波上要非常到位,特别是ADF4001的供电电压必须适用稳定度高的稳压器,因为供电电压直接影响器件内部电荷泵的电流,从而影响环路输出电压,导致晶振输出稳定度变差。我们在鉴相器电源引脚一次放置0.1uF、0.01uF、100pF的电容,最大限度滤除电源线上的干扰。还在电源线上串一个小电阻,进一步对噪声进行隔离。(2)VCO的输出功率分配VCO的输出通过一个简单的电阻网络,将各个端口匹配
7、到50欧姆,如图所示,利用三个18欧姆的电阻组成的T型网络完成。这样做会使B点和C点的功率比A点的功率低6dB,设计中应该注意。图5是输出功率的电阻分配图。总之,要取得良好的相位噪声和短稳,要在各个方面进行改进,还应该注意以下的问题:1)PLL芯片工作的电源纹波足够低不会恶化噪声基底2)PLL芯片的RF反馈输入(VCO的输出)具有合适的驱动能力不容许计数器错误计数3)PLL芯片的REF参考输入具有合适的驱动能力不容许计数器错误。4)PLL环路滤波器的电阻不会增加任何额外噪声不高于热噪声5)VCO的工作电压纹波足够小不会恶化由于频率牵引引起的相位噪声。6)环路滤波器屏蔽足够好VCO控制线上不会串
8、入其他干扰信号,防止来源于数字电路的窄脉冲信号出现在滤波器的输入端并直接耦合到输出端。三、测试结果经过不断的调试,测试结果如表2由测试结果科研看出,经过锁相环之后,稳定度和相位噪声的指标跟晶振的指标基本一致,改善了时钟源的指标。四、结束语本文所设计的高稳定度和相位噪声的锁相环设计,适用于对频率源指标要求较高,锁定时间要求较低的场合,而且相对于单个高稳定度和相位噪声的频率源来说成本较低。由于本人水平有限以及研究场合等因素制约,难免会存在一些瑕疵,仍需近深入研究,来实现进一步的完善和提高。参考文献【1】姜艳波,等编著.稳态电路与锁相环电路实例CMOS数字集成电路应用百例.化学工业出版社,200905.【2】黄智伟.锁相环与频率合成器电路设计.西安电子科技大学出版社,200810.
温馨提示
- 1. 本站所有资源如无特殊说明,都需要本地电脑安装OFFICE2007和PDF阅读器。图纸软件为CAD,CAXA,PROE,UG,SolidWorks等.压缩文件请下载最新的WinRAR软件解压。
- 2. 本站的文档不包含任何第三方提供的附件图纸等,如果需要附件,请联系上传者。文件的所有权益归上传用户所有。
- 3. 本站RAR压缩包中若带图纸,网页内容里面会有图纸预览,若没有图纸预览就没有图纸。
- 4. 未经权益所有人同意不得将文件中的内容挪作商业或盈利用途。
- 5. 人人文库网仅提供信息存储空间,仅对用户上传内容的表现方式做保护处理,对用户上传分享的文档内容本身不做任何修改或编辑,并不能对任何下载内容负责。
- 6. 下载文件中如有侵权或不适当内容,请与我们联系,我们立即纠正。
- 7. 本站不保证下载资源的准确性、安全性和完整性, 同时也不承担用户因使用这些下载资源对自己和他人造成任何形式的伤害或损失。
最新文档
- 工程项目合作合同书:2024年度联合经营版本3篇
- 劳务派遣用工合同范本
- 青岛市肉鸡委托饲养合同
- 培训服务协议书范本
- 影楼员工合同
- 关于诉讼和解协议书
- 运输合作的合同范本
- 珠宝购销合同范本版
- 演员演出合同模板
- 洋车夫课件教学课件
- 一氧化碳化学品安全技术说明书
- 朝花夕拾之二十四孝图
- 体育心理学课后参考答案
- 计算机组成原理期末考试试题及答案904
- 德育主题班会课件 红岩精神 永放光芒
- 英语演讲-机器人发展
- 坚持以人民为中心发展思想
- 中学300米塑胶运动场建设项目初步设计
- 国家开放大学电大《小学数学教学研究》大作业形考任务试题及答案
- GB/T 28181-2022公共安全视频监控联网系统信息传输、交换、控制技术要求
- GB/T 8733-2007铸造铝合金锭
评论
0/150
提交评论