计算机组成原理试卷6_第1页
计算机组成原理试卷6_第2页
计算机组成原理试卷6_第3页
计算机组成原理试卷6_第4页
计算机组成原理试卷6_第5页
已阅读5页,还剩13页未读 继续免费阅读

下载本文档

版权说明:本文档由用户提供并上传,收益归属内容提供方,若内容存在侵权,请进行举报或认领

文档简介

1、试卷1312222258一、单4选1(题下选项可能多个正确,只能选择其中最佳的一项)1、 CPU中决定指令执行顺序的是_ 。A: 程序计数器 B:指令寄存器 C:标志寄存器D:数据缓冲器答案:A2、 双端口存储器在_B_情况下会发生读/写冲突。A:左端口与右端口的地址码不同B:左端口与右端口的地址码相同C:左端口与右端口的数据码不同D:左端口与右端口的数据码相同答案:B3、 关于二地址指令以下论述正确的是_A:二地址指令中,运算结果通常存放在其中一个地址码所提供的地址中B:二地址指令中,指令的地址码字段存放的一定是操作数C:二地址指令中,指令的地址码字段存放的一定是寄存器号D:指令的地址码字段

2、存放的一定是操作数地址答案:A4、 下列寻址方式中,执行速度最快的是( )A:寄存器寻址B:相对寻址C:直接寻址D:存储器间接寻址答案:A5、 在机器数_中,零的表示形式是唯一的。A: 补码和移码B:补码C:原码D:原码和反码答案:A6、 定点小数的补码表示范围是()A:-1x1 B:-1x1C:-1x1D:-1x1答案:C7、 如果X是负数,由X补求X原是将_。A:符号位变反,其他各位不变B:所有位求反,末位加1C:除符号位外,其他位求反后末位加1D:除符号位外,其他位求反答案:C8、 补码加法运算是指( )A:操作数用补码表示,将被加数变补,然后相加B:操作数用补码表示,将加数变补,然后相

3、加C:操作数用补码表示,连同符号位一起相加D:操作数用补码表示,符号位单独处理答案:A9、 在微程序控制器中,机器指令和微指令的关系是_。A:每一条机器指令由一条微指令来执行B:一条微指令由若干条机器指令组成C:每一条机器指令由一段用微指令组成的微程序来解释执行D:一段微程序由一条机器指令来执行答案:C10、 下述有关存储器的描述中,正确的是_。 A:双端口存储器具有分离的读端口和写端口,因而CPU可以同时对其进行读、写操作B:多体交叉存储器主要解决扩充容量问题C:在虚拟存储器中,外存和主存以相同的方式工作,因此允许程序员用比主存空间大得多的外存空间编程D:CPU中通常设备有若干个寄存器,这些

4、寄存器与Cache统一编址,但访问速度更高答案:C11、 双端口存储器在_情况下会发生读写冲突。A:左端口与右端口的地址码不同B:左端口与右端口的数据码不同C:左端口与右端口的地址码相同D:左端口与右端口的数据码相同答案:C12、 在控制信号中,相容的信号是( )信号。A:可以相互容错的B:可以相互替代的C:可以相继出现的D:可以同时出现的答案:D13、 为了便于实现多级中断,保存现场信息最有效的办法是采用_。A: 通用寄存器B:堆栈C:存储器D:外存答案:B14、 和外存储器相比,内存储器的特点是_。A:容量大、速度慢、成本高B:容量小、速度快、成本高C:容量大、速度快、成本低D:容量小、速

5、度快、成本低答案:B15、 向量中断是_。A:外设提出中断;B:由硬件形成中断服务程序入口地址;C:由硬件形成向量地址,再由向量地址找到中断服务程序入口地址D:以上都不对。答案:C16、 浮点数的表示范围和精度取决于_。A:阶码的位数和尾数的位数B:阶码采用的编码和尾数采用的编码C:阶码采用的编码和尾数的位数D:阶码的位数和尾数采用的编码答案:A17、 若浮点数用补码表示,则判断运算结果是否为规格化数的方法是_。A: 阶符与数符相同为规格化数 B:阶符与数符相异为规格化数C: 数符与尾数小数点后第一位数字相异为规格化数D: 数符与尾数小数点后第一位数字相同为规格化数答案:C18、 邮局对信件进

6、行自动分拣,使用的计算机技术是_。A:模式识别B:自然语言理解C:机器证明D:机器翻译答案:A19、 定点原码一位乘法是_。A:先取操作数绝对值相乘,符号位单独处理B:用原码表示操作数,然后直接相乘C:被乘数用原码表示,乘数取绝对值,然后相乘D:乘数用原码表示,被乘数取绝对值,然后相乘答案:A20、 下列选项中,_不属于硬件。A:电源B:内存C:CPUD:ASCII答案:D21、 基准程序A在某计算机上运行的时间为100秒,其中90秒为CPU时间,其余时间忽略不计,若CPU速度提高50%,I/O速度不变,则运行基准程序A所耗费的时间是A: 55 B:60C:65D:70答案:D22、 CPU中

7、的译码器主要用于_ 。 A:地址译码B:指令译码C:选择多路数据至ALU D:数据译码答案:B23、 下列存储器中可在线改写的只读存储器是()A:EEPROMB:EPROMC:ROM D:RAM答案:A24、 在一个串行传输系统中,每秒可传输12个字节的数据,其比特率是( )A:8bps B:12bpsC:96bpsD:任意答案:C25、 隐指令是指_。A:操作数隐含在操作码中的指令;B:在一个机器周期里完成全部操作的指令;C:指令系统中已有的指令;D:指令系统中没有的指令。答案:A26、 外存储器与内存储器相比,外存储器_ _。A: 速度快,容量大,成本高 B:速度慢,容量大,成本低C: 速

8、度快,容量小,成本高D:速度慢,容量大,成本高答案:B27、 下列选项中的英文缩写均为总线标准的是( )A: PCI、CRT、USB、EISA B:ISA、CPI、VESA、EISAC:ISA、SCSI、RAM、MIPSD:ISA、EISA、PCI、PCI-Express答案:D28、 下述说法中_是正确的。A:EPROM是可改写的,因而也是随机存储器的一种;B:EPROM是可改写的,但它不能用作为随机存储器用;C:EPROM只能改写一次,故不能作为随机存储器用;D:EPROM是可改写的,但它能用作为随机存储器用。答案:B29、 计算机系统中的存贮器系统是指_。A: RAM存贮器B:ROM存贮

9、器C: 主存贮器D:cache、主存贮器和外存贮器答案:D30、 某机器字长 16 位,主存按字节编址,转移指令采用相对寻址,由两个字节组成,第一字节为操作码字段,第二字节为相对位移量字段。假定取指令时,每取一个字节 PC 自动加 1。若某转移指令所在主存地址为 2000H,相对位移量字段的内容为 06H,则该转移指令成功转以后的目标地址是_A: 2006H B:2007HC:2008H D:2009H答案:C二、判断(判断下列说法正确与否,(纸答卷正确用错误用表示))31、 内存与外存都能直接向CPU提供数据。答案:32、 CPU中通常都设置若干个寄存器,这些寄存器与主存统一编址。访问这些寄

10、存器的指令格式与访问存储器是相同的。答案:33、 一旦有中断请求出现,CPU立即停止当前指令的执行,转而去受理中断请求。答案:34、 Cache与主存统一编址,即主存空间的某一部分属于 Cache。答案:35、 一个更高优先级的中断请求总是可以中断另一个中断处理程序的执行。答案:36、 在虚拟存储器中,辅助存储器与主存储器以相同的方式工作,因此允许程序员用比主存空间大得多的辅存空间编程。答案:37、 主存储器中采用双译码结构的主要目的是提高存取速度。答案:38、 在计算机中,存储器是数据传送的中心,但访问存储器的请求是由CPU或I/O所发出的。答案:39、 移码的特点是编码保持了数据原有的大小

11、顺序。答案:40、 在浮点运算器中,阶码部件可实现加、减、乘、除四种运算。答案:41、 采用RISC技术后,计算机的体系结构又恢复到早期的比较简单的情况。答案:42、 浮点运算指令对用于科学计算的计算机是很必要的,可以提高机器的运算速度。答案:43、 决定计算机计算精度的主要技术指标一般是指计算机的字长。答案:44、 DMA控制器通过中断向CPU发DMA请求信号。答案:45、 某R进位计数制,其左边1位的权是其相邻的右边1位的权的R倍。答案:三、填空(在空白处填上正确的文字、得数、编号或图形)46、 二进制数1011的原码是(A),补码是(B) 。答案:A:11011B: 1010147、 按

12、计算机所使用的器件及其规模,可以将电子计算机分为(A)、(B)、中小规模集成电路计算机和大规模超大规模集成电路计算机。答案:A 电子管 B晶体管48、 控制器的设计方法有两种,一种是(A),另一种是(B)。答案:A组合逻辑设计 B微程序设计49、 提高主存速度的方法有:缩短存储器的读出时间或加长存储器的字长,采用(A),采用(B),采用多体交叉存储器和采用相联存储器等。答案:A 多端口存储器 B高速缓存50、 (A )是计算机硬件能够直接识别的语言,(B )是机器语言的符号表示,高级语言是面向算法的语言。答案:A:机器语言B:汇编语言51、 DRAM常用的刷新方法有三种:(A),(B),分散式

13、刷新。答案:A:集中式刷新B:异步式刷新52、 Cache的命中率与程序的行为、(A)、组织方式、(B)有关。答案:A.Cache的容量 B. 块的大小53、 寻址方式按操作数的物理位置不同,多使用A._型和B._型,前者比后者执行速度快。答案:A.RRB.RS54、 指令格式是指令用A._表示的结构形式,通常格式中由操作码字段和B._字段组成。答案:A.二进制代码B.地址码55、 cache 是一种高速缓冲存储器,是为了解决CPU和主存之间(A)不匹配而采用的一项重要技术。它与主存的替换算法有FIFO、随机替换算法、(B)。答案:速度最近最少访问算法56、 在输入输出系统中,软件控制方式包括

14、A方式和B方式。答案:A 程序查询B 中断57、 外设的编址方式通常有(A)和(B)。答案:A统一编址 B 独立编址58、 同步通信:指由统一时钟控制的通信,控制方式简单,灵活性差,当系统中各部件工作速度差异较大时,总线工作效率明显下降。适合于(A)的场合。异步通信:指(B)的通信,部件间采用应答方式进行联系,控制方式较同步复杂,灵活性高,当系统中各部件工作速度差异较大时,有利于提高总线工作效率。答案:A:速度差别不大B:没有统一时钟控制59、 计算机区分指令和数据有以下2种方法:(1)通过不同的时间段来区分指令和数据,即在取指令阶段(或取指微程序)取出的为(A),在执行指令阶段(或相应微程序

15、)取出的即为(B)。答案:A:指令B:数据60、 中断处理过程可以嵌套进行,A._的设备可以中断B._的中断服务程序答案:A.优先级高B.优先级低四、名词解释(解释下列名词,缩写应先写(译)出全文再解释)61、 外围设备答案:计算机的输入输出设备,包括输入设备、输出设备和外存储设备。62、 写回法答案: cache命中时的一种更新策略,写cache时不写主存,而当cache数据被替换出去时才写回主存。63、 大数端答案: 高位数据和低位数据在存储器中的存储次序,将多字数据的最低字节存储在最大地址位置。64、 机器周期答案:指令执行中每一步操作所需的时间。65、 RISC答案:精简指令系统计算机

16、五、简答题()66、 比较静态存储器和动态存储器的存储原理和特点。答案:SRAM也称动态随机存储器,其特点是工作速度快,只要电源不撤除,写入SRAM的信息就不会消失,不需要刷新电路,同时在读出时不破坏原来存放的信息,一经写入可多次读出,但集成度较低,功耗较大。SRAM一般用来作为计算机中的高速缓冲存储器(Cache)。 DRAM是动态随机存储器(Dynamic Random Access Memory),它是利用场效应管的栅极对其衬底间的分布电容来保存信息,以存储电荷的多少,即电容端电压的高低来表示“1”和“0”。DRAM每个存储单元所需的场效应管较少,常见的有4管,3管和单管型DRAM。因此

17、它的集成度较高,功耗也较低,但缺点是保存在DRAM中的信息_场效应管栅极分布电容里的信息随着电容器的漏电而会逐渐消失,一般信息保存时间为2ms左右。为了保存DRAM中的信息,必须每隔12ms对其刷新一次。因此,采用 DRAM的计算机必须配置动态刷新电路,防止信息丢失。DRAM一般用作计算机中的主存储器。67、 在寄存器寄存器型,寄存器存储器型和存储器存储器型三类指令中,哪类指令的执行时间最长?哪类指令的执行时间最短?为什么?答案: 寄存器-寄存器型执行速度最快,存储器-存储器型执行速度最慢。因为前者操作数在寄存器中,后者操作数在存储器中,而访问一次存储器所需的时间一般比访问一次寄存器所需时间长

18、。68、 I/O设备有哪些编址方式,各有何特点?答案: 统一编址和独立编址。统一编址是在主存地址中划出一定的范围作为I/O地址,这样通过访存指令即可实现对I/O的访问。但主存的容量相应减少了。独立编址,I/O地址和主存是分开的,I/O地址不占主存空间,但访存需专门的I/O指令。69、 什么是指令周期、机器周期和时钟周期?三者有何关系?答案: CPU每取出并执行一条指令所需的全部时间叫指令周期;机器周期是在同步控制的机器中,执行指令周期中一步相对完整的操作(指令步)所需时间,通常安排机器周期长度=主存周期;时钟周期是指计算机主时钟的周期时间,它是计算机运行时最基本的时序单位,对应完成一个微操作所

19、需的时间,通常时钟周期=计算机主频的倒数。70、 如何区分ASCII代码和汉字编码?答案: 答:ASCII代码是7位的代码,在存储时可以在它前面增加一位形成8位的代码,增加的位用0表示是ASCII码,1表示是汉字编码。六、综合应用题()71、 设X2-0110.110100,Y2-100-0.101110。按下列运算步骤求XY补,其中阶码4位(含1位符号位),尾数7位(含 1位符号位)。 求阶差 对阶 尾数运算 结果规格化 答案: 阶差E为1。 对阶。 Y的阶码小,应使Y的尾数右移1位,阶码加1。此时X的阶码为11101,尾数为11.101001。 尾数求和。00.110100+11.1010

20、0100.011101。 规格化处理。 结果符号与最高位相同,执行左规。 结果尾数为00.111010,阶码为11100。72、 某微程序控制器中,采用水平型 直接控制微指令格式,断定方式。已知全机共有微20命令个,可判定的外部条件有4个,控制存储器容量为25630(位)。 设计出微指令的具体格式。 答案: 微指令格式设计如下: 操作控制字段判断测试字段下地址字段20位2位8位73、 答案:(7)(N)+(N)+(N)6074、 某8位微型机地址码为20位,若使用8K4位的RAM芯片组成模块板结构的存储器,试问:(1)该机所允许的最大主存空间是多少?(2)若每个模块板为16K8位,共需几个模块

21、板?(3)每个模块板内共有几片RAM芯片?(4)共有多少片RAM?答案: (1)最大主存空间220*8(2)共需要64个16K*8位的模块板。(3)每个模块板16K*8位共需要4片8K*4位的RAM芯片(4)共有256片的8K*4位的RAM芯片75、 主存容量为4MB,虚存容量为1GB,则虚拟地址和物理地址各为多少位?如果页面大小为4KB,页表长度是多少? 答案:虚拟地址 30位物理地址 22位页表长度 21876、 在一个32位的总线系统中,总线的时钟频率为133MHZ,假设总线最短传输周期为4个时钟周期,试计算总线的最大数据传输率。答案: 1.总线的最大传输率:32/8*(133*106)/4=133MBps77、 某台计算机字长为16位,主

温馨提示

  • 1. 本站所有资源如无特殊说明,都需要本地电脑安装OFFICE2007和PDF阅读器。图纸软件为CAD,CAXA,PROE,UG,SolidWorks等.压缩文件请下载最新的WinRAR软件解压。
  • 2. 本站的文档不包含任何第三方提供的附件图纸等,如果需要附件,请联系上传者。文件的所有权益归上传用户所有。
  • 3. 本站RAR压缩包中若带图纸,网页内容里面会有图纸预览,若没有图纸预览就没有图纸。
  • 4. 未经权益所有人同意不得将文件中的内容挪作商业或盈利用途。
  • 5. 人人文库网仅提供信息存储空间,仅对用户上传内容的表现方式做保护处理,对用户上传分享的文档内容本身不做任何修改或编辑,并不能对任何下载内容负责。
  • 6. 下载文件中如有侵权或不适当内容,请与我们联系,我们立即纠正。
  • 7. 本站不保证下载资源的准确性、安全性和完整性, 同时也不承担用户因使用这些下载资源对自己和他人造成任何形式的伤害或损失。

评论

0/150

提交评论