电子技术课程设计报告数字钟的设计与制作_第1页
电子技术课程设计报告数字钟的设计与制作_第2页
电子技术课程设计报告数字钟的设计与制作_第3页
电子技术课程设计报告数字钟的设计与制作_第4页
电子技术课程设计报告数字钟的设计与制作_第5页
已阅读5页,还剩7页未读 继续免费阅读

下载本文档

版权说明:本文档由用户提供并上传,收益归属内容提供方,若内容存在侵权,请进行举报或认领

文档简介

1、河南理工大学电子技术课程设计报告数字钟的设计与制作学 院:电气工程与自动化学院姓 名: 学 号: 专业班级: 电信093班 指导老师: 2010年12月18日目录1、 概述21.1设计目的21.2设计要求21.3技术指标.22、 数字钟的总体设计32.1设计方案方框图33、 各部分功能模块设计(功能描述)43.1时间计数单元43.2译码驱动及显示单元.53.3校时控制电路单元.63.4多谐振荡器及分频电路 .73.5总体电路图.84、 各元器件的介绍及各芯片真值表.84.1各元器件的介绍.84.2各芯片的真值表.95、仿真调试.106、设计时遇到的问题10学贵以致用,通过几天的功放电路的设计,

2、焊接,调试过程,将从书本上学到的知识应用于实践,学会了初步的电子电路的一般设计方法和步骤,虽然过程中遇到了一些困难107、 心得体会11参考文献111、 概述1.1设计目的数字钟是一种用数字电路技术实现时、分、秒计时的装置,与机械式时钟相比具有更高的准确性和直观性,且无机械装置,具有更更长的使用寿命,因此得到了广泛的使用。 数字钟从原理上讲是一种典型的数字电路,其中包括了组合逻辑电路和时序电路。 因此,我们此次设计与制做数字钟就是为了了解数字钟的原理,从而学会制作数字钟.而且通过数字钟的制作进一步的了解各种在制作中用到的中小规模集成电路的作用及实用方法.且由于数字钟包括组合逻辑电路和时叙电路.

3、通过它可以进一步学习与掌握各种组合逻辑电路与时序电路的原理与使用方法. 1.2、设计要求(1) 画出电路原理图(或仿真电路图); (2)元器件及参数选择; (3)电路仿真与调试; (4)自行装配和调试,并能发现问题和解决问题。 (5)写出设计与制作的全过程,附上有关资料和图纸,有心得体会。 1.3技术指标:(1) 时间以24小时为一个周期;(2) 显示时、分、秒;(3)具有校时功能,可以对小时、分和秒单独校时。对分校时的时候,停止分向小时进位;对秒校时的时候,停止秒向分进位。校时时钟源可以手动输入或借用电路中的时钟脉冲。 (4) 为了保证计时的稳定和准确以及方便调节脉冲,频率可采用多谐振荡器提

4、供标准时间基准信号。2 数字钟的总体设计方案2.1设计方案方框图数字钟实际上是一个对标准频率(1hz)进行计数的计数电路。在其进位计数的基本功能上,通过设置添加一个校时电路,实现对分、时的校正功能。同时标准的1hz时间信号必须做到准确稳定。通常使用石英晶体振荡器电路构成数字钟,此设计采用多谐振荡器,因为此设置方便调试,而且其频率的调整较为方便。其基本逻辑框图如下:图2.11 数字钟组成框图数字钟的结构组成:1) 时间计数单元; 2) 译码驱动及显示单元;3) 校时控制电路;4) 多谐振荡器及分频电路3、 各部分功能模块设计3.1时间计数单元 3.1.1 秒个位与秒十位的电路设计 图31 秒个位

5、与秒十位的电路连线图计数器芯片74161的使能端enp和ent接高电平,计数器进入计数状态。当给计数器的秒个位clk端施加脉冲信号时,开始计数,输出端q0q3将结果输出给译码器。当秒个位输出结果是1010时,一方面将q3,q1的高电平通过与门后的结果1输送给秒十位的计数器clk端,实现进位,并驱动秒十位计数器工作。另一方面q3,q1的高电平经过与非门的结果0反馈给秒个位的mr端,使秒个位自动清零。由此,达到秒个位清零,并同时向十位进位的目的。同理于秒十位,当其输出端结果为0110时,其q2,q1的结果经过与门和与非门实现自动清零及向分个位进位。此时数码显示器的秒个位的数字从0变化到9,十进制状

6、态;秒十位在个位的进位下从0变化到5,六进制状态。同理与分个位与分十位3.1.2时个位与分十位的电路设计图32 时个位与时十位的电路连线图时个位是十进制,而十位是三进制,所以当个位161的输出端结果分别是1010,个位向十位进位,同时十位为0010,个位为0100时,十位的q1端和个位的q2端经过与门、非门,结果输给十位的mr而清零,实现24小时的功能。3.2 译码驱动及显示单元 : 时、分、秒三部分的译码驱动及显示单元相同,其电路线路图如下:图33 译码驱动及显示器在lt=rbi=1的条件下,及使能输入bi/bro=1时,锁存器不工作,译码器的输出随输入码的变化而变化。而七段数字显示器共阴极

7、,输入高电平有效,发光二极管导通发亮。3.3 校时控制电路单元图34 校时控制电路该校时控制电路能实现对时、分、秒各部分的校时工作。当s1向下闭合时,按下j1可实现对时的校正,也即提供一个可记脉冲。同理,当s2向下闭合时,按下j1可实现对分的校正;当s3向左闭合时,可实现对分的校正;当s3向左闭合时,按下j1可实现对秒的的校正。3.4多谐振荡器 图34 多谐振荡器及分频电路振荡器是数字钟的核心。振荡器的稳定度及频率的精确的决定了数字钟计时的准确程度,此设计采用方便的多谐振荡器提供脉冲信号。一般来说,振荡器的频率越高,计数精度越高。多谐振荡器的周期t=0.7*(r44+2*r43)*c 。通过选

8、取恰当的电阻r44和r43的阻值,以及电容c1和c2的值,使其周期约为0.125秒,然后通过74ls161芯片把分频,使其提供的脉冲为1hz。3.5总体电路图图35 总体设计电路图 4 各元器件的介绍及各芯片真值表4.1各元器件的介绍6个共阴极数码显示器7seg6个74ls48译码器7个74ls161计数器1个555定时器3个单刀双制开关一个单刀单制开关7个与非门(即2个74ls00四2输入与非门)4个非门(即1个74ls04六反相器)42个普通电阻(100) 1个169k电阻1个5.1 k电阻1个1uf电容1个10nf电容4.2各芯片的真值表1)、74ls48芯片 2)、74ls161芯片

9、3)、555定时器芯片5安装调试1)、仿真 环境:multisim软件 学习使用multisim软件,学会从该软件上找到所需的芯片及元器件,由秒向时部分依次进行设计并逐步仿真,从而发现问题能及时解决。2)调试与制作 将仿真后得到的结果通过实物表现出来,按照原理图进行实物连接,连接过程当中逐步调试,以确保作品存在的问题能及时发现,并得到解决6设计时遇到的问题学贵以致用,通过几天的数字钟电路的设计,焊接,调试过程,将从书本上学到的知识应用于实践,学会了初步的电子电路的一般设计方法和步骤,虽然过程中遇到了一些困难,但是在解决这些问题的过程无疑也是对自己自身专业素质的一种提高。遇到的问题有(1)制作上

10、,出现虚焊的现象导致数码显示器显示出错或不显示,甚至在进位上不能实现。解决问题的方法:仔细检查连线是否有问题,当数码器不能工作时,可能是由虚焊而引起,可以通过使用万用表检查是哪部分有问题。万用表在电阻档,若显示无穷,则是虚焊引起,由此重新焊烙导线可以得以改善。(2) 开始仿真时,多谐振荡器提供的脉冲不能使的秒连续跳动。解决问题的方法: 仔细检查连线是否有问题,调节电阻和电容的值,以便产生恰当的脉冲使得计数器连续计数,从而实现秒的连续跳动。7 心得体会通过这次对数字钟的设计与制作,让我了解了设计电路的程序,也让我了解了关于数字钟的原理与设计理念,要设计一个电路总要先用仿真仿真成功之后才实际接线的。但是最后的成品却不一定与仿真时完全一样,因为,在实际接线中有着各种各样的条件制约着。而且,在仿真中无法成功的电路接法,在实际中因为芯片本身的特性而能够成功。所以,在设计时应考虑两者的差异,从中找出最适合的设计方法。 通过这次学习,让

温馨提示

  • 1. 本站所有资源如无特殊说明,都需要本地电脑安装OFFICE2007和PDF阅读器。图纸软件为CAD,CAXA,PROE,UG,SolidWorks等.压缩文件请下载最新的WinRAR软件解压。
  • 2. 本站的文档不包含任何第三方提供的附件图纸等,如果需要附件,请联系上传者。文件的所有权益归上传用户所有。
  • 3. 本站RAR压缩包中若带图纸,网页内容里面会有图纸预览,若没有图纸预览就没有图纸。
  • 4. 未经权益所有人同意不得将文件中的内容挪作商业或盈利用途。
  • 5. 人人文库网仅提供信息存储空间,仅对用户上传内容的表现方式做保护处理,对用户上传分享的文档内容本身不做任何修改或编辑,并不能对任何下载内容负责。
  • 6. 下载文件中如有侵权或不适当内容,请与我们联系,我们立即纠正。
  • 7. 本站不保证下载资源的准确性、安全性和完整性, 同时也不承担用户因使用这些下载资源对自己和他人造成任何形式的伤害或损失。

评论

0/150

提交评论