COP2000实现乘法器和除法器25页_第1页
COP2000实现乘法器和除法器25页_第2页
COP2000实现乘法器和除法器25页_第3页
COP2000实现乘法器和除法器25页_第4页
COP2000实现乘法器和除法器25页_第5页
已阅读5页,还剩21页未读 继续免费阅读

下载本文档

版权说明:本文档由用户提供并上传,收益归属内容提供方,若内容存在侵权,请进行举报或认领

文档简介

1、计算机组成原理课程设计报告班级:07计算机 06 班 姓名: 学号: 完成时间: 一、课程设计目的1在实验机上设计实现机器指令及对应的微指令(微程序)并验证,从而进一步掌握微程序设计控制器的基本方法并了解指令系统与硬件结构的对应关系;2通过控制器的微程序设计,综合理解计算机组成原理课程的核心知识并进一步建立整机系统的概念;3培养综合实践及独立分析、解决问题的能力。二、课程设计的任务针对COP2000实验仪,从详细了解该模型机的指令/微指令系统入手,以实现乘法和除法运算功能为应用目标,在COP2000的集成开发环境下,设计全新的指令系统并编写对应的微程序;之后编写实现乘法和除法的程序进行设计的验

2、证。三、 课程设计使用的设备(环境)1硬件l COP2000实验仪l PC机2软件l COP2000仿真软件四、课程设计的具体内容(步骤)1详细了解并掌握COP 2000模型机的微程序控制器原理,通过综合实验来实现(1)该模型机指令系统的特点: 总体概述COP2000模型机包括了一个标准CPU所具备所有部件,这些部件包括:运算器ALU、累加器A、工作寄存器W、左移门L、直通门D、右移门R、寄存器组R0-R3、程序计数器PC、地址寄存器MAR、堆栈寄存器ST、中断向量寄存器IA、输入端口IN、输出端口寄存器OUT、程序存储器EM、指令寄存器IR、微程序计数器uPC、微程序存储器uM,以及中断控制

3、电路、跳转控制电路。其中运算器和中断控制电路以及跳转控制电路用CPLD来实现,其它电路都是用离散的数字电路组成。微程序控制部分也可以用组合逻辑控制来代替。 模型机为8位机,数据总线、地址总线都为8位,但其工作原理与16位机相同。相比而言8位机实验减少了烦琐的连线,但其原理却更容易被学生理解、吸收。模型机的指令码为8位,根据指令类型的不同,可以有0到2个操作数。指令码的最低两位用来选择R0-R3寄存器,在微程序控制方式中,用指令码做为微地址来寻址微程序存储器,找到执行该指令的微程序。而在组合逻辑控制方式中,按时序用指令码产生相应的控制位。在本模型机中,一条指令最多分四个状态周期,一个状态周期为一

4、个时钟脉冲,每个状态周期产生不同的控制逻辑,实现模型机的各种功能。模型机有24位控制位以控制寄存器的输入、输出,选择运算器的运算功能,存储器的读写。模型机的缺省的指令集分几大类: 算术运算指令、逻辑运算指令、移位指令、数据传输指令、跳转指令、中断返回指令、输入/输出指令。 模型机的寻址方式表1 模型机的寻址方式模型机的寻址方式寻址方式说明指令举例指令说明累加器寻址操作数为累加器ACPL A将累加器A的值取反隐含寻址累加器AOUT将累加器A的值输出到输出端口寄存器OUT寄存器寻址参与运算的数据在R0R3的寄存器中ADD A,R0将寄存器R0的值加上累加器A的值,再存入累加器A中寄存器间接寻址参与

5、运算的数据在存储器EM中,数据的地址在寄存器R0-R3中MOV A,R1将寄存器R1的值作为地址,把存储器EM中该地址的内容送入累加器A中存储器直接寻址参与运算的数据在存储器EM中,数据的地址为指令的操作数。AND A,40H将存储器EM中40H单元的数据与累加器A的值作逻辑与运算,结果存入累加器A立即数寻址参与运算的数据为指令的操作数。SUB A,#10H从累加器A中减去立即数10H,结果存入累加器A(2)该模型机微指令系统的特点(包括其微指令格式的说明等): 总体概述该模型机的微命令是以直接表示法进行编码的,其特点是操作控制字段中的每一位代表一个微命令。这种方法的优点是简单直观,其输出直接

6、用于控制。缺点是微指令字较长,因而使控制存储器容量较大。 微指令格式的说明模型机有24位控制位以控制寄存器的输入、输出,选择运算器的运算功能,存储器的读写。微程序控制器由微程序给出24位控制信号,而微程序的地址又是由指令码提供的,也就是说24位控制信号是由指令码确定的。该模型机的微指令的长度为24位,其中微指令中只含有微命令字段,没有微地址字段。其中微命令字段采用直接按位的表示法,哪位为0,表示选中该微操作,而微程序的地址则由指令码指定。这24位操作控制信号的功能如表2所示:(按控制信号从左到右的顺序依次说明)表2 微指令控制信号的功能操作控制信号控 制 信 号 的 说 明XRD外部设备读信号

7、,当给出了外设的地址后,输出此信号,从指定外设读数据。EMWR程序存储器EM写信号。EMRD程序存储器EM读信号。PCOE将程序计数器PC的值送到地址总线ABUS上。EMEN将程序存储器EM与数据总线DBUS接通,由EMWR和EMRD决定是将DBUS数据写到EM中,还是从EM读出数据送到DBUS。IREN将程序存储器EM读出的数据打入指令寄存器IR和微指令计数器PC。EINT中断返回时清除中断响应和中断请求标志,便于下次中断。ELPPC打入允许,与指令寄存器的IR3、IR2位结合,控制程序跳转。MAREN将数据总线DBUS上数据打入地址寄存器MAR。MAROE将地址寄存器MAR的值送到地址总线

8、ABUS上。OUTEN将数据总线DBUS上数据送到输出端口寄存器OUT里。STEN将数据总线DBUS上数据存入堆栈寄存器ST中。RRD读寄存器组R0R3,寄存器R?的选择由指令的最低两位决定。RWR写寄存器组R0R3,寄存器R?的选择由指令的最低两位决定。CN决定运算器是否带进位移位,CN=1带进位,CN=0不带进位。FEN将标志位存入ALU内部的标志寄存器。X2X2、X1、X0三位组合来译码选择将数据送到DBUS上的寄存器。X1X0WEN将数据总线DBUS的值打入工作寄存器W中。AEN将数据总线DBUS的值打入累加器A中。S2S2、S1、S0三位组合决定ALU做何种运算。S1S0COP200

9、0中有7个寄存器可以向数据总线输出数据, 但在某一特定时刻只能有一个寄存器输出数据. 由X2,X1,X0决定那一个寄存器输出数据。X2 X1 X0输出寄存器0 0 0IN_OE 外部输入门0 0 1IA_OE 中断向量0 1 0ST_OE 堆栈寄存器0 1 1PC_OE PC寄存器1 0 0D_OE 直通门1 0 1R_OE 右移门1 1 0L_OE 左移门1 1 1没有输出COP2000中的运算器由一片EPLD实现. 有8种运算, 通过S2,S1,S0来选择。运算数据由寄存器A及寄存器W给出, 运算结果输出到直通门D。S2 S1 S0功能0 0 0A+W 加0 0 1A-W 减0 1 0A|

10、W 或0 1 1A&W 与1 0 0A+W+C 带进位加1 0 1A-W-C 带进位减1 1 0A A取反1 1 1A 输出A2。计算机中实现乘法和除法的原理(1)无符号乘法实例演示(即,列4位乘法具体例子演算的算式):被乘数为1001(二进制),即为十进制的9;乘数为0110(二进制),即为十进制的6。那么,可以通过笔算得到:10010110=00110110即十进制运算结果为:96=54 无符号乘法的实例演示如图1所示: 1 0 0 1 ;被乘数 0 1 1 0 ;乘数 0 0 0 0 ;初始值(零) 0 0 0 0 (0) ;乘数最低位为0,部分积加0,被乘数左移一;位,乘数右移一位。

11、0 0 0 0 ;部分积 1 0 0 1 (1) ;乘数最低位为1,部分积加被乘数,被乘数左;移一位,乘数右移一位。 1 0 0 1 0 ;部分积 1 0 0 1 (1) ;乘数最低位为1,部分积加被乘数,被乘数左;移一位,乘数右移一位。 1 1 0 1 1 0 ;部分积 0 0 0 0 (0) ;乘数最低位为0,部分积加0,被乘数左移一;位,乘数右移一位。 (0) 0 1 1 0 1 1 0 ;计算完毕,结果为00110110 即:10010110=00110110图1 无符号乘法实例演示硬件原理框图:ALUAWR2R1被乘数乘数DLRR0(部分积和结果)判断乘数末位乘数右移被乘数左移图2

12、无符号乘法的硬件原理框图在模型机上实现无符号数乘法运算时,采用“加法移位”的重复运算方法。那么,无符号乘法的硬件原理框图如图2所示。算法流程图:在模型机上实现无符号数乘法运算时,采用“加法移位”的重复运算方法。因此,无符号乘法的算法流程图如图3所示。初始化被乘数及乘数初始化部分积开始计算部分积乘数末位为1?结束被乘数左移一位(不带进位)乘数右移一位(不带进位)输出结果(R0)乘数为0?YNYN图3 无符号乘法的算法流程图(2)无符号除法实例演示(即,列4位除法具体例子演算的算式):被除数为(二进制),即为十进制的100;除数为1001(二进制),即为十进制的9。那么,可以通过笔算得到:1001

13、=10110001即十进制运算结果为:1009=111无符号除法的实例演示如图4所示 0 1 0 1 11 0 0 1 0 1 1 0 0 1 0 0 ;被除数 1 0 0 1 ;除数 ;减去除数1 1 0 1 0 ;余数为负,C=1,商上0 1 0 0 1 ;商左移一位,除数右移一位;加上除数0 0 0 1 1 1 ;余数为正,C=0,商上1 1 0 0 1 ;商左移一位,除数右移一位 ;减去除数 1 1 1 1 1 0 0 ;余数为负,C=1,商上01 0 0 1 ;商左移一位,除数右移一位;加上除数0 0 0 0 1 0 1 0 ;余数为正,C=0,商上1 1 0 0 1 ;商左移一位,

14、除数右移一位 ;减去除数 0 0 0 0 0 0 0 1 ;余数为正,C=0,商上1,余数为1 ;余数为正不用处理图4 无符号除法的算法流程图硬件原理框图:ALUAWR1R0被除数除数DLR标志位C除数右移R2(商)R3(计数器)初始化:除数左移图5 无符号除法的硬件原理框图在模型机上实现无符号数除法运算时,采用“加减交替算法”的运算方法。那么,无符号除法的硬件原理框图如图5所示。算法流程图:在模型机上实现无符号数除法运算时,采用“加减交替算法”的运算方法。因此,无符号除法的算法流程图如图6所示。初始化被除数及除数计数器初始化商初始化开始做减法YN商0余数为负?商1计算结束?YN计算结束?YN

15、做加法输出结果结束计算余数图6 无符号除法的算法流程图3对应于以上算法如何分配使用COP2000实验仪中的硬件(1)无符号乘法符号乘法对应于COP2000实验仪的硬件具体分配使用情况如下表所示:表3 无符号乘法的硬件分配情况硬件名称实现算法功能描述寄存器R0计算时用来存放部分积和最后的积寄存器R1 初始化时,用来存放被乘数; 在程序执行的过程中,用来存放向左移位后的被乘数。寄存器R2 初始化时,用来存放乘数; 在程序执行的过程中,用来存放向右移位后的乘数。累加器A执行ADD A,R?(加法)、SHL R?(左移一位)、SHR R?(右移一位)等命令时所必须使用的寄存器。寄存器W执行ADD A,

16、R?(加法)、TEST R?,#II(测试R2的末位)等双操作数命令时所必须使用的寄存器。左移门L用来实现相应数据左移一位的运算,并能够控制该运算后的结果是否输出到数据总线。直通门D用来控制ALU的执行结果是否输出到数据总线。右移门R用来实现相应数据右移一位的运算,并能够控制该运算后的结果是否输出到数据总线。程序计数器PC 控制程序按顺序正常执行; 当执行转移指令时,从数据线接收要跳转的地址,使程序能够按需要自动执行。 当要从EM中读取数据时,由PC提供地址。存储器EM存储指令和数据。微程序计数器PC向微程序存储器M提供相应微指令的地址。微程序存储器M存储相应指令的微指令。输出寄存器OUT可以

17、将运算结果输出到输出寄存器OUT(本实验未用)。堆栈ST当存储于累加器A的值将要受到破坏时,将其数据保存在堆栈ST中,使程序能够正常地执行。(2)无符号除法 无符号除法对应于COP2000实验仪的硬件具体分配使用情况如下表所示:表4 无符号除法的硬件分配情况硬件名称实现算法功能描述寄存器R0初始化时,用来存放被除数和计算后的余数。寄存器R1 初始化时,用来存放除数; 在程序执行的过程中,用来存放向右移位后的除数。寄存器R2在程序执行过程中,用来保存当前算得的商。寄存器R3当作计数器使用,用来控制程序是否结束(初始值5)。累加器A 计算时用来存放中间结果; 执行ADD A,R?(加法)、SUB

18、A,R?(减法)等命令时所必须使用的寄存器。寄存器W执行SUB A,R?(减法)等双操作数命令时所必须使用的寄存器。左移门L用来实现相应数据左移一位的运算,并能够控制该运算后的结果是否输出到数据总线。直通门D用来控制ALU的执行结果是否输出到数据总线。右移门R用来实现相应数据右移一位的运算,并能够控制该运算后的结果是否输出到数据总线。程序计数器PC 控制程序按顺序正常执行; 当执行转移指令时,从数据线接收要跳转的地址,使程序能够按需要自动执行。 当要从EM中读取数据时,由PC提供地址。存储器EM存储指令和数据。微程序计数器PC向微程序存储器M提供相应微指令的地址。微程序存储器M存储相应指令的微

19、指令。输出寄存器OUT可以将运算结果输出到输出寄存器OUT(本实验未用)。堆栈ST当存储于累加器A的值将要受到破坏时,将其数据保存在堆栈ST中,使程序能够正常地执行。4在COP2000集成开发环境下设计全新的指令/微指令系统设计结果如表所示(可按需要增删表项)(1) 新的指令集(设计两个不同指令集要分别列表)表5 无符号乘法和除法的新指令集助记符机器码1机器码2指令说明_FATCH_ 000000xx00-03实验机占用,不可修改。复位后,所有寄存器清0,首先执行 _FATCH_ 指令取指。ADD R?,A 000001xx04-07将累加器A中的数加入到寄存器R?中,并影响标志位。ADDR?

20、,#II000010xx08-0BII将立即数II加入到寄存器R?中,并影响标志位。SUB R?,A000011xx0C-0F从寄存器R?中减去累加器A中的数,并影响标志位。SUBR?,#II000100xx10-13II从寄存器R?中减去立即数II,并影响标志位。TEST R?,#II000101xx14-17II寄存器R? “与” 立即数II,只改变标志位,并不改变R?中的数值。PUSH A000110xx18-1B将累加器A中的数据压入堆栈寄存器ST。POP A000111xx1C-1F将堆栈寄存器ST中的数据弹出到累加器A中。MOV A,R?001000xx20-23将寄存器R?中的数

21、放入累加器A中。MOVR?,#II001001xx24-27II将立即数II存放到寄存器R?中。SHL R?001010xx28-2B寄存器R?中的数不带进位向左移一位,并不影响标志位。SHR R?001011xx2C-2F寄存器R?中的数不带进位向右移一位,并不影响标志位。JC MM001100xx30-33MM若进位标志位置1,跳转到MM地址。JZ MM001101xx34-37MM若零标志位置1,跳转到MM地址。JMP MM001110xx38-3B跳转到MM地址。OVER001111xx3C-3F程序结束。(2) 新的微指令集表6 无符号乘法的新微指令集助记符状态微地址微程序数据输出数

22、据打入地址输出运算器移位控制mPCPC_FATCH_T000CBFFFF指令寄存器IRPC输出A输出写入+101FFFFFFA输出+102FFFFFFA输出+103FFFFFFA输出+1ADD R?,AT204FFF7EF寄存器值R?寄存器WA输出+1T105FFFA98ALU直通寄存器R? 标志位C,Z加运算+1T006CBFFFF指令寄存器IRPC输出A输出写入+107FFFFFFA输出+1ADD R?,#IIT308FFF7F7寄存器值R?寄存器AA输出+1T209C7FFEF存贮器值EM寄存器WPC输出A输出+1+1T10AFFFA98ALU直通寄存器R?标志位C,Z加运算+1T00B

23、CBFFFF指令寄存器IRPC输出A输出写入+1SUB R?,A T30CFFFF8FALU直通寄存器WA输出+1T20DFFF7F7寄存器值R?寄存器AA输出+1T10EFFFA99ALU直通寄存器R?标志位C,Z减运算+1T00FCBFFFF指令寄存器IRPC输出A输出写入+1SUB R?,#IIT310FFF7F7寄存器值R?寄存器AA输出+1T211C7FFEF存贮器值EM寄存器WPC输出A输出+1+1T112FFFA99ALU直通寄存器R?标志位C,Z减运算+1T013CBFFFF指令寄存器IRPC输出A输出写入+1TEST R?,#IIT314C7FFFF存贮器值EM寄存器WPC输

24、出A输出+1+1T215FFF7F7寄存器值R?寄存器AA输出+1T116FFFE93ALU直通寄存器R?标志位C,Z与运算+1T017CBFFFF指令寄存器IRPC输出A输出写入+1PUSH AT118FFEF9FALU直通堆栈寄存器STA输出+1T019CBFFFF指令寄存器IRPC输出A输出写入+11AFFFFFFA输出+11BFFFFFFA输出+1POP AT11CFFFF57堆栈寄存器ST寄存器AA输出+1T01DCBFFFF指令寄存器IRPC输出A输出写入+11EFFFFFFA输出+11FFFFFFFA输出+1MOV A,R?T120FFF7F7寄存器值R?寄存器AA输出+1T02

25、1CBFFFF指令寄存器IRPC输出A输出写入+122FFFFFFA输出23FFFFFFA输出MOV R?,#IIT124C7FBFF存贮器值EM寄存器R?PC输出A输出+1+1T025CBFFFF指令寄存器IRPC输出A输出写入+126FFFFFFA输出+127FFFFFFA输出+1SHL R?T228FFF7F7寄存器值R?寄存器AA输出+1T129FFF9DFALU左移寄存器R?A输出左移+1T02ACBFFFF指令寄存器IRPC输出A输出写入+12BFFFFFFA输出+1SHR R?T22CFFF7F7寄存器值R?寄存器AA输出+1T12DFFF9BFALU右移寄存器R?A输出右移+1

26、T02ECBFFFF指令寄存器IRPC输出A输出写入+12FFFFFFFA输出+1JC MMT130C6FFFF存贮器值EM寄存器PCPC输出A输出+1写入T031CBFFFF指令寄存器IRPC输出A输出写入+132FFFFFFA输出+133FFFFFFA输出+1JZ MMT134C6FFFF存贮器值EM寄存器PCPC输出A输出+1写入T035CBFFFF指令寄存器IRPC输出A输出写入+136FFFFFFA输出+137FFFFFFA输出+1JMP MMT138C6FFFF存贮器值EM寄存器PCPC输出A输出+1写入T039CBFFFF指令寄存器IRPC输出A输出写入+13AFFFFFFA输出

27、+13BFFFFFFA输出+1OVERT03CCBFFFF指令寄存器IRPC输出A输出写入+13DFFFFFFA输出+13EFFFFFFA输出+13FFFFFFFA输出+15用设计完成的新指令集编写实现无符号二进制乘法、除法功能的汇编语言程序(1)乘法4位乘法的算法流程图与汇编语言程序清单: MOV R0,#00H ;初始化部分积 MOV R1,#09H ;初始化被乘数 MOV R2,#06H ;初始化乘数LOOP : TEST R2,#0FH ;测试乘数是否为0 JZ LAST ;是0跳转,程序结束 TEST R2,#01H ;测试乘数末位时候为0 JZ NEXT ;是0跳转,不用加被乘数

28、MOV A,R1 ;被乘数送累加器 ADD R0,A ;被乘数加到部分积NEXT : SHL R1 ;被乘数左移一位SHR R2 ;乘数右移一位JMP LOOP ;跳转到下一次测试LAST : OVER ;程序结束图7 无符号乘法流程图初始化部分积R0,被乘数R1,乘数R2开始计算部分积R0乘数R2末位为1?结束被乘数R1左移一位(不带进位)乘数R2右移一位(不带进位)输出结果(R0)乘数R2为0?YNYN(2)除法4位除法的算法流程图与汇编语言程序清单:MOV R0,#64H ;初始化被除数 MOV R1,#09H ;初始化除数 MOV R2,#0H ;初始化商 MOV R3,#05H ;初

29、始化计数器 TEST R1,#0FH ;测试除数时候为0 JZ OVERFLOW ;是0转到溢出处理 MOV A,R1 ;除数送累加器 PUSH A ;保存除数 SHL R1 ;除数左移一位SHL R1 ;除数左移一位SHL R1 ;除数左移一位SHL R1 ;除数左移一位MOV A,R1 ;移位后除数送累加器 SUB R0,A ;被除数减去移位后除数 JC ZERO ;有进位跳到ZERO,上0处理 JMP OVERFLOW ;首次没借位会得出5位商,溢出处理ZERO : SHL R2 ;商左移一位 SHR R1 ;除数右移一位 SUB R3,#1H ;计数器减1 JZ DEAL ;计数器为0

30、,跳转 MOV A,R1 ;被除数减去移位后除数 ADD R0,A ;被除数加上移位后除数 JC ONE ;有借位跳到ONE,上1处理 JMP ZERO ;没借位跳到ZERO,上0处理ONE : SHL R2 ;商左移一位 ADD R2,#01H ;商加1 SHR R1 ;除数右移一位 SUB R3,#01H ;计数器减1 JZ DEAL ;计数器为0,跳转 MOV A,R1 ;移位后除数送累加器SUB R0,A ;被除数减去移位后除数 JC ZERO ;有借位跳到ZERO,上0处理 JMP ONE ;没借位跳到ONE,上1处理DEAL : TEST R0,#80H ;测试余数是否为负JZ L

31、AST ;为正不用处理POP A ;恢复除数ADD R0,A ;余数加上除数JMP LAST ;跳转到程序结束OVERFLOW: MOV R2,#0FFH ;溢出,商置全1LAST : OVER ;程序结束图8 无符号除法流程图开始初始化被除数R0,除数R1,商R2,计数器R3,除数左移四位溢出处理Y除数R1为0?结束N恢复除数R2,余数R0加除数R2被除数R0减 除数R1YY有借位吗?N余数R0为负?N商R2左移一位,加1商R2左移一位,加0 除数R1右移一位,计数器R3减1除数R1右移一位,计数器R3减1YY计数器R3为0?计数器R3为0?NN被除数R0加 除数R1被除数R0加 除数R1N

32、N有进位吗?有借位吗?6上述程序的运行情况(跟踪结果)程序运行的过程: 乘法程序运行过程:表7 无符号乘法程序的运行过程汇 编 指 令程序地址机器码指令说明微程序PC mPC运行时寄存器或存储器的值_FATCH_0000实验机占用,不可修改。复位后,所有寄存器清0,首先执行 _FATCH_ 指令取指。CBFFFF+1写入EM:24MOV R0,#00002400将立即数00H存放到寄存器R0中。C7FBFFCBFFFF+1+1+1写入EM:24EM:00 R0:00MOV R1,#09022509将立即数09H存放到寄存器R1中。C7FBFFCBFFFF+1+1+1写入EM:25EM:09 R

33、1:09MOV R2,#06042606将立即数06H存放到寄存器R2中。C7FBFFCBFFFF+1+1+1写入EM:26EM:06 R2:06TEST R2,#0F06160F寄存器R2 与 立即数0FH,只改变标志位,并不改变R2中的数值。C7FFEFFFF7F7FFFE93CBFFFF+1+1+1+1+1写入EM:16EM:0F W:0FEM:0F A:06EM:0FJZ 14083414若零标志位置1,跳转到14H地址。C6FFFFCBFFFF写入+1+1写入EM:34EM:14TEST R2,#010A1601寄存器R2与立即数01H,只改变标志位,并不改变R2中的数值。C7FFE

34、FFFF7F7FFFE93CBFFFF+1+1+1+1+1写入EM:16EM:01 W:01EM:01 A:06EM:01JZ 100C3410若零标志位置1,跳转到14H地址。C6FFFFCBFFFF写入+1+1写入EM:34EM:10SHL R11029寄存器R1中的数不带进位向左移一位,并不影响标志位。FFF7F7FFF9DFCBFFFF+1+1+1写入EM:29EM:29 A:09EM:29 R1:12SHR R2112E寄存器R2中的数不带进位向右移一位,并不影响标志位。FFF7F7FFF9BFCBFFFF+1+1+1写入EM:2EEM:2E A:06EM:2E R2:03JMP 0

35、6123806跳转到06H地址。C6FFFFCBFFFF写入+1+1写入EM:38EM:06TEST R2,#0F06160F寄存器R2 与 立即数0FH,只改变标志位,并不改变R2中的数值。C7FFEFFFF7F7FFFE93CBFFFF+1+1+1+1+1写入EM:16EM:0F W:0FEM:0F A:03EM:0FJZ 14083414若零标志位置1,跳转到14H地址。C6FFFFCBFFFF写入+1+1写入EM:34EM:14TEST R2,#010A1601寄存器R2与立即数01H,只改变标志位,并不改变R2中的数值。C7FFEFFFF7F7FFFE93CBFFFF+1+1+1+1

36、+1写入EM:16EM:01 W:01EM:01 A:03EM:01JZ 100C3410若零标志位置1,跳转到14H地址。C6FFFFCBFFFF写入+1+1写入EM:34EM:10MOV A,R10E21将寄存器R1中的数放入累加器A中。FFF7F7CBFFFF+1+1写入EM:21EM:21 A:12ADD R0,A0F04将累加器A中的数加入到寄存器R0中,并影响标志位。FFF7EFFFFA98CBFFFF+1+1+1写入EM:04EM:04 W:00EM:04 R0:12SHL R11029寄存器R1中的数不带进位向左移一位,并不影响标志位。FFF7F7FFF9DFCBFFFF+1+

37、1+1写入EM:29EM:29 A:12EM:29 R1:24SHR R2112E寄存器R2中的数不带进位向右移一位,并不影响标志位。FFF7F7FFF9BFCBFFFF+1+1+1写入EM:2EEM:2E A:03EM:2E R2:01JMP 06123806跳转到06H地址。C6FFFFCBFFFF写入+1+1写入EM:38EM:06TEST R2,#0F06160F寄存器R2 与 立即数0FH,只改变标志位,并不改变R2中的数值。C7FFEFFFF7F7FFFE93CBFFFF+1+1+1+1+1写入EM:16EM:0F W:0FEM:0F A:01EM:0FJZ 14083414若零标

38、志位置1,跳转到14H地址。C6FFFFCBFFFF写入+1+1写入EM:34EM:14TEST R2,#010A1601寄存器R2与立即数01H,只改变标志位,并不改变R2中的数值。C7FFEFFFF7F7FFFE93CBFFFF+1+1+1+1+1写入EM:16EM:01 W:01EM:01 A:01EM:01JZ 100C3410若零标志位置1,跳转到14H地址。C6FFFFCBFFFF写入+1+1写入EM:34EM:10MOV A,R10E21将寄存器R1中的数放入累加器A中。FFF7F7CBFFFF+1+1写入EM:21EM:21 A:24ADD R0,A0F04将累加器A中的数加入

39、到寄存器R0中,并影响标志位。FFF7EFFFFA98CBFFFF+1+1+1写入EM:04EM:04 W:12EM:04 R0:36SHL R11029寄存器R1中的数不带进位向左移一位,并不影响标志位。FFF7F7FFF9DFCBFFFF+1+1+1写入EM:29EM:29 A:24EM:29 R1:48SHR R2112E寄存器R2中的数不带进位向右移一位,并不影响标志位。FFF7F7FFF9BFCBFFFF+1+1+1写入EM:2EEM:2E A:01EM:2E R2:00JMP 06123806跳转到06H地址。C6FFFFCBFFFF写入+1+1写入EM:38EM:06TEST R

40、2,#0F06160F寄存器R2 与 立即数0FH,只改变标志位,并不改变R2中的数值。C7FFEFFFF7F7FFFE93CBFFFF+1+1+1+1写入EM:16EM:0F W:0FEM:0F A:01EM:0FJZ 14083414若零标志位置1,跳转到14H地址。C6FFFFCBFFFF写入+1+1写入EM:34EM:14OVER143C程序结束。CBFFFF+1写入EM:3C 除法程序运行过程表8 无符号除法程序的运行过程汇 编 指 令程序地址机器码指令说明微程序PC mPC运行时寄存器或存储器的值_FATCH0000实验机占用,不可修改。复位后,所有寄存器清0,首先执行 _FATCH_ 指令取指。CBFFFF+1写入EM:24MOV R0,#64002464将寄存器R0中的数放入累加器64H中。C7FBFFCBFFFF+1+1+1写入EM:25EM:64 R0:64MOV R1,#09022509将寄存器R1

温馨提示

  • 1. 本站所有资源如无特殊说明,都需要本地电脑安装OFFICE2007和PDF阅读器。图纸软件为CAD,CAXA,PROE,UG,SolidWorks等.压缩文件请下载最新的WinRAR软件解压。
  • 2. 本站的文档不包含任何第三方提供的附件图纸等,如果需要附件,请联系上传者。文件的所有权益归上传用户所有。
  • 3. 本站RAR压缩包中若带图纸,网页内容里面会有图纸预览,若没有图纸预览就没有图纸。
  • 4. 未经权益所有人同意不得将文件中的内容挪作商业或盈利用途。
  • 5. 人人文库网仅提供信息存储空间,仅对用户上传内容的表现方式做保护处理,对用户上传分享的文档内容本身不做任何修改或编辑,并不能对任何下载内容负责。
  • 6. 下载文件中如有侵权或不适当内容,请与我们联系,我们立即纠正。
  • 7. 本站不保证下载资源的准确性、安全性和完整性, 同时也不承担用户因使用这些下载资源对自己和他人造成任何形式的伤害或损失。

评论

0/150

提交评论