高速同步数据采集卡(系统)原理16位12通道500K同步数据采集卡_第1页
高速同步数据采集卡(系统)原理16位12通道500K同步数据采集卡_第2页
高速同步数据采集卡(系统)原理16位12通道500K同步数据采集卡_第3页
高速同步数据采集卡(系统)原理16位12通道500K同步数据采集卡_第4页
高速同步数据采集卡(系统)原理16位12通道500K同步数据采集卡_第5页
已阅读5页,还剩8页未读 继续免费阅读

下载本文档

版权说明:本文档由用户提供并上传,收益归属内容提供方,若内容存在侵权,请进行举报或认领

文档简介

1、16位,12通道,500k,同步,数据采集卡yg-eb1309用户手册1. 概述yg-eb1309高精度数据采集卡适用于提供了pc104 总线的嵌入式微机。其操作系统可选用经典的ms-dos、linux或目前流行的 windows 系列等多种操作系统。yg-eb1309高精度模入接口卡安装使用简便、功能齐全。其a/d 转换启动方式可以选用程控频率触发、程控单步触发、以及外部时钟同步触发等多种方式。a/d转换后的数据结果通过先进先出存储器(fifo)缓存后由pc104总线读出。为方便用户,本卡还提供了符合ttl电平的8路数字量输入和24路数字量输出信号通道。2. 主要技术参数2.1模入部分2.1

2、.1输入通道数:12路同步2.1.2 输入信号范围:2.5v;5v;6v;10v;12v;2.1.3 输入阻抗:10m2.1.4 输入通道选择方式:12通道同步2.1.5 a/d转换分辩率:16位2.1.6 a/d最高转换速率:500khz2.1.7 a/d采样程控频率:1khz/5khz/10khz/50khz/100khz/200khz/500khz/外部时钟2.1.8 a/d启动方式:程控频率触发/程控单步触发/外部ttl信号触发2.1.10 fifo存储器容量:20k16bit(全满)/10k16bit(半满)2.1.11 数据读取识别方式:fifo半满查询/fifo非空查询/fifo

3、半满中断2.1.12 系统综合误差:0.02 f.s2.2 开关量部分2.2.1 输入路数:8路ttl电平2.2.2 输出路数:24路ttl电平2.3 电源部分2.3.1 支持外部电源输入或pc104接口取电。2.3.2 功率:+5v(10)500ma2.4环境要求: 工作温度:1040 相对湿度: 4080 存贮温度:-55+852.5 外型尺寸:长高90mm96mm 3. 工作原理yg-eb1309高精度模入接口卡主要由高速高精度放大电路、高精度模数转换电路、先进先出(fifo)缓冲存储器电路、开关量输入输出电路和接口控制逻辑电路等部分组成。3.1 高速高精度跟随电路 本电路由两个高速高精

4、度运放、阻容件组成,用以对模拟信号进行变换处理,以提供模数转换电路所需要的信号。3.3 高精度模数转换电路 本电路由高速模数转换芯片ads8556组成,用以将模拟信号转换为数字信号。通过调整电位器rw1、rw2、和rw3可以微调1.25v,2.5v,3.0v基准电压,通过跳线jp1和jp2可以选择其中一路参考电压和输入信号的范围。例如:跳线jp1跳到4,jp2选择2.5v,则输入信号的范围为2.5v*4=10v,即10v。3.4 先进先出(fifo)缓冲存储器电路 本电路用于将a/d转换的数据结果进行缓冲存储。并相应的给出“空”,“半满”和“全满”的标志信号。用户在使用过程中可以随时根据这些标

5、志信号的状态以单次或批量的方式读出a/d转换的结果。3.5 开关量输入输出电路本卡还提供了各8路的开关量输入以及24路输出信号通道。使用中需注意对这些信号应严格符合ttl 电平规范。3.6 接口控制逻辑电路接口控制逻辑电路用来将pc104总线控制逻辑转换成与各种操作相关的控制信号。4. 接口及安装使用说明4.1 板卡接口布局本卡的安装十分简便,在关电情况下,将本卡上的pc104总线连接器正确的插入主机或其它功能板卡的总线连接器中并轻轻压紧。为避免两层板卡上的元器件互相接触造成不可预计的后果,应正确选用适当高度的支柱并在本卡安装完成后将其紧固。本卡采用的模拟开关是coms 电路,容易因静电击穿或

6、过流造成损坏,所以在安装或用手触摸本卡时,应事先将人体所带静电荷对地放掉,同时应避免直接用手接触器件管脚,以免损坏器件。禁止带电插拔本接口卡。本卡跨接选择器较多,使用中应严格按照说明书进行设置操作。设置接口卡开关、跨接套和安装接口带缆时均应在关电状态下进行。当模入通道不全部使用时,应将不使用的通道就近对地短接,不要使其悬空,以避免造成通道间串扰和损坏通道。为保证安全及采集精度,应确保系统地线(计算机及外接仪器机壳)接地良好。特别是使用双端输入方式时,为防止外界较大的共模干扰,应注意对信号线进行屏蔽处理。5. 硬件接口详细说明5.1 电源输入jp7j1pc104图5-1 电源输入接口位置本卡工作

7、需要单5v电源,接口在pcb板位置如图5-1所示。单5v电源可以由外部接口jp7输入,也可以由pc104总线输入。通过跳线j1进行选择。使用方法见图5-2.jp7+5v gndjp7信号定义j1跳线选择j1外部输入j1pc104输入图5-2 电源输入信号选择示意图5.2 基准信号校准及模拟信号输入范围选择本卡设置1.25v,2.5v,3.0v共3个基准信号,分别通过rw1,rw2,rw3三个电位器进行校准。模拟信号输入范围通过跳线jp1,jp2共同选择,各接口在pcb板上位置见图5-3。rw1rw2rw3test1test2test3jp2jp1图5-3 基准信号调节及选择接口位置基准信号校准

8、方法:1.调节电位器rw1,同时用高精度电压表测试test1处信号电压,使test1处电压稳定到1.25v2.同样的方法,依次调节rw2,测试test2处电压,调节rw3,测试test3处的电压,使test2处电压稳定到2.5v,test3处电压稳定到3.0v模拟信号输入范围选择方法:通过调节跳线jp1和jp2,选择模拟信号输入范围。跳线连接方法见图5-4,模拟信号输入范围选择方法见表5-1.jp1jp1跳线jp2241.25v2.5v3.0vjp2跳线图5-4 模拟信号输入范围选择示意图表5-1 jp1和jp2位置对应模拟信号输入范围jp1(2)jp1(4)jp2(1.25v)2.5v5v(

9、注1)jp2(2.5v)5v(注1)10vjp2(3.0v)6v12v注1:如果输入信号范围为5v,建议选择为:jp1(2)和jp2(2.5v)5.3 模拟信号输入 12路模拟信号输入通过jp3输入。jp3在pcb板上位置如图5-5所示。jp3图5-5 模拟信号输入接口模拟信号输入接口位置见图5-6,接口定义见表5-2,ch1ch12分别为12路模拟信号输入。jp31357911131517192123252729312468101214161820222426283032图5-6 jp3接口信号位置表5-2 jp3接口定义pin定义pin定义1ch122agnd3ch114agnd5ch10

10、6agnd7ch98agnd9ch810agnd11ch712agnd13ch614agnd15ch516agnd17ch418agnd19ch320agnd21ch222agnd23ch124agnd5.4 数字信号输入输出8路数字信号输入,24路数字信号输出,外部触发信号输入接口为jp4。jp4在pcb板上位置如图5-7所示。jp4图5-7 数字信号输入接口数字信号输入输出接口位置见图5-7,接口定义见表5-3,其中din1din8为8路数定量输入,dout1到dout24为24路数字量输出,ec/t为外部触发信号输入。jp438363432302826242220181614121083

11、735333129272523211917151311976543123940图5-7 jp4接口信号位置表5-3 jp4接口定义pin定义pin定义1+5v2+5v3din14din25din36din47din58din69din710din811gnd12gnd13dou114dou215dou316dou417dou518dou619dou720dou821dou922dou1023dou1124dou1225dou1326dou1427dou1528dou1629dou1730dou1831dou1932dou2033dou2134dou2235dou2336dou2437gnd38

12、gnd39ec/t40+5v6. 软件接口详细说明主板通过pc104总线访问采集卡,寄存器偏移地址可在0x0000x3ff之间设置,默认0x300。6.1 版本寄存器1(ver1),偏移地址:0x0位域读写值描述复位值15-0ver1r版本低16位(十六进制格式)0x31116.2 版本寄存器2(ver2),偏移地址:0x2位域读写值描述复位值15-0ver2r版本高16位(十六进制格式)0x11106.3 开出寄存器1(dout1),偏移地址:0x4位域读写值描述复位值15-0out1r/w01bit15bit0分别设置开出16开出1的值低电平高电平06.4 开出寄存器2(dout2),偏移

13、地址:0x6位域读写值描述复位值7-0out2r/w01bit7bit0分别设置开出24开出17的值低电平高电平06.5 开入寄存器(din),偏移地址:0x8位域读写值描述复位值7-0inr01bit7bit0分别对应开入8开入1的当前状态低电平高电平开入 状态6.6 ad采样配置寄存器(ad_cfg),偏移地址:0xa位域读写值描述复位值11-0chl_enr/w01bit11bit0分别对应模拟量通道121使能,只有使能通道的数据才存入fifo不使能使能01512freqr/w0123456789101112131415ad采样频率1k5k10k20k30k40k50k60k70k80k

14、90k100k150k200k外同步时钟方式单步方式06.7 ad采样控制寄存器(ad_ctrl),偏移地址:0xc位域读写值描述复位值0auto_beginr/w该位上升沿程控自动开始按照设定采样率采样,下降沿停止采样01ext_beginr/w该位上升沿之后,开始检测外部触发信号上升沿,检测到之后再按照设定采样率采样,下降沿停止采样06.8 fifo状态寄存器(fifo_status),偏移地址:0xe位域读写值描述复位值0emptyr01fifo空标志非空空11half_fullr01fifo半满标志 *1fifo用量没有达到最大容量一半fifo用量达到或超过最大容量一半02all_fu

15、llr01fifo全满标志未全满全满03flowr01溢出标志,开始采样时自动清零,在采样过程中一旦出现溢出,该标志锁存一直为1没有溢出溢出07 fifo已使用量寄存器(fifo_used),偏移地址:0x10位域读写值描述复位值15-0usedr当前fifo的使用量(单位:word)08 fifo读数据寄存器(fifo_data),偏移地址:0x12位域读写值描述复位值15-0datarfifo读数据,16bit有符号补码格式0*.例如5v参考电压系统的换算公式:v(电压)= 5.0 * (signed)data / 327689 校正参数指针寄存器(para_ptr),偏移地址:0x14位

16、域读写值描述复位值7-0ptrr/w0111223设置访问para_data时,参数含义分别指向12个通道的零漂寄存器分别指向12个通道的校正系数寄存器x10 校正参数数据寄存器(para_data),偏移地址:0x16位域读写值描述复位值15-0ptrr/w零漂参数:16位带符号补码格式,例如:(+1:0x0001);(-1:0xffff)0校正系数:16位无符号q15格式:例如:(1.1:32768*1.1 = 0x8ccd)(0.9:32768*0.9 = 0x7333)0x8000*.系统上电默认的零漂系数为0,校正系数为1。7.软件编程举例:acp500.h文件如下:#define

17、chl_num 12 /模拟采样通道数#define fifo_size 20480 /采集卡fifo容量,单位word#define acp_base 0x300 /采集卡基地址 #define ver_addr1 (acp_base + 0) / 版本号地址1#define ver_addr2 (acp_base + 2) / 版本号地址2#define out_addr1 (acp_base + 4) / 开出控制寄存器地址1#define out_addr2 (acp_base + 6) / 开出控制寄存器地址2#define in_addr (acp_base + 8) / 开入状态

18、寄存器地址#define ad_cfg_addr (acp_base + 10) / ad采样配置寄存器地址#define ad_ctrl_addr (acp_base + 12) / ad采样控制寄存器地址#define fifo_status_addr (acp_base + 14) / fifo状态寄存器地址#define fifo_used_addr (acp_base + 16) / fifo当前用量寄存器地址#define fifo_data_addr (acp_base + 18) / fifo数据寄存器地址#define para_ptr_addr (acp_base + 20

19、) / 校正参数指针寄存器地址#define para_data_addr (acp_base + 22) / 校正参数数据寄存器地址#define f_1k 0 / 采样率1k#define f_5k 1 / 采样率5k#define f_10k 2 / 采样率10k#define f_20k 3 / 采样率20k#define f_30k 4 / 采样率30k#define f_40k 5 / 采样率40k#define f_50k 6 / 采样率50k#define f_60k 7 / 采样率60k#define f_70k 8 / 采样率70k#define f_80k 9 / 采样率

20、80k#define f_90k 10 / 采样率90k#define f_100k 11 / 采样率100k#define f_150k 12 / 采样率150k#define f_200k 13 / 采样率200k#define f_ext 14 / 外同步时钟方式#define f_single 15 / 单步方式 #define en_chl1 0x0001 / 使能ad采样通道1#define en_chl2 0x0002 / 使能ad采样通道2#define en_chl3 0x0004 / 使能ad采样通道3#define en_chl4 0x0008 / 使能ad采样通道4#d

21、efine en_chl5 0x0010 / 使能ad采样通道5#define en_chl6 0x0020 / 使能ad采样通道6#define en_chl7 0x0040 / 使能ad采样通道7#define en_chl8 0x0080 / 使能ad采样通道8#define en_chl9 0x0100 / 使能ad采样通道9#define en_chl10 0x0200 / 使能ad采样通道10#define en_chl11 0x0400 / 使能ad采样通道11#define en_chl12 0x0800 / 使能ad采样通道12#define en_ad1_chl (en_c

22、hl1 | en_chl2 | en_chl3 | en_chl4 | en_chl5 | en_chl6) / 使能ad1 6个通道#define en_ad2_chl (en_chl7 | en_chl8 | en_chl9 | en_chl10| en_chl11| en_chl12) / 使能ad2 6个通道#define en_all_chl (en_ad1_chl | en_ad2_chl) / 使能全部12个通道#define auto_beg 0x0001 / 程控自动开始采样#define ext_beg 0x0002 / 检测外部触发信号开始采样#define fifo_e

23、mpty 0x0001 / fifo空标志#define fifo_hf 0x0002 / fifo半满标志#define fifo_ff 0x0004 / fifo全满标志#define fifo_flow 0x0008 / fifo溢出标志acp500.c文件如下:#include #include #include #include #include #include #include #include #include #include #include #include acp500.h #define buf_size 200000short int data_bufbuf_siz

24、e;long int wr_ptr = 0, rd_ptr = 0;#define outportb(addr, data) outb(data, addr)#define inportb(addr) inb(addr)#define outport(addr, data) outw(data, addr)#define inport(addr) inw(addr)int main(int argc, char *argv) int i = 0; int rd_words = 0; file * fp; int ret = 0; int ver; int fifo_status; if(iopl(3) 0) / 申请io空间访问权限 perror

温馨提示

  • 1. 本站所有资源如无特殊说明,都需要本地电脑安装OFFICE2007和PDF阅读器。图纸软件为CAD,CAXA,PROE,UG,SolidWorks等.压缩文件请下载最新的WinRAR软件解压。
  • 2. 本站的文档不包含任何第三方提供的附件图纸等,如果需要附件,请联系上传者。文件的所有权益归上传用户所有。
  • 3. 本站RAR压缩包中若带图纸,网页内容里面会有图纸预览,若没有图纸预览就没有图纸。
  • 4. 未经权益所有人同意不得将文件中的内容挪作商业或盈利用途。
  • 5. 人人文库网仅提供信息存储空间,仅对用户上传内容的表现方式做保护处理,对用户上传分享的文档内容本身不做任何修改或编辑,并不能对任何下载内容负责。
  • 6. 下载文件中如有侵权或不适当内容,请与我们联系,我们立即纠正。
  • 7. 本站不保证下载资源的准确性、安全性和完整性, 同时也不承担用户因使用这些下载资源对自己和他人造成任何形式的伤害或损失。

评论

0/150

提交评论