数字电路实验Multisim仿真_第1页
数字电路实验Multisim仿真_第2页
数字电路实验Multisim仿真_第3页
数字电路实验Multisim仿真_第4页
数字电路实验Multisim仿真_第5页
已阅读5页,还剩49页未读 继续免费阅读

下载本文档

版权说明:本文档由用户提供并上传,收益归属内容提供方,若内容存在侵权,请进行举报或认领

文档简介

.实验一 逻辑门电路一、 与非门逻辑功能的测试74LS20(双四输入与非门)仿真结果输 入输出电压(V)输出逻辑状态ABCDY000051000151001151011151111100二、或非门逻辑功能的测试74LS02(四二输入或非门)仿真结果:输 入输出电压(V)输出逻辑状态ABY0051010010001100三、与或非门逻辑功能的测试74LS51(双二、三输入与或非门)仿真结果:输 入输 出ABCDY0000100011001100111011110四、异或门逻辑功能的测试74LS86(四二输入异或门)各一片仿真结果: 输 入输 出ABY000011101110二、思考题1. 用一片74LS00实现Y = A+B的逻辑功能 ;2. 用一片74LS86设计一个四位奇偶校验电路;实验二 组合逻辑电路一、 分析半加器的逻辑功能输 入输 出ABSCO0000011010101101二. 验证三线-八线译码器的逻辑功能S1S2S3A2A1A0Q0Q1Q2Q3Q4Q5Q6Q7011111111111111111110000001111111100001101111111000101101111110001111101111100100111101111001011111101110011011111101100111111111103. 验证数据选择器的逻辑功能4.思考题(1)用两片74LS138接成四线-十六线译码器00000001011110001111(2)用一片74LS153接成两位四选一数据选择器;(3)用一片74LS153一片74LS00和接成一位全加器(1)设计一个有A、B、C三位代码输入的密码锁(假设密码是011),当输入密码正确时,锁被打开(Y1=1),如果密码不符,电路发出报警信号(Y2=1)。以上四个小设计任做一个,多做不限。还可以用门电路搭建实验三 触发器及触发器之间的转换1. D触发器逻辑功能的测试(上升沿)仿真结果;CPDSdRdQQ110011010110110011100001DCPQn+1Qn=0Qn=1011010011100011101111110112. JK触发器功能测试(下降沿)Q=0Q=0略JKCPQn+1Qn=0Qn=10011011001010111011001001011011001111111011001103. 思考题:(1)(2)(3)略实验四 寄存器与计数器1.右移寄存器(74ls74 为上升沿有效)2.3位异步二进制加法,减法计数器(74LS112 下降沿有效)也可以不加数码显示管3.设计性试验(1)74LS160设计7进制计数器(74LS160 是上升沿有效,且异步清零,同步置数)若采用异步清零:若采用同步置数:(2)74LS160设计7进制计数器 略(3)24进制83进制注意:用74LS160与74LS197、74LS191是完全不一样的实验五 555定时器及其应用1

温馨提示

  • 1. 本站所有资源如无特殊说明,都需要本地电脑安装OFFICE2007和PDF阅读器。图纸软件为CAD,CAXA,PROE,UG,SolidWorks等.压缩文件请下载最新的WinRAR软件解压。
  • 2. 本站的文档不包含任何第三方提供的附件图纸等,如果需要附件,请联系上传者。文件的所有权益归上传用户所有。
  • 3. 本站RAR压缩包中若带图纸,网页内容里面会有图纸预览,若没有图纸预览就没有图纸。
  • 4. 未经权益所有人同意不得将文件中的内容挪作商业或盈利用途。
  • 5. 人人文库网仅提供信息存储空间,仅对用户上传内容的表现方式做保护处理,对用户上传分享的文档内容本身不做任何修改或编辑,并不能对任何下载内容负责。
  • 6. 下载文件中如有侵权或不适当内容,请与我们联系,我们立即纠正。
  • 7. 本站不保证下载资源的准确性、安全性和完整性, 同时也不承担用户因使用这些下载资源对自己和他人造成任何形式的伤害或损失。

评论

0/150

提交评论