实验一:逻辑门电路的逻辑功能及测试.doc_第1页
实验一:逻辑门电路的逻辑功能及测试.doc_第2页
实验一:逻辑门电路的逻辑功能及测试.doc_第3页
实验一:逻辑门电路的逻辑功能及测试.doc_第4页
免费预览已结束,剩余1页可下载查看

下载本文档

版权说明:本文档由用户提供并上传,收益归属内容提供方,若内容存在侵权,请进行举报或认领

文档简介

实验一 逻辑门电路的逻辑功能及测试一实验目的1掌握了解TTL系列、CMOS系列外形及逻辑功能。2熟悉各种门电路参数的测试方法。3. 熟悉集成电路的引脚排列,如何在实验箱上接线,接线时应注意什么。二、实验仪器及材料a)数电实验箱、万用表。b)TTL器件:74LS86 二输入端四异或门 1 片 74LS02 二输入端四或非门 1 片74LS00 二输入端四与非门 1片 74ls125 三态门 1片74ls04 反向器材 1片三预习要求和思考题: 1预习要求:1)复习门电路工作原理及相应逻辑表达式。2)常用TTL门电路和CMOS门电路的功能、特点。3)三态门的功能特点。4)熟悉所用集成电路的引线位置及各引线用途。2思考题1)TTL门电路和CMOS门电路有什么区别?2)用与非门实现其他逻辑功能的方法步骤是什么?四实验原理1本实验所用到的集成电路的引脚功能图见附录。2门电路是最基本的逻辑元件,它能实现最基本的逻辑功能,即其输入与输出之间存在一定的逻辑关系。TTL集成门电路的工作电压为“5V10%”。本实验中使用的TTL集成门电路是双列直插型的集成电路,其管脚识别方法:将TTL集成门电路正面(印有集成门电路型号标记)正对自己,有缺口或有圆点的一端置向左方,左下方第一管脚即为管脚“1”,按逆时针方向数,依次为1、2、3、4。如图11所示。具体的各个管脚的功能可通过查找相关手册得知,本书实验所使用的器件均已提供其功能。 图113图12分别为基本门电路各逻辑功能的测试方法。 4.图13是为了理解TTL逻辑门电路多余端的处理方法。5.图14为三态门逻辑功能测试。五.实验内容及步骤选择实验用的集成电路,按自己设计的实验接线图接好连线,特别注意Vcc及GND不能连接错。线连接好后经检查无误方可通电实验。1. TTL门电路及CMOS门电路的功能测试。将CMOS或门CC4071,TTL与非门74LS00、和或非门74LS02分别按图1-2连线:输入端、接逻辑开关,输入端接发光二极管,改变输入状态的高低电平,观察二极管的亮灭,并将输出状态填入表1-1中:表1-1输 入A B输 出Y1CD4071输 出Y274LS00输 出Y374LS020 00 11 01 1逻辑表达式逻辑功能2.TTL门电路多余输入端的处理方法:将74LS00和74LS02按图示1-3连线后,A输入端分别接地、高电平、悬空、与B端并接,观察当B端输入信号分别为高、低电平时,相应输出端的状态,并填表1-2.3.TTL三态门逻辑功能测试: 将TTL三态门74ls125和反相器按图1-4连线,输入端A、B、G分别接逻辑开关,输出端接发光二极管,改变控制端G和输入信号A、B的高低电平,观察输出状态,并填表1-3.表1-2 输 入输 出 AB74LS00Y1 74LS02Y2接地01 高电平01 悬空01A、B并接01 表1-3 GA B Y 表达式000 11 0110 11 0五实验报告1 按各步

温馨提示

  • 1. 本站所有资源如无特殊说明,都需要本地电脑安装OFFICE2007和PDF阅读器。图纸软件为CAD,CAXA,PROE,UG,SolidWorks等.压缩文件请下载最新的WinRAR软件解压。
  • 2. 本站的文档不包含任何第三方提供的附件图纸等,如果需要附件,请联系上传者。文件的所有权益归上传用户所有。
  • 3. 本站RAR压缩包中若带图纸,网页内容里面会有图纸预览,若没有图纸预览就没有图纸。
  • 4. 未经权益所有人同意不得将文件中的内容挪作商业或盈利用途。
  • 5. 人人文库网仅提供信息存储空间,仅对用户上传内容的表现方式做保护处理,对用户上传分享的文档内容本身不做任何修改或编辑,并不能对任何下载内容负责。
  • 6. 下载文件中如有侵权或不适当内容,请与我们联系,我们立即纠正。
  • 7. 本站不保证下载资源的准确性、安全性和完整性, 同时也不承担用户因使用这些下载资源对自己和他人造成任何形式的伤害或损失。

评论

0/150

提交评论