数字电子技术基础试卷参考doc.doc_第1页
数字电子技术基础试卷参考doc.doc_第2页
数字电子技术基础试卷参考doc.doc_第3页
数字电子技术基础试卷参考doc.doc_第4页
数字电子技术基础试卷参考doc.doc_第5页
已阅读5页,还剩7页未读 继续免费阅读

下载本文档

版权说明:本文档由用户提供并上传,收益归属内容提供方,若内容存在侵权,请进行举报或认领

文档简介

数字电子技术基础试卷(本科)及参考答案试卷二及其参考答案试卷二一、(18分)选择填空题1. 用卡诺图法化简函数F(ABCD)=(0,2,3,4,6,11,12)+(8,9,10,13,14,15)得最简与-或式_。A. B.C. D.2. 逻辑函数F1、F2、F3的卡诺图如图1-2所示,他们之间的逻辑关系是 。AF3=F1F2BF3=F1+F2CF2=F1F3DF2=F1+F3图1-23. 八选一数据选择器74151组成的电路如图1-3所示,则输出函数为( )。 A BC D图1-34. 图1-4所示电路中,能完成Qn+1=逻辑功能的电路是( )图1-45. D/A转换电路如图1-5所示。电路的输出电压0等于( )A.4.5V B.-4.5V C.4.25V D.-8.25V 图1-56.用1K4位的DRAM设计4K8位的存储器的系统需要的芯片数和地址线的根数是( ) A.16片,10根 B.8片,10根 C.8片,12根 D.16片,12根7.某逻辑门的输入端A、B和输出端F的波形图1-7所示,F与A、B的逻辑关系是:A. 与非; B. 同或; C.异或; D. 或。 图1-7二、(12分)逻辑电路如图2 a、b、c所示。试对应图d所示输入波形,分别画出输出端L1、L2 和L3的波形。(设触发器的初态为0) (a) (b) (c ) (d)图2三、(12分)发由全加器FA、2-4线译码器和门电路组成的逻辑电路如图3 a所示。试在图b中填写输出逻辑函数L的卡诺图(不用化简)。 (a) (b)图3四、(12分)用最少的与非门设计一个组合逻辑电路,实现以下逻辑功能:时,时;时;时,输出为任意态。1.在图4中填写逻辑函数Y的卡诺图2.写出逻辑表达式3.画出逻辑电路图4五、(15分)分析如图5所示时序逻辑电路。(设触发器的初态均为0)1写出各触发器的时钟方程、驱动方程、状态方程;2画出完整的状态图,判断电路是否具能自启动;3画出在CP作用下的Q0、Q1及Q3的波形。图5六、(15分)试用正边沿D触发器设计一个同步时序电路,其状态转换图如图6所示。1列出状态表;2写出各触发器的激励方程和输出方程;3说明电路功能。图6七、(16分)由555定时器、3-8线译码器74HC138和4位二进制加法器74HC161组成的时序信号产生电路如图7所示。1. 试问555定时器组成的是什么功能电路?计算vo1输出信号的周期;2. 试问74LVC161组成什么功能电路?列出其状态表;3. 画出图中vo1、Q3、Q2、Q1、Q0 及L的波形。图7试卷二参考答案一、选择填空1C 2B 3C 4B 5B 6C 7B二、输出端L1、L2和L3的波形如图A2所示。图A2三、输出逻辑函数L的卡诺图如图A3所示。 图A3四、1.逻辑函数Y的卡诺图如图A4所示。2,3.电路图略图A4五、1时钟方程: 激励方程:; ; 状态方程:,2电路的状态图如图A5-2所示。电路具有自启动功能。图A5-23波形图如图A5-3所示。图A5-3六、1电路状态表如表A6所示。表A6X=0X=10 00 0 / 00 1 / 00 10 1 / 01 0 / 01 01 0 / 00 0 / 11 11 1 / 00 1 / 12激励方程: , 输出方程: 3电路为可控三进制计数器七、1555定时器组成多谐振荡器。 274LVC161组成五进制计数器,电路状态表如表A7所示3vo1、Q3、Q2、Q1、Q0 及L的波形如图A7组成。表A71 0 1 11 1 0 01 1 0 01 1 0 11 1 0 11 1 1 01 1 1 01 1 1 11 1 1 11 0 1 1数字电子技术基础试题 一、填空题 : (每空1分,共10分) 1八进制数 (34.2 ) 8 的等值二进制数为( ) 2 ;十进制数 98 的 8421BCD 码为( ) 8421BCD 。 2 . TTL 与非门的多余输入端悬空时,相当于输入 电平。 3 .下图所示电路中的最简逻辑表达式为 。4. 一个 JK 触发器有 个稳态,它可存储 位二进制数。 5. 若将一个正弦波电压信号转换成同一频率的矩形波,应采用 电路。 6. 常用逻辑门电路的真值表如表1所示,则 F 1 、 F 2 、 F 3 分别属于何种常用逻辑门。 表 1 A B F 1 F 2 F 3 0 0 1 1 0 0 1 0 1 1 1 0 0 1 1 1 1 1 0 1 F 1 ;F 2 ;F 3 。 二、选择题: (选择一个正确答案填入括号内,每题3分,共30分 ) 1、 在四变量卡诺图中,逻辑上不相邻的一组最小项为:( ) A、m 1与m 3 B、m 4与m6 C、m 5 与m 13 D、m 2 与m 8 2、 L=AB+C 的对偶式为:( ) A 、 A+BC ; B 、( A+B ) C ; C 、 A+B+C ; D 、 ABC ; 3、半加器和的输出端与输入端的逻辑关系是 ( ) A、 与非 B、或非 C、 与或非 D、异或 4、 TTL 集成电路 74LS138 是 / 线译码器,译码器为输出低电平有效,若输入为 A 2 A 1 A 0 =101 时,输出: 为( )。 A . 00100000 B. 11011111 C.11110111 D. 00000100 5、属于组合逻辑电路的部件是( )。 A、编码器 B、寄存器 C、触发器 D、计数器 6存储容量为8K8位的ROM存储器,其地址线为( )条。 A、8 B、12 C、13 D、14 7、一个八位D/A转换器的最小电压增量为0.01V,当输入代码为10010001时,输出电压为( )V。 A、1.28 B、1.54 C、1.45 D、1.56 8、T触发器中,当T=1时,触发器实现( )功能。 A、置1 B、置0 C、计数 D、保持 9、指出下列电路中能够把串行数据变成并行数据的电路应该是( )。 A、JK触发器 B、3/8线译码器 C、移位寄存器 D、十进制计数器 10、只能按地址读出信息,而不能写入信息的存储器为( )。 A、 RAM B、ROM C、 PROM D、EPROM 三、将下列函数化简为最简与或表达式(本题 10分) 1. (代数法) 2、 F 2 ( A,B,C,D)=m (0,1,2,4,5,9)+d (7,8,10,11,12,13)(卡诺图法) 四、分析如下图所示电路,写出其真值表和最简表达式。(10分) 五、试设计一个码检验电路,当输入的四位二进制数 A、B、C、D为8421BCD码时,输出Y为1,否则Y为0。(要求写出设计步骤并画电路图) (10分) 图1六、分析如图1所示电路的功能,写出驱动方程、状态方程,写出状态表或状态转换图,说明电路的类型,并判别是同步还是异步电路? (10分) 七、试说明如图 2所示的用555 定时器构成的电路功能,求出U T+ 、U T- 和U T ,并画出其输出波形。 (10分) 图2八、如图3所示的十进制集成计数器; 的为低电平有效的异步复位端,试将计数器用复位法接成八进制计数器,画出电路的全状态转换图。( 10分) 图3数字电子技术基础试题 参考答案 一、填空题 : 11100.01 , 10011000 高 AB 两 , 一 多谐振荡器 同

温馨提示

  • 1. 本站所有资源如无特殊说明,都需要本地电脑安装OFFICE2007和PDF阅读器。图纸软件为CAD,CAXA,PROE,UG,SolidWorks等.压缩文件请下载最新的WinRAR软件解压。
  • 2. 本站的文档不包含任何第三方提供的附件图纸等,如果需要附件,请联系上传者。文件的所有权益归上传用户所有。
  • 3. 本站RAR压缩包中若带图纸,网页内容里面会有图纸预览,若没有图纸预览就没有图纸。
  • 4. 未经权益所有人同意不得将文件中的内容挪作商业或盈利用途。
  • 5. 人人文库网仅提供信息存储空间,仅对用户上传内容的表现方式做保护处理,对用户上传分享的文档内容本身不做任何修改或编辑,并不能对任何下载内容负责。
  • 6. 下载文件中如有侵权或不适当内容,请与我们联系,我们立即纠正。
  • 7. 本站不保证下载资源的准确性、安全性和完整性, 同时也不承担用户因使用这些下载资源对自己和他人造成任何形式的伤害或损失。

评论

0/150

提交评论