集成电路设计流程__IC设计流程.doc_第1页
集成电路设计流程__IC设计流程.doc_第2页
集成电路设计流程__IC设计流程.doc_第3页
全文预览已结束

下载本文档

版权说明:本文档由用户提供并上传,收益归属内容提供方,若内容存在侵权,请进行举报或认领

文档简介

1.1从rtl到gds的设计流程:这个可以理解成半定制的设计流程,一般用来设计数字电路。整个流程如下(左侧为流程,右侧为用到的相应eda工具):一个完整的半定制设计流程应该是:rtl代码输入、功能仿真、逻辑综合、门级验证、时序/功耗/噪声分析,布局布线(物理综合)、版图验证。整个完整的流程可以分为前端和后端两部分,前端的流程图如下:前端的主要任务是将hdl语言描述的电路进行仿真验证、综合和时序分析,最后转换成基于工艺库的门级网表。后端的流程图如下,也就是从netlist到gds的设计流程:后端的主要任务是:(1)将netlist实现成版图(自动布局布线apr)(2)证明所实现的版图满足时序要求、符合设计规则(drc)、layout与netlist一致(lvs)。(3)提取版图的延时信息(rc extract),供前端做postlayout仿真。1.2从schematic到gds的设计流程:这个可以理解成全定制的设计流程,一般用于设计模拟电路和数模混合电路。整个流程如下(左侧为流程,右侧为用到的相应eda工具):一个完整的全定制设计流程应该是:电路图输入、电路仿真、版图设计、版图

温馨提示

  • 1. 本站所有资源如无特殊说明,都需要本地电脑安装OFFICE2007和PDF阅读器。图纸软件为CAD,CAXA,PROE,UG,SolidWorks等.压缩文件请下载最新的WinRAR软件解压。
  • 2. 本站的文档不包含任何第三方提供的附件图纸等,如果需要附件,请联系上传者。文件的所有权益归上传用户所有。
  • 3. 本站RAR压缩包中若带图纸,网页内容里面会有图纸预览,若没有图纸预览就没有图纸。
  • 4. 未经权益所有人同意不得将文件中的内容挪作商业或盈利用途。
  • 5. 人人文库网仅提供信息存储空间,仅对用户上传内容的表现方式做保护处理,对用户上传分享的文档内容本身不做任何修改或编辑,并不能对任何下载内容负责。
  • 6. 下载文件中如有侵权或不适当内容,请与我们联系,我们立即纠正。
  • 7. 本站不保证下载资源的准确性、安全性和完整性, 同时也不承担用户因使用这些下载资源对自己和他人造成任何形式的伤害或损失。

评论

0/150

提交评论