电子技术课程设计脉搏计设计.doc_第1页
电子技术课程设计脉搏计设计.doc_第2页
电子技术课程设计脉搏计设计.doc_第3页
电子技术课程设计脉搏计设计.doc_第4页
电子技术课程设计脉搏计设计.doc_第5页
已阅读5页,还剩16页未读 继续免费阅读

下载本文档

版权说明:本文档由用户提供并上传,收益归属内容提供方,若内容存在侵权,请进行举报或认领

文档简介

辽宁工程技术大学电子技术课程设计课程设计名称: 电子技术课程设计 题 目: 脉搏计设计 学 期:2011-2012学年第2学期专 业:电气工程及其自动化 班 级:电气10-01 姓 名:李闯 学 号:1005040107 指导教师:刘桂芬 日 期 : 2012年6月18-26日 辽宁工程技术大学课 程 设 计 成 绩 评 定 表评定标准评定指标标准评定合格不合格单元电路及整体设计方案合理性正确性创新性仿真或实践是否进行仿真或实践技术指标或性能符合设计要求有完成结果设计报告格式正确内容充实语言流畅标准说明:以上三大项指标中,每大项中有两小 项或三小项合格,视为总成绩合格。总成绩日期年 月 日课程设计任务书一、设计题目脉搏计的设计二、设计任务实现在15秒内测量1分钟的脉搏数,并且显示其数字。测量范围符合事实情况正常人脉搏数为6080次/分钟,婴儿为90100次/分钟,老人为100150次/分钟。三、设计计划电子技术课程设计共1周。第1天:选题,查资料;第2天:方案分析比较,确定设计方案;第3天:电路原理设计;第4天:修改设计;第5天:编写整理设计说明书。四、设计要求1. 画出整体电路图。2. 分析实验结果,写出设计说明书。摘要电子脉搏计是把人体的脉搏数转换成电信号,再对转换后的电信号进行放大和整形处理,从而保证其它电路能正常加工和处理的电子设备。他能在很短的时间内,测出经放大后的电信号频率值。总之,脉搏计的核心是要对低频信号在固定的短时间计数,最后以数字形式显示出来。因此,脉搏计的主要组成部分是计数器和数字显示器。本次设计实验主要任务是实现在15秒内测量1分钟的脉搏数,并且显示其数字。由于正常人的脉搏次数是每分钟6080次(婴儿为90140次,老年人则为100150次), 这种频率信号属于低频范畴.因此,脉搏计的用来测量低频信号的装置。电路主要涉及信号发生与采集,包括信号放大电路、滤波电路、整形电路、倍频电路、计数译码电路和控制信号电路。关键字:脉搏计;计数器;数字显示器目录1. 设计思路1 2. 设计方案2 2.1 选用方案原理方框图2 3.单元电路的设计33.1 信号发生与采集3 3.1.1信号放大电路3 3.1.2滤波电路4 3.1.3信号整形电路4 3.1.4倍频电路5 3.1.5计数译码电路7 3.1.6控制信号电路8 3.2整体电路图11 3.3电路工作原理说明11 4.附录13 4.1主要元器件13 5.心得体会14 6.参考文献155一、设计思路正常人的脉搏次数是每分钟6080次(婴儿为90140次,老年人则为100150次), 这种频率信号属于低频范畴.因此,脉搏计是用来测量低频信号的装置,它的基本功能要求应该是:1.要把人体的脉搏数(振动)转换成电信号,这就需要借助传感器。 2.对转换后的电信号要进行放大和整形处理,以保证其它电路能正常加工和处理。3 .在很短的时间(若干秒)内,测出经放大后的电信号频率值。总之,脉搏计的核心是要对低频信号在固定的短时间计数,最后以数字形式显示出来。可见,脉搏计的主要组成部分是计数器和数字显示器。二、设计方案 2.1 选用方案原理方框图: 信号发生 与采集 信号放大 整形电路 路倍频电路 计数译 码显示 控制时 间信号 图1:原理框图三、单元电路的设计 3.1信号发生与采集脉搏传感器的作用是将脉搏信号转换为响应的电冲信号。脉搏传感器是脉象检测系统中重要的组成部分,其性能的好坏直接影响到后置电路的处理和结果的显示。目前典型的脉搏传感器有以下三种:光电类、压阻类和压电类。在这三种当中目前采用最多的是压电型传感器。压电式传感器的工作原理是以某种物质的压电效应为基础。这些物质在沿一定方向受到压力的或拉力的作用而发生变形时,其表面会产生电荷;若将外力去掉时,它们又重新回到不带电的状态,这种现象就称为压电效应。而具有这种压电效应的物体称为压电材料或压电元件。常见的压电材料有石英、钛酸钡、锆钛酸铅等。3.1.1信号放大电路这部分电路主要完成将5mv的正弦波输入信号放大1000倍(5v),使其可以驱动后续的cmos数字电路。采用运算放大器lm324构成的反相放大电路:在理想条件下有运放的闭环电压增益为,输入电阻为rif=r1。如果对输入电阻有要求可以先确定r1,再根据放大倍数确定r2。为了减小输入偏置电流引起的运算误差,在同相输入端应接平衡电阻r3,且r3=r1r2。 图2:放大电路实际电路中拟采用三级放大,电路图如图2所示:参数选定如下:输入电阻要求不小于107欧,因而选定r1=10m欧,第一级电路放大10倍,因而r2=100m欧,r3=r1r2=9.1m欧,第二级及第三级放大电路放大倍数仍为10倍,r5=r8=10k欧,r7=r9=100k欧,r4=r6=9.1k欧。这种电路接线简洁明了,成本较低,可靠性好。此外,还可以采用同相放大电路,原理与反相放大电路类似,不再叙述。3.1.2滤波电路首先先简单的介绍一下通频带的概念,在模拟电路中,把增益随频率升高或降低下降到中频区增益的0.707倍时所对应的频率定义为下限频率fl(在低频区)和上限频率fh(在高频区),fh与fl之间的频率范围称之为通频带,用表示,即: 在本题目要求本电路的通频带是0.05hz200hz,因此需设计一个滤波电路将频率高于200hz的高频信号和频率低于0.05hz的低频信号滤掉,这部分电路即实现了这个功能,本部分电路用的是带通滤波器,是由一个高通滤波器及一个低通滤波器串联组合而成,其原理图如图3所示: 图3:滤波电路对于滤波电路,一般来说,有源滤波电路比无源滤波电路的滤波效果要好一些,因此,本设计方案中采用了有源滤波。其它有源滤波电路原理大同小异,不再一一列举。参数选定如下:c1=160f,c2=200f,r1=r2=5,r3=r4=2k。3.1.3信号整形电路在放大部分电路中输入信号虽然已经被放大,电压也足以满足后续电路驱动之用,但是其波形仍为正弦波,为模拟量,必须将模拟量转换成数字脉冲之后供数字部分电路使用,这部分电路即可实现这个功能。采用施密特触发器整形电路:施密特触发器有多种形式,一种是由555定时器构成的,电路如图4所示 图4:整形电路还有一种是用cmos门构成的,电路图如图4所示: 图5:cmos门组成的整形电路最后一种是集成施密特触发器,国产ttl集成施密特触发器产品有多种,具体型号不一一列举,这里只列举一种:40106bd,与其具有相同功能的国产cmos集成施密特触发器是cc40106。电路原理也很简单,如图6所示: 图6:国产cmos集成施密特触发器3.1.4倍频电路由于在设计中要求在515s内完成脉搏每分钟跳动次数计数功能,而在整形电路中,整形后的信号与原信号的频率是相同的,如果要测其每分钟脉冲数,则至少应测量一分钟才可以实现,为了缩短测量时间,必须将整形后的信号的频率加倍,这样就可以满足在短时间内完成测量任务的要求。显然,若将原信号频率变为原来的n倍,则测量时间就可以缩短为原来的1/n。因此,若要在5s在完成测量,需将信号频率加大12倍,倍频部分应采用12倍频电路,若要在15s内完成测量,需将信号频率加大4倍,倍频部分应采用4倍频电路。 图7:倍频电路原理说明如下:脉搏信号经过放大滤波整形之后,从cd4046的14脚输入,设原输入信号的频率是f0,从4脚输入一个方波信号经过一个分频器后再从3脚输入,cd4046内部将完成3脚和14脚输入信号的频率比较,使3脚的输入信号与原输入信号频率相同为f0,而4脚的输出信号的频率f1显然是3脚信号频率的n倍(如果右面的分频器为n进制分频器,在上述电路中n=4),这样f1=n f0,从而完成将输入信号频率变为原来的n倍的目的。在本次实验中,需要4倍频及12倍频电路两种,4倍频电路接线图如上图所示,对于12倍频电路,只需要将右面的74ls161的接线方式改变一下就可以实现,具体电路如图8所示: 图8:实际应用倍频电路说明:图中1线为输入信号,8线为输出信号。3.1.5计数译码显示电路这部分电路主要要完成对方波脉冲计数,将计数结果译码显示出来的功能。对于这部分电路,有很多方案都可以实现这个功能,而且电路都很相似,故不一一列举,对于计数器,选择曾在这个学期做过的电子技术实验中多次用到的十进制计数器74ls160,对这个芯片比较熟悉;对于译码器,由于74ls160输出的是8421bcd码,故应选择一个可以将8421bcd码译成7段输出信号以驱动数码管的芯片,cd4511可以满足这一要求。74ls160的引脚图及功能表与74ls161类似,而且比较熟悉,不再列出。cd4511的引脚图如下图9: 图9:cd4511的引脚图引脚功能说明如下:bi:4脚是消隐输入控制端,当bi=0时,数码管不显示任何东西。le:锁定控制端,当le=0时,允许译码输出,le=1时译码器处于锁定保持状态。lt:3脚是测试信号的输入端,当bi=1时,lt=0时,数码管将全部显示,这主要用于测试7段数码管有没有物理损坏。a3,a2,a1,a0为8421bcd码输入端,高位到低位依次为a3a0。a,b,c,d,e,f,g为译码输出端,输出高电平有效。这部分的电路原理图为图10: 图10:计数译码电路3.1.6控制信号电路由于在题目中要求在515秒内测得实验结果,因而需要一个电路来控制整个电路的运行、复位、自启动等,这个任务由本部分电路实现。采用555定时器构成的单稳态触发器:555单稳态触发器电路原理图如图11所示: 图11:555单稳态触发器电路说明:在开关合上之前,555的3脚输出端输出低电平,2脚输入高电平,合上开关后,2脚电平变成低电平,同时3脚输出变为高电平,然后再打开开关,一段时间后,3脚的输出变为低电平。延时的时间为t=in3rc,所以为了实现定时5秒,取c1=10nf,c2=100f,r2=45.5k欧;若要定时15s,取c1=10nf,c1=10nf,c2=100f,r2=136.5k欧。在电路中需要有一个555单稳态触发器来控制计数器的计数时间,还需要有一555单稳态触发器来控制其自动复位清零(如果是手动复位清零的话,只要将这部分电路用一个开关来代替就可以了,具体原理在后面有图12说明),此外如果需要电路自启动的话,还需要一个555多谐振荡器来控制两个555单稳态触发器的启动(同理,如果只需要手动启动的话,只需将这部分电路用一个开关来代替就可以了,原理图具体见图13)。可自启动及自动清零电路:在下面的电路中的参数是在定时5秒(12倍频时的参数选择)。当倍频电路选择4倍频时,即定时15秒时,参数改动如下:r1=67k,r2=240k,c1=c4=c6=100f,c2=c3=c5=10nf,r10=136.5k,r12=147k。 图12:控制电路上面的555定时器的输出端接计数器74ls160的一个使能端ep(7脚),同时如果要不显示计数过程,则将译码器cd4511的锁存端le(5脚)与该端也接到一起,其能够锁存的原理为,u9输出高电平时,计数器开始计数,但是cd4511却被锁存,即显示前一时刻的数字000,当输出有高电平变为低电平时,计数结束,74ls160停止计数,同时cd4511锁存端变为低电平,译码器开始工作,将计数器输出的8421bcd码译出显示。如果要显示计数过程,则把cd4511的5脚直接接地即可。u15的输出端接74ls160的清零端rd(1脚)。手动启动自动清零电路原理图: 图13:手动启动自动清零电路 这部分电路接线相对简单,原理清晰明了,缺点是时间基准由555外围的电阻和电容确定,所产生的时间基准不够准确,可能会有一定误差。 3.2整体电路图: 图15:总电路图3.3电路工作原理说明:如上图的整体电路,信号发生器发出正弦波经过放大电路放大,然后滤波整形进入计数译码显示部分电路,计数译码显示部分电路在时间控制电路的控制下工作。四、附录4.1主要元器件74ls00d,74ls08d,74ls161d,74ls160,cd4541,cd4046,lm555cm,lm324,lm324ad,cmos门电路,施密特触发器,电阻电容若干,直流电源等五.心得体会通过这经次课程设计再次对之前学的数电和模电加深了理解,通过网上查阅相关资

温馨提示

  • 1. 本站所有资源如无特殊说明,都需要本地电脑安装OFFICE2007和PDF阅读器。图纸软件为CAD,CAXA,PROE,UG,SolidWorks等.压缩文件请下载最新的WinRAR软件解压。
  • 2. 本站的文档不包含任何第三方提供的附件图纸等,如果需要附件,请联系上传者。文件的所有权益归上传用户所有。
  • 3. 本站RAR压缩包中若带图纸,网页内容里面会有图纸预览,若没有图纸预览就没有图纸。
  • 4. 未经权益所有人同意不得将文件中的内容挪作商业或盈利用途。
  • 5. 人人文库网仅提供信息存储空间,仅对用户上传内容的表现方式做保护处理,对用户上传分享的文档内容本身不做任何修改或编辑,并不能对任何下载内容负责。
  • 6. 下载文件中如有侵权或不适当内容,请与我们联系,我们立即纠正。
  • 7. 本站不保证下载资源的准确性、安全性和完整性, 同时也不承担用户因使用这些下载资源对自己和他人造成任何形式的伤害或损失。

最新文档

评论

0/150

提交评论