电子技术基础 课件5-15-2锁存器1_第1页
电子技术基础 课件5-15-2锁存器1_第2页
电子技术基础 课件5-15-2锁存器1_第3页
电子技术基础 课件5-15-2锁存器1_第4页
电子技术基础 课件5-15-2锁存器1_第5页
已阅读5页,还剩2页未读 继续免费阅读

下载本文档

版权说明:本文档由用户提供并上传,收益归属内容提供方,若内容存在侵权,请进行举报或认领

文档简介

5.2 锁存器5.2.1SR 锁存器5.2.1D 锁存器5.2 锁存器5.2.1SR 锁存器1. 基本SR锁存器G1R1QQS次态:R、S信号作用后Q端的现态:R、S信号作用前Q端的状态,现态用Q n表示。状态,次态用Qn+1表示。G21+VDD或非门或非门G1G2T1+VGGT4QQRT3T2 T5T6SNMOS 管构成的基本 SR 锁存器1) 工作原理状态不变R=0、S=0G10G10R00Q1Q1R110QSQS100若现态 Qn = 1若现态 Qn = 0G21G21置1R=0、S=1无论现态Q n为0或1,锁存器的次态为为1态。 信号消失后新的状态将被记忆下来。00G10Q11Q1G1RR11QQS00S011若现态 Q若现态 Q n = 0n = 1G21G21置0R=1 、 S=0无论现态Q n为0或1,锁存器的次态为0态。 信号消失后新的状态将被记忆下来。11G10001QG1RR11QQQS11S100若现态 Q若现态 Qn = 1n = 0G21G21S=1 、 R=1状态不确定Qn、Qn无论现态Qn为0或1,触发器的次态都为0。触发器的输出既不是0态,也不是1态1G10R当S、R 同时回到0时,由于两个与非门的延迟时间无法确定,使得触发器最终稳定状态也不能确定。1QQS0约束条件

温馨提示

  • 1. 本站所有资源如无特殊说明,都需要本地电脑安装OFFICE2007和PDF阅读器。图纸软件为CAD,CAXA,PROE,UG,SolidWorks等.压缩文件请下载最新的WinRAR软件解压。
  • 2. 本站的文档不包含任何第三方提供的附件图纸等,如果需要附件,请联系上传者。文件的所有权益归上传用户所有。
  • 3. 本站RAR压缩包中若带图纸,网页内容里面会有图纸预览,若没有图纸预览就没有图纸。
  • 4. 未经权益所有人同意不得将文件中的内容挪作商业或盈利用途。
  • 5. 人人文库网仅提供信息存储空间,仅对用户上传内容的表现方式做保护处理,对用户上传分享的文档内容本身不做任何修改或编辑,并不能对任何下载内容负责。
  • 6. 下载文件中如有侵权或不适当内容,请与我们联系,我们立即纠正。
  • 7. 本站不保证下载资源的准确性、安全性和完整性, 同时也不承担用户因使用这些下载资源对自己和他人造成任何形式的伤害或损失。

评论

0/150

提交评论