3-8数据选择器1电子课件教学版_第1页
3-8数据选择器1电子课件教学版_第2页
3-8数据选择器1电子课件教学版_第3页
3-8数据选择器1电子课件教学版_第4页
3-8数据选择器1电子课件教学版_第5页
已阅读5页,还剩7页未读 继续免费阅读

下载本文档

版权说明:本文档由用户提供并上传,收益归属内容提供方,若内容存在侵权,请进行举报或认领

文档简介

第三章组合逻辑电路

3.2常用中规模集成组合逻辑电路

3.2.3数据选择器主讲人:黄丽亚3.2.3数据选择器(MUX)

图3.2.20数据选择器和数据分配器示意图

数据选择器又称多路选择器(Multiplexer,简称MUX)。每次在地址输入的控制下,从多路输入数据中选择一路输出。时分复用TDM:Timedivisionmultiplexing时分多址TDMA:Timedivisionmultipleaccess1.四选一数据选择器图3.2.21四选一MUXEN:使能端;A1

、A0:地址输入端;D3~D0

:数据输入端;Y:输出端;图3.2.21四选一MUXEN=1,Y=0;EN=0,Y=A1A0D0+A1A0D1+A1A0D2+A1A0D3

1.四选一数据选择器100电路不工作01D2D00D10D311A1A0四选一MUX的卡诺图图3.2.26(b)表3.2.9四选一MUX的功能表

00001EN

使能输入D311D210D101D0000ØØYA1A0

输出

输入EN=0,Y=A1A0D0+A1A0D1+A1A0D2+A1A0D3

EN=1,Y=0;表3.2.9四选一MUX的功能表

00001EN

使能输入D311D210D101D0000ØØYA1A0

输出

输入图3.2.2274153的简化逻辑符号(双四选一)集成逻辑电路741532.八选一数据选择器EN:使能端;A2~A0:地址输入端;D7~D0

:数据输入端;Y:输出端;图3.2.23简化符号2DAD4DENYD10D6741511257VccY082346GND013A5114D911D21516A1371D八选一MUX的逻辑表达式EN=1,Y=0;EN=0,Y=A2A1A0D0+A2A1A0D1+A2A1A0D2+A2A1A0D3+A2A1A0D0+A2A1A0D1+A2A1A0D2+A2A1A0D3

八选一MUX的功能表

00001EN

使能输入D3011D2010D1001D00000ØØØYA2A1A0

输出

输入0000D7111D6110D5101D4100八选一MUX的卡诺图D6D7D5D41D2D3D1D0010110100A2A1A0图3.2.27(a)3.数据选择器的级联扩展例:试用一片双4选1数选器74LS153组成一个8选1数据选择器。解:00001END3011D2010D1001D00000ØØØYA2A1A0

0000D7111D6110D5101D4100图3.2.25(a)八选一扩展为三十二选一MUX例:试将8选1数选器74151扩展成一个32选1数据选择器。地址输入端:A4A3A2A1A0

A4A3=00第1片工作A4A3=01第2片工作A4A3=10第3片工作A4

温馨提示

  • 1. 本站所有资源如无特殊说明,都需要本地电脑安装OFFICE2007和PDF阅读器。图纸软件为CAD,CAXA,PROE,UG,SolidWorks等.压缩文件请下载最新的WinRAR软件解压。
  • 2. 本站的文档不包含任何第三方提供的附件图纸等,如果需要附件,请联系上传者。文件的所有权益归上传用户所有。
  • 3. 本站RAR压缩包中若带图纸,网页内容里面会有图纸预览,若没有图纸预览就没有图纸。
  • 4. 未经权益所有人同意不得将文件中的内容挪作商业或盈利用途。
  • 5. 人人文库网仅提供信息存储空间,仅对用户上传内容的表现方式做保护处理,对用户上传分享的文档内容本身不做任何修改或编辑,并不能对任何下载内容负责。
  • 6. 下载文件中如有侵权或不适当内容,请与我们联系,我们立即纠正。
  • 7. 本站不保证下载资源的准确性、安全性和完整性, 同时也不承担用户因使用这些下载资源对自己和他人造成任何形式的伤害或损失。

评论

0/150

提交评论