计算机组成原理知到智慧树章节测试课后答案2024年秋枣庄学院_第1页
计算机组成原理知到智慧树章节测试课后答案2024年秋枣庄学院_第2页
计算机组成原理知到智慧树章节测试课后答案2024年秋枣庄学院_第3页
计算机组成原理知到智慧树章节测试课后答案2024年秋枣庄学院_第4页
计算机组成原理知到智慧树章节测试课后答案2024年秋枣庄学院_第5页
已阅读5页,还剩13页未读 继续免费阅读

下载本文档

版权说明:本文档由用户提供并上传,收益归属内容提供方,若内容存在侵权,请进行举报或认领

文档简介

计算机组成原理知到智慧树章节测试课后答案2024年秋枣庄学院绪论单元测试

本课程主要讲解的是最先进计算机的组成与工作原理()

A:错B:对

答案:错本课程主要学习的当前计算机人共同基本的组成与工作原理。()

A:对B:错

答案:对计算机系统是硬件和软件系统的综合体。()

A:对B:错

答案:对本课程的学习目标是建立计算机系统的整机概念,理解软件硬件的关系和逻辑的等价性。()

A:错B:对

答案:对本课程的在计算机专业体系中是专业基础课程。()

A:错B:对

答案:对

第一章单元测试

计算机软件分为两大类,他们是()。

A:操作系统与应用软件

B:系统软件与应用软件

C:操作系统与CAD软件

D:操作系统与系统软件

答案:系统软件与应用软件

在计算机系统中,硬件在功能实现上比软件强的是()。

A:速度快

B:成本低

C:灵活性强

D:实现容易

答案:速度快

在下列的描述中,最能准确反映计算机主要功能的是()。

A:计算机可以存储大量的信息

B:计算机可以代替人的脑力劳动

C:计算机是一种信息处理机

D:计算机可以实现高速运算

答案:计算机可以实现高速运算

现代计算机组织结构是以()为中心,其基本结构遵循冯•诺依曼思想。

A:存储器

B:控制器

C:运算器

D:寄存器

答案:存储器

冯•诺依曼原理的基本思想是()

A:采用二进制形式表示数据和指令。指令由操作码和地址码组成。

B:指令的执行是顺序的,即一般按照指令在存储器中存放的顺序执行,程序分支由转移指令实现。

C:将程序和数据存放在存储器中,使计算机在工作时从存储器取出指令加以执行,自动完成计算任务。这就是“存储程序”和“程序控制”(简称存储程序控制)的概念。

D:计算机由存储器.运算器.控制器.输入设备和输出设备五大基本部件组成,并规定了5部分的基本功能。

答案:采用二进制形式表示数据和指令。指令由操作码和地址码组成。

;指令的执行是顺序的,即一般按照指令在存储器中存放的顺序执行,程序分支由转移指令实现。

;将程序和数据存放在存储器中,使计算机在工作时从存储器取出指令加以执行,自动完成计算任务。这就是“存储程序”和“程序控制”(简称存储程序控制)的概念。

;计算机由存储器.运算器.控制器.输入设备和输出设备五大基本部件组成,并规定了5部分的基本功能。

理解计算机的概念,应从以下()方面理解。

A:由硬件和软件组成

B:具有算逻运算能力,基本运算操作是算术和逻辑运算

C:处理各种数字化信息,计算机以二进制编码作为数字化编码及运算的基础

D:计算机是快速工具,主要取决于两个因素:一是电子器件,二是存储程序

E:不需要人的直接干预,说明具有自动化能力,其前提是存储程序

F:以电子器件为物质基础,即研究的对象是电子数字计算机(DigitalComputer)

答案:由硬件和软件组成

;具有算逻运算能力,基本运算操作是算术和逻辑运算

;处理各种数字化信息,计算机以二进制编码作为数字化编码及运算的基础

;计算机是快速工具,主要取决于两个因素:一是电子器件,二是存储程序

;不需要人的直接干预,说明具有自动化能力,其前提是存储程序

;以电子器件为物质基础,即研究的对象是电子数字计算机(DigitalComputer)

计算机系统的主要技术指标有()

A:数据通路宽度

B:机器字长

C:主存储器容量

D:运算速度

答案:数据通路宽度

;机器字长

;主存储器容量

;运算速度

第二章单元测试

下列有关总线的叙述中,错误的是()。

A:总线是一组共享的信息传输线

B:系统总线始终由CPU控制和管理

C:同步总线一定有时钟信号线,用于总线操作的定时

D:系统总线中有地址、数据和控制3组传输线

答案:系统总线始终由CPU控制和管理

假定一个同步总线的工作频率为40Mhz,总线中有64位数据线,每个总线时钟传输一次数据,则该总线的最大数据传输率为()。

A:66MB/s

B:320MB/s

C:1320MB/s

D:2560MB/s

答案:320MB/s

系统总线中控制线的主要功能是()。

A:提供时序信号

B:提供定时信号、操作命令和各种请求/回答信号等

C:提供主存和IO模块的回答信号

D:提供数据信息

答案:提供定时信号、操作命令和各种请求/回答信号等

以下总线裁决控制方式中,()方式对电路故障最敏感。

A:计数器定时查询

B:链式查询

C:自举分布

D:独立请求

答案:链式查询

假定有n个设备挂接在总线上,采用独立请求方式时需要的总线请求线的条数为()。

A:2n

B:n

C:1

D:2

答案:n

在计数器定时查询方式下,若每次计数都从0开始,则()。

A:每个设备的优先级均等

B:设备号小的设备优先级高

C:每个设备的优先级随机变化

D:设备号大的设备优先级高

答案:设备号小的设备优先级高

以下有关总线标准的叙述中,错误的是()。

A:引入总线标准便于设备互换和新设备的添加

B:主板上的处理器总线和存储器总线通常是专用总线

C:IO总线通常是标准总线,所以PCI总线是标准总线

D:串行总线的数据传输率一定比并行总线的数据传输率低

答案:串行总线的数据传输率一定比并行总线的数据传输率低

总线结构的主要优点是便于实现系统的模块化,其缺点是()。

A:传输的地址和数据信息不能同时出现

B:不能同时使用两个总线主设备

C:传输的地址和控制信息不能同时出现

D:不能同时使用多于两个总线设备

答案:不能同时使用两个总线主设备

“总线忙”信号由()建立。

A:获得总线控制权的设备

B:发出“总线请求”的设备

C:总线控制器

D:CPU

答案:获得总线控制权的设备

假定异步通信格式规定一帧数据:7位数据位、1位终止位、1个校验位,假设波特率为1000bps,则比特率为()。

A:1000bps

B:800bps

C:1200bps

D:900bps

答案:800bps

按时序控制方式分,总线可分为串行总线和并行总线。()

A:对B:错

答案:错系统总线是由地址总线、数据总线和控制总线组成,因此它们是三总线结构的。()

A:对B:错

答案:错串行通信只能采用异步方式。()

A:错B:对

答案:错总线周期是指:任意总线设备为获取总线控制权而等待的时间与占用总线的时间之和。()

A:错B:对

答案:错组成总线不仅要有传输信息的传输线,还应有实现总线传输控制的器件,即总线缓冲器和总线控制器。()

A:错B:对

答案:对

第三章单元测试

下面()存储器是目前已被淘汰的存储器。

A:半导体存储器

B:光盘存储器

C:磁芯存储器

D:磁表面存储器

答案:磁芯存储器

若SRAM芯片的容量为2K*4位,则地址和数据引脚的数目分别是()。

A:11,4

B:11,8

C:10,4

D:10,8

答案:11,4

若计算机字长32位,主存地址空间大小是64KB,按半字编址,则主存寻址范围是()。

A:0~64K-1

B:0~32KB-1

C:0~32K-1

D:0~64KB-1

答案:0~32K-1

某一DRAM芯片其容量为16K×1,该芯片地址线与数据线的最小引脚数目应为()。

A:12

B:15

C:8

D:10

答案:8

由2K×4的芯片组成容量为4KB的存储器需要()片这样的存储芯片。

A:16

B:4

C:8

D:2

答案:4

有一主存-cache层次的存储器,其主存容量为1MB,cache容量为16KB,每字块有8个字,每字32位,采用直接映像方式,若主存地址为35301H,且CPU访问cache命中,则在cache的第()(十进制表示)字块中(cache起始字块为第0字块)。

A:151

B:153

C:154

D:152

答案:152

在cache存储器系统中,当程序正在执行时,由()完成地址变换。

A:程序员

B:操作系统

C:硬件和软件

D:硬件

答案:硬件

因为动态存储器是破坏性读出,所以在不访问动态存储器时不用刷新。()

A:对B:错

答案:错因为半导体存储器加电后才能存储数据,断电后数据就丢失了,因此EPROM做成的存储器,加电后必须重写原来的内容。()

A:对B:错

答案:错CPU访问存储器的时间是由存储器的容量决定的,存储器容量越大,访问存储器所需的时间越长。()

A:错B:对

答案:错微机使用过程中,如果突然断电,RAM和ROM中保存的信息会全部丢失。()

A:对B:错

答案:错

第四章单元测试

在程序查询的输入输出系统中,假设不考虑处理时间,每一个查询操作需要100个时钟周期,CPU的时钟频率为50MHz。CPU对鼠标每秒进行30次查询,则CPU对鼠标查询所花费的时间比率为()。

A:0.01%

B:0.006%

C:0.001%

D:0.06%

答案:0.006%

I/O采用不统一编址时,进行输入输出操作的指令是()。

A:控制指令

B:访存指令

C:程序指令

D:输入输出指令

答案:输入输出指令

禁止中断的功能可以由()来完成。

A:中断触发器

B:中断禁止触发器

C:中断允许触发器

D:中断屏蔽触发器

答案:中断允许触发器

某中断系统中每抽取一个输入数据就要中断CPU一次。中断处理程序接收取样的数据,将其放到存储器内保留的缓冲区中。该中断处理需要x秒。另一方面,缓冲区内每存储N个数据,主程序就将其取出进行处理,花费y秒。因此该系统可以跟踪到每秒()次的中断请求。

A:N/(X+Y)N

B:min[1/X,N/Y]

C:N/(N×X+Y)

D:(N+1)/(N×X+Y)

答案:N/(N×X+Y)

设备的编址方式分为单独编址和存储器统一编址两种。()

A:错B:对

答案:对

第五章单元测试

负零的补码表示是()。

A:1000…0

B:1111…1

C:0111…1

D:0000…0

答案:0000…0

[X]补=X0X1…Xn(n为整数),它的模为()。

A:2^(n)+1

B:2^(n)

C:2^(n+1)

D:2^(n-1)

答案:2^(n+1)

下列关于补码和移码关系的叙述中,()是不正确的。

A:相同位数的补码和移码表示具有相同的数据表示范围

B:同一个数的补码和移码表示,其数值部分相同,而符号位相反

C:零的补码和移码的表示相同

D:一般用移码表示浮点数的阶,而补码表示定点数

答案:零的补码和移码的表示相同

设x为真值,x*为绝对值,说明[-x*]补=[-x]补在()时候成立。

A:任何时候都不成立

B:当x为负数时成立

C:任何时候都成立

D:当x为正数时成立

答案:当x为正数时成立

61下面那个选项是+1011与-0101相加的补码结果()。

A:1,0110

B:0,0110

C:+0110

D:1,0101

答案:0,0110

在定点二进制运算器中,减法运算一般通过()来实现。

A:补码运算的二进制减法器

B:补码运算的二进制加法器

C:原码运算的二进制减法器

D:反码运算的二进制加法器

答案:补码运算的二进制加法器

若浮点数用补码表示,则判断运算结果是否为规格化数的方法是()。

A:数符与尾数小数点后第一位数字相异

B:阶符与数符相同

C:阶符与数符相异

D:数符与尾数小数点后第一位数字相同

答案:数符与尾数小数点后第一位数字相异

已知A=0.1011,B=-0.0101,则[A+B]补为()。

A:0.0110

B:1.1011

C:1.0110

D:0.1101

答案:0.0110

在8位计算机中,下列关于十六进制数3AH和7CH进行加法运算的描述中,正确的是()。

A:按有符号和无符号加都溢出

B:按有符号数加溢出

C:按字符相加不溢出

D:按无符号数相加不溢出

答案:按有符号数加溢出

;按字符相加不溢出

;按无符号数相加不溢出

若采用双符号位补码运算,运算结果的符号位为10,下列结论中错误的是()。

A:运算结果溢出,结果为负数

B:运算结果溢出,结果为正数

C:产生了上溢

D:产生了下溢

答案:运算结果溢出,结果为正数

;产生了上溢

下列关于IEEE754规范化浮点数乘法运算,正确的描述是()。

A:乘法结果最多只需向右移动1位,即可实现对尾数的规格化处理

B:乘法结果也可能要进行左移规格化处理

C:需要先对两个浮点数进行对阶操作,使两者的阶码对齐

D:乘法结果中,阶码的代码为全1时,尾数的代码也可能不是为全0

答案:乘法结果也可能要进行左移规格化处理

浮点数加减运算过程一般包括对阶、尾数运算、规格化、舍入和判溢出等步骤。设浮点数的阶码和尾数均采用补码表示,且位数分别为5位和7位(均包含2位符号位)。若有两个数X=2^*29/32,Y=2^5*5/8,则用浮点加法计算X+Y的最终结果是()。

A:010000010001

B:001110100010

C:溢出

D:001111100010

答案:溢出

将补码的符号位改用多位来表示,就变成变形补码,一个用双符号位表示的变形补码11.1010是正数。()

A:对B:错

答案:错定点补码运算时,其符号位不参与运算。()

A:对B:错

答案:错

第六章单元测试

以下有关指令系统的说法中错误的是()。

A:指令系统和机器语言是无关的。

B:指令系统是一台机器硬件能执行的指令全体

C:指令系统是计算机软件、硬件的界面

D:任何程序运行前都要先转化为机器语言

答案:指令系统和机器语言是无关的。

关于二地址指令以下叙述正确的是()。

A:二地址指令中,指令的地址码字段存放的一定是操作数

B:二地址指令中,指令的地址码字段存放的一定是操作数地址

C:二地址指令中,运算结果通常存放在其中一个地址码所提供的地址中

D:二地址指令中,指令的地址码字段存放的一定是寄存器号

答案:二地址指令中,运算结果通常存放在其中一个地址码所提供的地址中

某计算机为定长指令字结构,采用扩展操作码编码方式,指令字长度为16位,每个地址码占4位,三地址指令15条,二地址指令8条,一地址指令127条,则剩下零地址指令最多有()条。

A:16

B:31

C:15

D:32

答案:16

某指令系统有200条指令,对操作码采用固定长度二进制编码,最少需要用()位。

A:16

B:32

C:4

D:8

答案:8

程序控制类指令的功能是()

A:进行算术运算和逻辑运算

B:改变程序执行的顺序

C:进行CPU与IO设备之间的数据传送

D:进行主存与CPU之间的数据传送

答案:改变程序执行的顺序

下列()不属于程序控制指令。

A:条件转移指令

B:循环指令

C:中断隐指令

D:无条件转移指令

答案:中断隐指令

寄存器间接寻址方式的操作数存储在()中

A:通用寄存器

B:堆栈

C:程序计数器

D:存储单元

答案:存储单元

假设寄存器R中的数值为200,主存地址为200和300的地址单元中存效的内容分别是300和400,则()方式下访问到的操作数为200。

A:寄存器寻址R

B:寄存器间接寻址(R)

C:直接寻址200

D:存储器间接寻址(200)

答案:寄存器寻址R

指令系统中采用不同寻址方式的目的是()。

A:实现程序控制

B:三者都正确

C:可降低指令译码的复杂度

D:可缩短指令字长,扩大寻址空间,提高编程的灵活性

答案:三者都正确

直接寻址的无条件转移指令的功能是将指令中的地址码送入()。

A:地址寄存器MAR

B:累加器ACC

C:指令寄存器IR

D:程序计数器PC

答案:程序计数器PC

某机器指令字长为16位,主存按字节编址,取指令时,每取一个字节PC自动加1,当前指令地址为2000H,指令内容为相对寻址的的无条件转移指令,指令中的形式地址为40H,那么取指令后及指令执行后PC内容为()。

A:2000H2040H

B:2002H2042H

C:2000H2042H

D:2002H2040H

答案:2002H2042H

第七章

温馨提示

  • 1. 本站所有资源如无特殊说明,都需要本地电脑安装OFFICE2007和PDF阅读器。图纸软件为CAD,CAXA,PROE,UG,SolidWorks等.压缩文件请下载最新的WinRAR软件解压。
  • 2. 本站的文档不包含任何第三方提供的附件图纸等,如果需要附件,请联系上传者。文件的所有权益归上传用户所有。
  • 3. 本站RAR压缩包中若带图纸,网页内容里面会有图纸预览,若没有图纸预览就没有图纸。
  • 4. 未经权益所有人同意不得将文件中的内容挪作商业或盈利用途。
  • 5. 人人文库网仅提供信息存储空间,仅对用户上传内容的表现方式做保护处理,对用户上传分享的文档内容本身不做任何修改或编辑,并不能对任何下载内容负责。
  • 6. 下载文件中如有侵权或不适当内容,请与我们联系,我们立即纠正。
  • 7. 本站不保证下载资源的准确性、安全性和完整性, 同时也不承担用户因使用这些下载资源对自己和他人造成任何形式的伤害或损失。

评论

0/150

提交评论