【MOOC期末】《数字电路与逻辑设计》(南京邮电大学)期末中国大学慕课答案_第1页
【MOOC期末】《数字电路与逻辑设计》(南京邮电大学)期末中国大学慕课答案_第2页
【MOOC期末】《数字电路与逻辑设计》(南京邮电大学)期末中国大学慕课答案_第3页
【MOOC期末】《数字电路与逻辑设计》(南京邮电大学)期末中国大学慕课答案_第4页
【MOOC期末】《数字电路与逻辑设计》(南京邮电大学)期末中国大学慕课答案_第5页
已阅读5页,还剩13页未读 继续免费阅读

下载本文档

版权说明:本文档由用户提供并上传,收益归属内容提供方,若内容存在侵权,请进行举报或认领

文档简介

【MOOC期末】《数字电路与逻辑设计》(南京邮电大学)期末中国大学慕课答案

有些题目顺序不一致,下载后按键盘ctrl+F进行搜索数字电路与逻辑设计期末考试数字电路与逻辑设计期末考试1.单选题:要求JK触发器状态由0à1,其激励输入端JK应为________。

选项:

A、JK=0×

B、JK=1×

C、JK=×0

D、JK=×l

答案:【JK=1×】2.单选题:n位二进制数可以表示________个数。

选项:

A、n

B、

C、

D、2n

答案:【】3.单选题:中的多余项是________。

选项:

A、

B、

C、CD

D、ABC

答案:【CD】4.单选题:下列等式正确的是________。

选项:

A、

B、

C、

D、

答案:【】5.单选题:函数的对偶函数表达式为________。

选项:

A、

B、

C、

D、

答案:【】6.单选题:下列等式正确的是________。

选项:

A、

B、

C、

D、

答案:【】7.单选题:最小项的逻辑相邻项有_______个。

选项:

A、2

B、3

C、4

D、5

答案:【3】8.单选题:已知,,,则函数的最小项表达式为________。

选项:

A、

B、

C、

D、

答案:【】9.单选题:若时序电路的状态转移图如下,则下列说法正确的是________。

选项:

A、减法计数器

B、不具备自启动性

C、为Mealy型电路

D、CP的频率是Q1的4倍

答案:【CP的频率是Q1的4倍】10.单选题:若时序电路的状态转移图如下,则下列说法正确的是________。

选项:

A、减法计数器

B、不具备自启动性

C、为Moore型电路

D、共有4个有效状态

答案:【为Moore型电路】11.单选题:基于74161,采用置零法设计模值为十二的计数器,则反馈状态是________。

选项:

A、0100

B、1010

C、1011

D、1100

答案:【1011】12.单选题:基于74161,采用清零法设计模值为十二的计数器,则反馈状态是________。

选项:

A、0100

B、1010

C、1011

D、1100

答案:【1100】13.单选题:同步计数器是指的计数器。

选项:

A、由同类型的触发器构成

B、各触发器时钟端连在一起,统一由系统时钟控制

C、可用前级输出做后级触发器的时钟

D、可用后级输出做前级触发器的时钟

答案:【各触发器时钟端连在一起,统一由系统时钟控制】14.单选题:由4级触发器构成的寄存器可以存入位二进制代码。

选项:

A、1

B、2

C、3

D、4

答案:【4】15.单选题:在时钟有效沿作用下,下列说法正确的是________。

选项:

A、边沿SRFF具有2种功能

B、边沿DFF具有2种功能

C、边沿JKFF具有3种功能

D、边沿TFF具有1种功能

答案:【边沿DFF具有2种功能】16.单选题:当集成维持—阻塞D型触发器的异步控制端时,则触发器的次态________。

选项:

A、与CP和D有关

B、与CP和D无关

C、只与CP有关

D、只与D有关

答案:【与CP和D有关】17.单选题:函数的反函数表达式为______。

选项:

A、

B、

C、

D、

答案:【】18.单选题:下列等式正确的是______。

选项:

A、

B、

C、

D、

答案:【】[vk-content]19.单选题:下列各式中,______是三变量A、B、C的最小项。

选项:

A、

B、

C、

D、

答案:【】20.单选题:下列逻辑函数中,F恒为0的是______。

选项:

A、

B、

C、

D、

答案:【】21.单选题:两个8421BCD码相加,______时需进行加6修正。

选项:

A、相加结果为1001

B、相加结果为1011

C、相加结果为1000

D、相加结果为0110

答案:【相加结果为1011】22.单选题:表示一个最大的3位十进制数,至少需要______位二进制数。

选项:

A、6

B、8

C、10

D、12

答案:【10】23.单选题:己知TCP是8位逐次渐近型A/D转换器的输入时钟周期,则完成一次转换需要的时间是______TCP。

选项:

A、8

B、9

C、10

D、11

答案:【9】24.单选题:在A/D转换器中,已知是量化单位,若采用“四舍五入”方法划分量化电平,则最大量化误差为______。

选项:

A、1/4

B、1/2

C、1

D、2

答案:【1/2】25.单选题:在A/D转换器电路中,若输入信号的最大频率为10kHz,则取样脉冲的频率至少应为____KHz。

选项:

A、1

B、5

C、10

D、20

答案:【20】26.单选题:对于倒T型R-2R电阻网络DAC,从UREF和地之间看,R-2R电阻网络的等效电阻阻值是。

选项:

A、R

B、2R

C、4R

D、R/2

答案:【R】27.单选题:用触发器设计一个同步十七进制计数器所需要的触发器数目是。

选项:

A、2

B、3

C、4

D、5

答案:【5】28.单选题:触发器电路如下图所示,其次态应为______。

选项:

A、

B、

C、

D、

答案:【】29.单选题:当集成维持—阻塞D型触发器的异步置1端时,则触发器的次态______。

选项:

A、与CP和D有关

B、与CP和D无关

C、只与CP有关

D、只与D有关

答案:【与CP和D无关】30.单选题:增加多余项可消除______。

选项:

A、逻辑冒险

B、功能冒险

C、0型冒险

D、1型冒险

答案:【逻辑冒险】31.单选题:若电路可能存在0型逻辑冒险,则函数表达式可转化为______。

选项:

A、

B、

C、

D、

答案:【】32.单选题:若电路可能存在1型逻辑冒险,则函数表达式可转化为______。

选项:

A、

B、

C、

D、

答案:【】33.单选题:一位8421BCD码计数器至少需要个触发器。

选项:

A、1

B、4

C、8

D、10

答案:【4】34.单选题:三个十进制计数器级联,实现的模值是。

选项:

A、10

B、30

C、100

D、1000

答案:【1000】35.单选题:下列各项中,是8421BCD计数器的无效输出状态。

选项:

A、1110

B、0000

C、0010

D、0001

答案:【1110】36.单选题:一个模32二进制计数器至少需要多少个触发器。

选项:

A、3

B、4

C、5

D、6

答案:【5】37.单选题:一个4位移位寄存器原来的状态为0000,如果串行输入始终为1,则经过4个移位脉冲后寄存器的内容为_____。

选项:

A、0001

B、0011

C、1110

D、1111

答案:【1111】38.单选题:异步时序电路和同步时序电路比较,其差异在于前者。

选项:

A、没有触发器

B、没有统一的时钟脉冲控制

C、没有稳定状态

D、输出只与内部状态有关

答案:【没有统一的时钟脉冲控制】39.单选题:下列触发器中,不可作为同步时序逻辑电路的存储器件的是。

选项:

A、基本SR触发器

B、边沿JK触发器

C、边沿D触发器

D、边沿T触发器

答案:【基本SR触发器】40.单选题:若编码器输入端有64个编码对象,则要求输出二进制代码为______位。

选项:

A、5

B、6

C、7

D、8

答案:【6】41.单选题:能完成两个1位二进制数相加,不考虑低位来的进位的器件称为______。

选项:

A、编码器

B、全加器

C、半加器

D、译码器

答案:【半加器】42.单选题:基于两片74160级联,高位、低位输出分别为、,采用置零法设计模值为十七的计数器,则反馈状态是________。

选项:

A、00010000

B、00010001

C、00010110

D、00010111

答案:【00010110】43.单选题:若时序电路的初始状态为000,状态转移图如下,则下列说法正确的是________。

选项:

A、模2计数器

B、模6计数器

C、具备自启动性

D、为Mealy型电路

答案:【模6计数器】44.单选题:若一个序列信号发生器的状态转移表如下所示,则Q3端产生的序列信号是________。

选项:

A、11101001

B、11010011

C、1110100

D、1010011

答案:【1110100】45.单选题:构成半导体数码管显示线段的元件是______。

选项:

A、灯丝

B、发光二极管

C、发光三极管

D、熔丝

答案:【发光二极管】46.单选题:组合逻辑电路中出现竞争-冒险的原因是______。

选项:

A、电路不是最简

B、电路有多个输出

C、电路中存在延迟

D、电路使用不同的门电路

答案:【电路中存在延迟】47.单选题:用四选一数据选择器实现函数(设),应使______。

选项:

A、D0=D2=0,D1=D3=1

B、D0=D2=1,D1=D3=0

C、D0=D1=0,D2=D3=1

D、D0=D3=0,D1=D2=1

答案:【D0=D2=0,D1=D3=1】48.单选题:一个数据选择器的地址输入端有4个时,数据输入端有______个。

选项:

A、2

B、4

C、8

D、16

答案:【16】49.单选题:能实现从多个输入端中选出一路作为输出的电路称为______。

选项:

A、触发器

B、计数器

C、数据选择器

D、译码器

答案:【数据选择器】50.单选题:假设输入A、B、C中只要有两个或者三个输入为1,则输出为1,该电路的逻辑功能可能为______。

选项:

A、全加器

B、比较器

C、三人表决器

D、奇偶校验器

答案:【三人表决器】51.单选题:当使能端取值为______时,译码器74LS138处于允许译码状态。

选项:

A、011

B、100

C、001

D、010

答案:【100】52.单选题:译码器74LS138处于译码状态时,当输入A2A1A0=001时,输出为______。

选项:

A、11111011

B、10111111

C、11111101

D、11110111

答案:【11111101】53.多选题:低密度可编程逻辑器件包括______。

选项:

A、PROM

B、PAL

C、PLA

D、GAL

E、CPLD

F、FPGA

答案:【PROM;PAL;PLA;GAL】54.多选题:数字系统一般由______构成。

选项:

A、输入、输出接口

B、MCU

C、数据处理器

D、控制器

答案:【输入、输出接口;数据处理器;控制器】55.多选题:电路如下图所示,下列说法正确的是________。

选项:

A、模值为12的计数器

B、模值为13的计数器

C、具备自启动性

D、不具备自启动性

答案:【模值为13的计数器;具备自启动性】56.多选题:电路如下图所示,下列说法正确的是________。

选项:

A、模值为6的计数器

B、模值为7的计数器

C、不具备自启动性

D、具备自启动性

答案:【模值为7的计数器;具备自启动性】57.多选题:若用DFF设计11110000移存型序列信号发生器,则下列说法正确的是________。

选项:

A、需选用3级DFF

B、需选用4级DFF

C、电路一个周期包含4个状态

D、电路一个周期包含8个状态

答案:【需选用4级DFF;电路一个周期包含8个状态】58.单选题:状态转移图和ASM图一样,既能表示控制器状态转移情况,又可以表示处理器完成何种操作。

选项:

A、正确

B、错误

答案:【错误】59.单选题:一个ASM块内的操作可以在相邻的两个周期内完成。

选项:

A、正确

B、错误

答案:【错误】60.单选题:建立ASM图时,相邻数个周期内的操作也可以放在同一个状态框内表示。

选项:

A、正确

B、错误

答案:【错误】61.单选题:算法流程图必须要与电路的时序严格对应起来才有效。

选项:

A、正确

B、错误

答案:【错误】62.单选题:数字系统设计一般分为四个阶段:系统设计、逻辑设计、电路设计和物理设计。

选项:

A、正确

B、错误

答案:【正确】63.单选题:PROM的与、或阵列都可以编程。

选项:

A、正确

B、错误

答案:【错误】64.单选题:并联比较型A/D转换器转换速度比逐次渐近型快。

选项:

A、正确

B、错误

答案:【正确】65.单选题:A/D转换过程中,必然会出现量化误差。

选项:

A、正确

B、错误

答案:【正确】66.单选题:自底向上的设计方法效率较高,但是需要设计者具有一定的经验,且容易受制于现有可用的元器件,大多用于小型数字系统。

选项:

A、正确

B、错误

答案:【正确】67.单选题:有无控制器是区别数字系统和简单逻辑部件的标志。

选项:

A、正确

B、错误

答案:【正确】68.单选题:GAL是通用阵列逻辑器件,可以进行反复编程。

选项:

A、正确

B、错误

答案:【正确】69.单选题:用ROM实现组合逻辑时需将函数化简为最简与或表达式。

选项:

A、正确

B、错误

答案:【正确】70.单选题:ROM和RAM中存入的信息在电源断掉后都不会丢失。

选项:

A、正确

B、错误

答案:【错误】71.单选题:在PROM中,每条字线对应一个最小项。

选项:

A、正确

B、错误

答案:【正确】72.单选题:若电路的两个原始状态在相同的输入下有相同的输出,则这两个原始状态是等价的。

选项:

A、正确

B、错误

答案:【错误】73.单选题:顺序脉冲信号发生器可以用环形计数器电路构成。

选项:

A、正确

B、错误

答案:【正确】74.单选题:D/A转换器的主要技术指标是转换精度和转换速度。

选项:

A、正确

B、错误

答案:【正确】75.(100000110101)8421BCD对应的十进制

温馨提示

  • 1. 本站所有资源如无特殊说明,都需要本地电脑安装OFFICE2007和PDF阅读器。图纸软件为CAD,CAXA,PROE,UG,SolidWorks等.压缩文件请下载最新的WinRAR软件解压。
  • 2. 本站的文档不包含任何第三方提供的附件图纸等,如果需要附件,请联系上传者。文件的所有权益归上传用户所有。
  • 3. 本站RAR压缩包中若带图纸,网页内容里面会有图纸预览,若没有图纸预览就没有图纸。
  • 4. 未经权益所有人同意不得将文件中的内容挪作商业或盈利用途。
  • 5. 人人文库网仅提供信息存储空间,仅对用户上传内容的表现方式做保护处理,对用户上传分享的文档内容本身不做任何修改或编辑,并不能对任何下载内容负责。
  • 6. 下载文件中如有侵权或不适当内容,请与我们联系,我们立即纠正。
  • 7. 本站不保证下载资源的准确性、安全性和完整性, 同时也不承担用户因使用这些下载资源对自己和他人造成任何形式的伤害或损失。

评论

0/150

提交评论