17.4.1计数器II - 计数器II_第1页
17.4.1计数器II - 计数器II_第2页
17.4.1计数器II - 计数器II_第3页
17.4.1计数器II - 计数器II_第4页
17.4.1计数器II - 计数器II_第5页
已阅读5页,还剩13页未读 继续免费阅读

下载本文档

版权说明:本文档由用户提供并上传,收益归属内容提供方,若内容存在侵权,请进行举报或认领

文档简介

7.6.3集成加/减计数器加/减计数器(也称可逆计数器):既具有加法计数功能,又具有减法计数功能。本节主要介绍:单时钟同步十进制加/减计数器74LS190、单时钟同步4位二进制加/减计数器74LS191、双时钟同步十进制加/减计数器74LS192和双时钟同步4位二进制加/减计数器74LS193。7.6.3.1双时钟加/减计数器输入输出CRLDCP+CP-DCBAQDQCQBQA1000000DCBADCBA011加计数011减计数0111保持逻辑功能示意图功能表清零置数计数器状态功能说明078901210987清零加法计数减法计数置数7.6.3.1双时钟加/减计数器百进制加/减计数器7.6.3.1双时钟加/减计数器7.6.3.2单时钟加/减计数器输入输出LDCTU/DCPDCBAQDQCQBQD0DCBADCBA100加计数101减计数11保持功能表置数逻辑功能示意图计数器状态功能说明13141501222101514加法计数减法计数置数13保持7.6.3.2单时钟加/减计数器异步串行级联方式7.6.3.2单时钟加/减计数器同步并行级联方式一7.6.3.2单时钟加/减计数器同步并联方式二7.6.3.2单时钟加/减计数器7.6.4移位寄存器型计数器反馈逻辑电路DSLQSL移位寄存器型计数器结构框图由D触发器构成的4位移位寄存器型计数器:常用的移位寄存器型计数器:环形计数器,扭环形计数器。7.6.4.1环形计数器DSLQSL1.电路组成2.工作原理(a)(b)(c)(d)(e)有效时序无效时序4位环形计数器时序图7.6.4.1环形计数器3.自启动设计向只有一个“1”的方向转换7.6.4.1环形计数器7.6.4.1环形计数器3.自启动设计7.6.4.2扭环形计数器DSLQSL4位扭环形计数器2.工作原理有效时序无效时序7.6.4.2扭环形计数器3.自启动设计Q4

Q3

Q2

Q1FQ4

Q3

Q2

Q1F工作状态00001多余状态001011000110010110010100111101101011111011010011100110100110101100001001010“突破口”rssr修改反馈,经过一个CP节拍进入正常时序。7.6.4.2扭环

温馨提示

  • 1. 本站所有资源如无特殊说明,都需要本地电脑安装OFFICE2007和PDF阅读器。图纸软件为CAD,CAXA,PROE,UG,SolidWorks等.压缩文件请下载最新的WinRAR软件解压。
  • 2. 本站的文档不包含任何第三方提供的附件图纸等,如果需要附件,请联系上传者。文件的所有权益归上传用户所有。
  • 3. 本站RAR压缩包中若带图纸,网页内容里面会有图纸预览,若没有图纸预览就没有图纸。
  • 4. 未经权益所有人同意不得将文件中的内容挪作商业或盈利用途。
  • 5. 人人文库网仅提供信息存储空间,仅对用户上传内容的表现方式做保护处理,对用户上传分享的文档内容本身不做任何修改或编辑,并不能对任何下载内容负责。
  • 6. 下载文件中如有侵权或不适当内容,请与我们联系,我们立即纠正。
  • 7. 本站不保证下载资源的准确性、安全性和完整性, 同时也不承担用户因使用这些下载资源对自己和他人造成任何形式的伤害或损失。

评论

0/150

提交评论