【MOOC】可编程ASIC设计-四川大学 中国大学慕课MOOC答案_第1页
【MOOC】可编程ASIC设计-四川大学 中国大学慕课MOOC答案_第2页
【MOOC】可编程ASIC设计-四川大学 中国大学慕课MOOC答案_第3页
免费预览已结束,剩余3页可下载查看

下载本文档

版权说明:本文档由用户提供并上传,收益归属内容提供方,若内容存在侵权,请进行举报或认领

文档简介

【MOOC】可编程ASIC设计-四川大学中国大学慕课MOOC答案随堂测试1:半导体材料的认识1、【多选题】晶体管实现的材料有哪些?本题答案:【硅#锗】随堂测试2:集成度的概念1、【填空题】最初集成电路设计的目的在于在同一材料上实现_______、电阻和电容等器件。本题答案:【晶体管】随堂测试:FPGA芯片认识1、【填空题】FPGA的定义:____。本题答案:【FieldProgrammableGateArray】随堂测验:可编程器件结构1、【多选题】可编程器件的基本单元包括哪些?本题答案:【逻辑单元块#输入输出单元#互连线】随堂测试:FPGA芯片型号1、【填空题】DE2开发板上FPGA芯片型号:_________。本题答案:【EP2C35F672C6N】第一周作业集成电路芯片认识1、【判断题】FPGA内可编程单元是由查找表和寄存器组成。本题答案:【正确】2、【判断题】DE2开发板上FPGA属于IntelMAX10系列器件。本题答案:【错误】3、【判断题】CMOS集成电路芯片制造的基底材料是硅。本题答案:【正确】DE2开发板的认识1、【单选题】DE2采用了IntelCycloneII系列FPGA芯片EP2C35,该芯片可用逻辑单元数目是()。本题答案:【35000个LE】2、【单选题】在抢答器的设计中,输入信号采用()硬件设计实现。本题答案:【按键】3、【多选题】FPGA硬件实现方式有两种:()。本题答案:【JTAG下载模式#AS下载模式】4、【填空题】按课程中定义,采用DE2板上七段数码管HEX0显示数字3,代码描述:assignHEX0=______。本题答案:【7'b0110000##%_YZPRLFH_%##7'd48##%_YZPRLFH_%##7'h30】QuartusII软件认识1、【单选题】DE2开发软件采用的是()。本题答案:【QuartusII】2、【多选题】QuartusII软件支持哪些设计输入形式?本题答案:【硬件描述语言#电路图】3、【多选题】选择设计软件版本时需要注意什么?本题答案:【所支持可编程器件#是否需要授权】学习使用QuartusII软件1、【单选题】文件编译过程中错误信息显示在哪个区域?本题答案:【消息显示区】2、【单选题】IP工具的调用是在哪个菜单栏下选择?本题答案:【tools】3、【多选题】一个FPGA项目建立主要要申明哪些参数?本题答案:【项目名称#目标器件#设计工具#已有设计文件】4、【多选题】门级仿真,既是后仿真的目的是什么?本题答案:【验证项目的逻辑功能#验证项目的时序约束】VGA程序的理解1、【填空题】完成课程中实验后,分析代码说明该VGA的显示模式是哪种?本题答案:【640480】第二周作业设计方法的学习1、【判断题】DE2开发板上VGA接口部分的电路采用了数模转换芯片。(请同学们注意参考手册,认识该芯片为后期实验准备)本题答案:【正确】2、【判断题】针对DE2开发板可以下载最新的IntelQuartusII软件进行项目开发。本题答案:【错误】3、【判断题】在QuartusII工具中完成设计文件后还需要设置约束,针对管脚定义的约束在菜单栏中选择tools。本题答案:【错误】认识建模方法1、【单选题】VerilogHDL语言中基本单元是什么?本题答案:【main】2、【单选题】VerilogHDL语言中书写完成一句功能描述后需要采用____结尾。本题答案:【分号】3、【填空题】HDL的英文全称:____?本题答案:【HardwareDescriptionLanguage】4、【填空题】VerilogHDL语言如何描述8位位宽的十进制数10?本题答案:【8'd10##%_YZPRLFH_%##8'b1010】基本语法复习1、【单选题】一个module电路建模中可以有多个always和assign描述,这些描述的执行方式。本题答案:【并行执行】2、【单选题】begin...end块内部语句执行方式是怎样的?本题答案:【顺序执行】3、【判断题】端口和信号定义过程中没有描述位宽信息,那么默认为一位位宽。本题答案:【正确】4、【填空题】在assign语句中赋值语句是()。本题答案:【连续赋值语句】5、【填空题】在always语句内使用的赋值语句是()。本题答案:【过程赋值语句】HDL建模方法1、【单选题】所设计模块的端口有输入端口和输出端口,那么输入端口的数据类型是什么本题答案:【wire】2、【单选题】所设计模块的端口调用了一个模块,被调用模块有输入端口和输出端口,那么被调用模块的输出端口可以发送数据给哪类信号?本题答案:【wire】3、【多选题】所设计模块的端口有输入端口和输出端口,那么输出端口的数据类型可以是哪些定义?本题答案:【reg#wire】4、【多选题】所设计模块的端口调用了一个模块,被调用模块有输入端口和输出端口,那么被调用模块的输入端口可以接收哪些数据类型信号?本题答案:【wire#reg】第三周作业学习HDL1、【判断题】在always语句块内可采用连续赋值语句。本题答案:【错误】2、【判断题】在电路建模中,module的输出信号仅能定义为reg数据类型。本题答案:【错误】3、【判断题】针对具有优先级功能的描述可采用if语句。本题答案:【正确】仿真模式的认识1、【多选题】QuartusII中自带Simulator中仿真有两种仿真模式是哪两种?本题答案:【Functionalsimulation#Timingsimulation】下载文件选择1、【单选题】采用JTAG方式下载FPGA所采用的位流文件后缀名是什么?本题答案:【s

温馨提示

  • 1. 本站所有资源如无特殊说明,都需要本地电脑安装OFFICE2007和PDF阅读器。图纸软件为CAD,CAXA,PROE,UG,SolidWorks等.压缩文件请下载最新的WinRAR软件解压。
  • 2. 本站的文档不包含任何第三方提供的附件图纸等,如果需要附件,请联系上传者。文件的所有权益归上传用户所有。
  • 3. 本站RAR压缩包中若带图纸,网页内容里面会有图纸预览,若没有图纸预览就没有图纸。
  • 4. 未经权益所有人同意不得将文件中的内容挪作商业或盈利用途。
  • 5. 人人文库网仅提供信息存储空间,仅对用户上传内容的表现方式做保护处理,对用户上传分享的文档内容本身不做任何修改或编辑,并不能对任何下载内容负责。
  • 6. 下载文件中如有侵权或不适当内容,请与我们联系,我们立即纠正。
  • 7. 本站不保证下载资源的准确性、安全性和完整性, 同时也不承担用户因使用这些下载资源对自己和他人造成任何形式的伤害或损失。

评论

0/150

提交评论