数字电子技术(武汉科技大学)知到智慧树章节测试课后答案2024年秋武汉科技大学_第1页
数字电子技术(武汉科技大学)知到智慧树章节测试课后答案2024年秋武汉科技大学_第2页
数字电子技术(武汉科技大学)知到智慧树章节测试课后答案2024年秋武汉科技大学_第3页
数字电子技术(武汉科技大学)知到智慧树章节测试课后答案2024年秋武汉科技大学_第4页
数字电子技术(武汉科技大学)知到智慧树章节测试课后答案2024年秋武汉科技大学_第5页
已阅读5页,还剩14页未读 继续免费阅读

下载本文档

版权说明:本文档由用户提供并上传,收益归属内容提供方,若内容存在侵权,请进行举报或认领

文档简介

数字电子技术(武汉科技大学)知到智慧树章节测试课后答案2024年秋武汉科技大学第一章单元测试

将十进制数(234)D转换为十六进制数是()。

A:

B:

C:

D:

答案:

8421BCD码(10010111)BCD对应的十进制数是()。

A:(87)D

B:(97)D

C:(141)D

D:(151)D

答案:(97)D

二进制数(1011)B对应的格雷码是()。

A:(1001)G

B:(0110)G

C:(1111)G

D:(1110)G

答案:(1110)G

当变量A,B,C取值分别为110时,计算函数的值为()。

A:无法判断

B:AB

C:1

D:0

答案:0

十进制数(-20)D的八位补码是()。

A:(10010100)D

B:(11101010)H

C:(11101000)B

D:(11101100)H

答案:(11101100)H

以下哪些是逻辑函数的表达方式。()

A:波形图

B:逻辑表达式

C:卡诺图

D:逻辑电路图

E:真值表

答案:波形图

;逻辑表达式

;卡诺图

;逻辑电路图

;真值表

与(107.39)D大小相等的数是()

A:

B:

C:

D:

E:

答案:

正数的反码,补码与原码相同。()

A:错B:对

答案:对(0.251)D转换为小数点后4位有效数字的二进制数是(0.0100)B。()

A:错B:对

答案:对同或的逻辑表达式是。()

A:对B:错

答案:错

第二章单元测试

函数可化简为()。

A:

B:

C:

D:

答案:

已知函数F(A,B,C,D)的卡诺图如图所示,则函数F的最简与或表达式为()

A:

B:

C:

D:

答案:

已知,则()。

A:

B:

C:

D:

答案:

n变量可以构成()个最小项或最大项。

A:

B:1

C:n

D:

答案:

下列逻辑代数等式中正确的是()。

A:

B:

C:

D:

E:

F:

答案:

最小项具有以下哪些性质()。

A:任意两个不同最小项之积为0

B:任意一个最小项,输入变量有多组取值使其为1

C:最小项不同,使其值为1的输入变量取值也不同。将原变量换为反变量,反变量换为原变量

D:所有最小项之和为1

答案:任意两个不同最小项之积为0

;最小项不同,使其值为1的输入变量取值也不同。将原变量换为反变量,反变量换为原变量

;所有最小项之和为1

最小项具的逻辑相邻项为()。

A:

B:

C:

D:

答案:

第三章单元测试

根据表1所列的三种逻辑门电路的技术参数,选择一种工作在高噪声环境下的门电路()。

A:逻辑门

B:逻辑门

C:逻辑门

答案:逻辑门

以下电路中可以实现“线与”功能的有()。

A:与非门

B:集电极开路门

C:三态输出门

答案:三态输出门

下列门电路中,()门的每门功耗最小。

A:CMOS

B:OC

C:TTL

答案:CMOS

CMOS与非门的低电平输入电流为1mA,高电平输入电流为20mA,最大灌电流为20mA,最大拉电流为300mA,其扇出系数为()。

A:20

B:10

C:15

答案:15

以下哪些属于CMOS逻辑门电路的重要技术参数()。

A:输入和输出的高,低电平

B:延迟-功耗积

C:传输延迟时间

D:功耗

E:噪声容限

答案:输入和输出的高,低电平

;延迟-功耗积

;传输延迟时间

;功耗

;噪声容限

相比TTL器件,以下是一些关于CMOS逻辑门的说法,正确的是()。

A:CMOS逻辑门通常会接输入、输出保护电路

B:CMOS器件的静态功耗较低

C:普通CMOS逻辑门不能实现线与

D:CMOS器件的噪声容限较小

答案:CMOS逻辑门通常会接输入、输出保护电路

;CMOS器件的静态功耗较低

;普通CMOS逻辑门不能实现线与

在数字电路中,MOS管工作在输出特性的什么区域()。

A:可变电阻区

B:截止区

C:饱和区

D:耗尽区

答案:截止区

;饱和区

三态输出门电路有三种状态,输出高电平,输出低电平,高阻态。()

A:对B:错

答案:对若增加电源电压时,电路的工作速度变快,功耗降低。()

A:错B:对

答案:错当vGS=0时,N沟道耗尽型MOS管中依然存在N型沟道。()

A:错B:对

答案:对

第四章单元测试

下图所示的电路能够实现的功能是()。

A:偶校验

B:编码

C:译码

D:奇校验

答案:奇校验

组合逻辑电路设计的一般步骤包括()。

A:画出逻辑电路图

B:逻辑抽象

C:写出逻辑表达式并化简

D:列出真值表

答案:画出逻辑电路图

;逻辑抽象

;写出逻辑表达式并化简

;列出真值表

组合逻辑电路中的竞争现象都会导致冒险的产生。()

A:错B:对

答案:错编码器CD4532中,当输出为000时,还需要通过()端口是否为高电平来判断是否为正常编码输出。

A:EI

B:I7

C:EO

D:GS

答案:GS

1/274x139的逻辑框图如图所示,当,时,输出。()

A:0011

B:0111

C:1000

D:1100

答案:0111

显示译码器74HC4511正常显示译码时,三个特殊功能输入端分别应该预置为()。

A:000

B:111

C:011

D:100

答案:011

要实现3变量的逻辑函数,可以使用()加上若干基本逻辑门来实现。

A:4选1的数据选择器

B:8选1的数据选择器

C:8线-3线编码器

D:3线-8线译码器

答案:4选1的数据选择器

;8选1的数据选择器

;3线-8线译码器

数值比较器的扩展方式有串联和并联两种,其中并联连接方式比串联连接方式运行速度快,但需要更多的芯片来构成。()

A:错B:对

答案:对半加器在做加法时只考虑了两个加数本身,而没有考虑低位的进位。()

A:错B:对

答案:对如图所示的电路可以将8421BCD码转换为()。

A:余三码

B:格雷码

C:5421BCD码

D:余三循环码

答案:余三码

第五章单元测试

基本锁存器的约束条件是()。

A:

B:

C:

D:

答案:

传输门控D锁存器和逻辑门控D锁存器是两种逻辑功能不同的锁存器。()

A:错B:对

答案:错8D锁存器74HC/HCT373的主要工作模式包括()。

A:串行输出

B:读取操作

C:写入操作

D:禁止输出

答案:读取操作

;写入操作

;禁止输出

触发器对边沿敏感,因此抗干扰能力比锁存器更强。()

A:错B:对

答案:对D触发器的特性方程是,说明其输出与现态无关,不是时序逻辑电路。()

A:对B:错

答案:错下图是一张()触发器的状态图。

A:T’

B:D

C:T

D:JK

答案:D

T触发器的功能包括()。

A:保持

B:翻转

C:置1

D:置0

答案:保持

;翻转

某JK触发器的现态为1,次态为0,说明其激励可能是()。

A:J=0,K=0

B:J=1,K=1

C:J=0,K=1

D:J=1,K=0

答案:J=1,K=1

;J=0,K=1

下图用D触发器构建了一个()触发器。

A:T

B:JK

C:SR

D:T’

答案:T

某触发器的特性方程为,这是一个()触发器。

A:T’

B:T

C:SR

D:JK

答案:T’

第六章单元测试

时序逻辑电路的结构特征有()。

A:一定存在反馈

B:一定含有存储电路

C:一定含有组合电路

D:一定有独立输入和输出信号

答案:一定存在反馈

;一定含有存储电路

;一定含有组合电路

结构较复杂、运行速度较快的时序电路广泛采用同步方式来实现。()

A:错B:对

答案:对时序逻辑电路的功能表达方式有()。

A:转换表

B:状态图

C:逻辑方程组

D:时序图

答案:转换表

;状态图

;逻辑方程组

;时序图

使用穆尔型输出代替米利型输出通常能大大提高电路的抗干扰能力。()

A:错B:对

答案:对两个状态互为等价状态,则它们一定()。

A:对任何相同的输入产生相同的输出

B:具有相同的实际电路含义

C:可以合并成一个状态而不改变输入-输出关系

D:对任何相同的输入产生相同的次态

答案:对任何相同的输入产生相同的输出

;可以合并成一个状态而不改变输入-输出关系

;对任何相同的输入产生相同的次态

关于“一对一”编码方案的说法中,错误的是()。

A:可以提高电路的工作速度和可靠性

B:可以有效地简化组合电路

C:使用的触发器少

D:编码方式非常简单

答案:使用的触发器少

双向移位寄存器的数据输入方式不包括()。

A:并行输入

B:串并行组合输入

C:左移串行输入

D:右移串行输入

答案:串并行组合输入

74LVC163是具有同步清零功能的计数器,其余功能与74LVC161相同。则此“同步清零”功能是在()时刻完成的。

A:清零信号低电平

B:清零信号高电平

C:时钟信号上升沿

D:时钟信号下降沿

答案:时钟信号上升沿

若采用反馈异步清零法构建9进制的计数器,则反馈信号应该根据()状态来生成。

A:1000

B:0111

C:1001

D:0000

答案:1001

集成同步二进制计数器74LVC161的TC端口输出高电平时,说明此时计数器发生进位操作。()

A:错B:对

答案:错

第七章单元测试

用555定时器组成施密特触发器,当控制电压端vIc通过0.01uF电容接地,电源电压为5V,则回差电压为()

A:5VB:2.5VC:V

D:

答案:下列器件中没有稳定状态的是()

A:多谐振荡器B:施密特触发器C:D触发器

D:单稳态触发器

答案:多谐振荡器为了实现高的频率稳定度,常采用()。

A:石英晶体振荡器

B:用555定时器构成的多谐振荡器

C:用门电路构成的多谐振荡器

D:用施密特触发器构成的多谐振荡器

答案:石英晶体振荡器

单稳态触发器可以用于()。

A:定时

B:消除噪声

C:波形变换

D:延时

答案:定时

;消除噪声

;延时

用施密特触发器进行波形变换时,下列说法正确的是()

A:可以将正弦波转换为同频率的矩形波

B:可以将三角波转换为同频率的矩形波

C:可以将正弦波转换为不同频率的矩形波

D:可以将矩形波转换为同频率的正弦波

答案:可以将正弦波转换为同频率的矩形波

;可以将三角波转换为同频率的矩形波

用555定时器可以组成哪些电路()

A:脉冲的产生电路

B:波形整形电路

C:延时电路

D:定时电路

答案:脉冲的产生电路

;波形整形电路

;延时电路

;定时电路

用门电路组成的单稳态触发器的输出脉冲宽度和电路的RC值有关()

A:对B:错

答案:对可重复触发单稳态触发器,在暂稳态期间,如有触发脉冲输入,电路的输出脉冲宽度不受其影响,仍由电路中的RC值确定。()

A:对B:错

答案:错555定时器构成的施密特触发器用于波形变换时可以改变输出矩形波的频率。()

A:错B:对

答案:错单稳态触发器用于组成噪声消除电路时,单稳态触发器的输出脉宽应小于噪声宽度而大于信号脉宽,才可消除噪声。()

A:错B:对

答案:错

第八章单元测试

能够将模拟信号转换为数字信号的器件为()

A:D/A转换器B:A/D转换器

C:555定时器D:施密特触发器

答案:A/D转换器

一个8位D/A转换器的分辨率为()

A:1/128B:1/255C:1/127

D:1/256

答案:1/255将采样电压表示为一最小数量单位的整数倍,这一转换过程称为()

A:保持B:编码

C:采样D:量化

答案:量化某8位D/A转换器,当输入全为1时,输出电压为5.1V,当输入D=(10000010)2时,输出电压为()

A:5.1VB:2.60VC:2.58VD:2.62V

答案:2.60VA/D转换器一般要经过以下几个过程()

A:采样B:编码

C:保持D:量化

答案:采样;编码

;保持;量化选择D/A转换器时应考虑的因素有()

温馨提示

  • 1. 本站所有资源如无特殊说明,都需要本地电脑安装OFFICE2007和PDF阅读器。图纸软件为CAD,CAXA,PROE,UG,SolidWorks等.压缩文件请下载最新的WinRAR软件解压。
  • 2. 本站的文档不包含任何第三方提供的附件图纸等,如果需要附件,请联系上传者。文件的所有权益归上传用户所有。
  • 3. 本站RAR压缩包中若带图纸,网页内容里面会有图纸预览,若没有图纸预览就没有图纸。
  • 4. 未经权益所有人同意不得将文件中的内容挪作商业或盈利用途。
  • 5. 人人文库网仅提供信息存储空间,仅对用户上传内容的表现方式做保护处理,对用户上传分享的文档内容本身不做任何修改或编辑,并不能对任何下载内容负责。
  • 6. 下载文件中如有侵权或不适当内容,请与我们联系,我们立即纠正。
  • 7. 本站不保证下载资源的准确性、安全性和完整性, 同时也不承担用户因使用这些下载资源对自己和他人造成任何形式的伤害或损失。

评论

0/150

提交评论