原理图输入设计方法与混合输入设计方法_第1页
原理图输入设计方法与混合输入设计方法_第2页
原理图输入设计方法与混合输入设计方法_第3页
原理图输入设计方法与混合输入设计方法_第4页
原理图输入设计方法与混合输入设计方法_第5页
全文预览已结束

下载本文档

版权说明:本文档由用户提供并上传,收益归属内容提供方,若内容存在侵权,请进行举报或认领

文档简介

原理图输入设计方法与混合输入设计方法实验报告实验名称原理图输入设计方法与混合输入设计方法二.实验目的学习QuartusⅡ的原理图输入设计方法与混合输入设计方法,通过1位全加器的设计与仿真过程进行训练。实验原理先设计一个半加器,保存为元器件,然后建立一个顶层文件,调用之前的半加器,设计出全加器的电路,然后进行仿真,得出波形。实验内容1.原理图输入设计方法1位全加器可以用两个半加器及一个或门连接而成,因此需要首先完成半加器的设计,首先为本设计创建新的工程,通过file->new菜单新建原理图文件,在原理图文件中编辑图一所示的半加器电路图(注意要给输入输出端口命名),编辑完成后存盘。为了在全加器的顶层设计中能够调用半加器,必须将半加器设置成可调用的元件,全加器的原理图设计需要再新建一个原理图文件,编辑全加器电路图时,可通过在原理图编辑窗口的空白处双击鼠标左键调用此前创建的半加器元件符号,或者点击SymbolTool按钮,在弹出的对话框中进行选择。然后进行调试仿真。2.VHDL语言与原理图混合输入设计方法这部分的工作是用VHDL语言设计替代第一步中的半加器原理图设计,即使用VHDL语言实现半加器的设计,再将其设置成可调用的元件符号,而全加器的设计则通过调用半加器元件符号的原理图方式实现,这样就实现了VHDL语言与原理图混合输入的设计方法,然后再进行仿真。实验数据半加器设计图 2.半加器编译图3.全加器设计图 4.全加器编译图5.波形图实验小结学会使用EDA设计电路进行仿真。初步了解了底层设计与顶层设计,学会

温馨提示

  • 1. 本站所有资源如无特殊说明,都需要本地电脑安装OFFICE2007和PDF阅读器。图纸软件为CAD,CAXA,PROE,UG,SolidWorks等.压缩文件请下载最新的WinRAR软件解压。
  • 2. 本站的文档不包含任何第三方提供的附件图纸等,如果需要附件,请联系上传者。文件的所有权益归上传用户所有。
  • 3. 本站RAR压缩包中若带图纸,网页内容里面会有图纸预览,若没有图纸预览就没有图纸。
  • 4. 未经权益所有人同意不得将文件中的内容挪作商业或盈利用途。
  • 5. 人人文库网仅提供信息存储空间,仅对用户上传内容的表现方式做保护处理,对用户上传分享的文档内容本身不做任何修改或编辑,并不能对任何下载内容负责。
  • 6. 下载文件中如有侵权或不适当内容,请与我们联系,我们立即纠正。
  • 7. 本站不保证下载资源的准确性、安全性和完整性, 同时也不承担用户因使用这些下载资源对自己和他人造成任何形式的伤害或损失。

评论

0/150

提交评论