集成电路制造工艺微电子_第1页
集成电路制造工艺微电子_第2页
集成电路制造工艺微电子_第3页
集成电路制造工艺微电子_第4页
集成电路制造工艺微电子_第5页
已阅读5页,还剩36页未读 继续免费阅读

下载本文档

版权说明:本文档由用户提供并上传,收益归属内容提供方,若内容存在侵权,请进行举报或认领

文档简介

集成电路制造工艺微电子第1页,课件共41页,创作于2023年2月CMOS集成电路制造工艺第2页,课件共41页,创作于2023年2月第3页,课件共41页,创作于2023年2月形成N阱初始氧化淀积氮化硅层光刻1版,定义出N阱反应离子刻蚀氮化硅层N阱离子注入,注磷第4页,课件共41页,创作于2023年2月形成P阱在N阱区生长厚氧化层,其它区域被氮化硅层保护而不会被氧化去掉光刻胶及氮化硅层

P阱离子注入,注硼第5页,课件共41页,创作于2023年2月推阱退火驱入去掉N阱区的氧化层第6页,课件共41页,创作于2023年2月形成场隔离区生长一层薄氧化层淀积一层氮化硅光刻场隔离区,非隔离区被光刻胶保护起来反应离子刻蚀氮化硅场区离子注入热生长厚的场氧化层去掉氮化硅层形成多晶硅栅生长栅氧化层淀积多晶硅光刻多晶硅栅刻蚀多晶硅栅第7页,课件共41页,创作于2023年2月形成硅化物淀积氧化层反应离子刻蚀氧化层,形成侧壁氧化层淀积难熔金属Ti或Co等低温退火,形成C-47相的TiSi2或CoSi去掉氧化层上的没有发生化学反应的Ti或Co高温退火,形成低阻稳定的TiSi2或CoSi2第8页,课件共41页,创作于2023年2月形成N管源漏区光刻,利用光刻胶将PMOS区保护起来离子注入磷或砷,形成N管源漏区形成P管源漏区光刻,利用光刻胶将NMOS区保护起来离子注入硼,形成P管源漏区第9页,课件共41页,创作于2023年2月形成接触孔化学气相淀积磷硅玻璃层退火和致密光刻接触孔版反应离子刻蚀磷硅玻璃,形成接触孔第10页,课件共41页,创作于2023年2月形成第一层金属淀积金属钨(W),形成钨塞第11页,课件共41页,创作于2023年2月形成第一层金属淀积金属层,如Al-Si、Al-Si-Cu合金等光刻第一层金属版,定义出连线图形反应离子刻蚀金属层,形成互连图形第12页,课件共41页,创作于2023年2月形成穿通接触孔化学气相淀积PETEOS通过化学机械抛光进行平坦化光刻穿通接触孔版反应离子刻蚀绝缘层,形成穿通接触孔形成第二层金属淀积金属层,如Al-Si、Al-Si-Cu合金等光刻第二层金属版,定义出连线图形反应离子刻蚀,形成第二层金属互连图形第13页,课件共41页,创作于2023年2月合金形成钝化层在低温条件下(小于300℃)淀积氮化硅光刻钝化版刻蚀氮化硅,形成钝化图形测试、封装,完成集成电路的制造工艺CMOS集成电路一般采用(100)晶向的硅材料第14页,课件共41页,创作于2023年2月AA第15页,课件共41页,创作于2023年2月双极集成电路

制造工艺第16页,课件共41页,创作于2023年2月第17页,课件共41页,创作于2023年2月制作埋层初始氧化,热生长厚度约为500~1000nm的氧化层光刻1#版(埋层版),利用反应离子刻蚀技术将光刻窗口中的氧化层刻蚀掉,并去掉光刻胶进行大剂量As+注入并退火,形成n+埋层双极集成电路工艺第18页,课件共41页,创作于2023年2月生长n型外延层利用HF腐蚀掉硅片表面的氧化层将硅片放入外延炉中进行外延,外延层的厚度和掺杂浓度一般由器件的用途决定第19页,课件共41页,创作于2023年2月形成横向氧化物隔离区热生长一层薄氧化层,厚度约50nm淀积一层氮化硅,厚度约100nm光刻2#版(场区隔离版第20页,课件共41页,创作于2023年2月形成横向氧化物隔离区利用反应离子刻蚀技术将光刻窗口中的氮化硅层-氧化层以及一半的外延硅层刻蚀掉进行硼离子注入第21页,课件共41页,创作于2023年2月形成横向氧化物隔离区去掉光刻胶,把硅片放入氧化炉氧化,形成厚的场氧化层隔离区去掉氮化硅层第22页,课件共41页,创作于2023年2月形成基区光刻3#版(基区版),利用光刻胶将收集区遮挡住,暴露出基区基区离子注入硼第23页,课件共41页,创作于2023年2月形成接触孔:光刻4#版(基区接触孔版)进行大剂量硼离子注入刻蚀掉接触孔中的氧化层第24页,课件共41页,创作于2023年2月形成发射区光刻5#版(发射区版),利用光刻胶将基极接触孔保护起来,暴露出发射极和集电极接触孔进行低能量、高剂量的砷离子注入,形成发射区和集电区第25页,课件共41页,创作于2023年2月金属化淀积金属,一般是铝或Al-Si、Pt-Si合金等光刻6#版(连线版),形成金属互连线合金:使Al与接触孔中的硅形成良好的欧姆接触,一般是在450℃、N2-H2气氛下处理20~30分钟形成钝化层在低温条件下(小于300℃)淀积氮化硅光刻7#版(钝化版)刻蚀氮化硅,形成钝化图形第26页,课件共41页,创作于2023年2月接触与互连Al是目前集成电路工艺中最常用的金属互连材料但Al连线也存在一些比较严重的问题电迁移严重、电阻率偏高、浅结穿透等Cu连线工艺有望从根本上解决该问题IBM、Motorola等已经开发成功目前,互连线已经占到芯片总面积的70~80%;且连线的宽度越来越窄,电流密度迅速增加第27页,课件共41页,创作于2023年2月几个概念场区有源区栅结构材料Al-二氧化硅结构多晶硅-二氧化硅结构难熔金属硅化物/多晶硅-二氧化硅结构第28页,课件共41页,创作于2023年2月Salicide工艺淀积多晶硅、刻蚀并形成侧壁氧化层;淀积Ti或Co等难熔金属RTP并选择腐蚀侧壁氧化层上的金属;最后形成Salicide结构第29页,课件共41页,创作于2023年2月隔离技术PN结隔离场区隔离绝缘介质隔离沟槽隔离第30页,课件共41页,创作于2023年2月第31页,课件共41页,创作于2023年2月第32页,课件共41页,创作于2023年2月第33页,课件共41页,创作于2023年2月LOCOS隔离工艺第34页,课件共41页,创作于2023年2月沟槽隔离工艺第35页,课件共41页,创作于2023年2月集成电路封装工艺流程第36页,课件共41页,创作于2023年2月各种封装类型示意图第37页,课件共41页,创作于2023年2月集成电路工艺小结前工序图形转换技术:主要包括光刻、刻蚀等技术薄膜制备技术:主要包括外延、氧化、化学气相淀积、物理气相淀积(如溅射、蒸发)等掺杂技术:主要包括扩散和离子注入等技术第38页,课件共41页,创作于2023年2月集成电路工艺小结后工序划片封装测试老化

温馨提示

  • 1. 本站所有资源如无特殊说明,都需要本地电脑安装OFFICE2007和PDF阅读器。图纸软件为CAD,CAXA,PROE,UG,SolidWorks等.压缩文件请下载最新的WinRAR软件解压。
  • 2. 本站的文档不包含任何第三方提供的附件图纸等,如果需要附件,请联系上传者。文件的所有权益归上传用户所有。
  • 3. 本站RAR压缩包中若带图纸,网页内容里面会有图纸预览,若没有图纸预览就没有图纸。
  • 4. 未经权益所有人同意不得将文件中的内容挪作商业或盈利用途。
  • 5. 人人文库网仅提供信息存储空间,仅对用户上传内容的表现方式做保护处理,对用户上传分享的文档内容本身不做任何修改或编辑,并不能对任何下载内容负责。
  • 6. 下载文件中如有侵权或不适当内容,请与我们联系,我们立即纠正。
  • 7. 本站不保证下载资源的准确性、安全性和完整性, 同时也不承担用户因使用这些下载资源对自己和他人造成任何形式的伤害或损失。

评论

0/150

提交评论