数字电路参考答案及评分标准(1B)_第1页
数字电路参考答案及评分标准(1B)_第2页
数字电路参考答案及评分标准(1B)_第3页
数字电路参考答案及评分标准(1B)_第4页
数字电路参考答案及评分标准(1B)_第5页
全文预览已结束

下载本文档

版权说明:本文档由用户提供并上传,收益归属内容提供方,若内容存在侵权,请进行举报或认领

文档简介

装订线班级:装订线班级:姓名:学号:《数字电路》试卷〔1B〕考前须知:1.本试卷适用于东方学院05级学生使用。 2.本试卷共5页,总分值100分,答题时间120分钟。题号一二三四总分得分得分评卷人一、填空题〔每格1分,共20分〕〔28.5〕D=〔〕H=〔〕BCD。PROM是可编程只读存储器,EPROM是可擦除可编程只读存储器。触发器按其功能分有:RS触发器、JK触发器、D触发器、T触发器等。函数的对偶式是,最简与或式是施密特触发器的特点是回差特性。正逻辑的与运算对应于负逻辑的___或__运算。将2561位的RAM扩展成10248位的RAM,共需__32___片2561位RAM。某TTL电路的参数是VOH=3.6V,VOL=0.3V,VIH(min)=1.8V,VIL(max)=0.8V,VOH(min)=2.7V,VOL(max)=0.5V,那么该电路的VON=_____1.8V_______,VOFF=______0.8V________,VNH=_______0.9V_______,VNL=______0.3V________。为实现以下图逻辑表达式的功能,请将多余输入端C接相应得逻辑电平,Y1、Y2为TTL门电路输出,Y3、Y4为CMOS门电路输出。Y1的C端应低电平,Y2的C端应____高电平Y3的C端应低电平,Y4的C端应低电平。得分评卷人二、选择题〔每题2分,共10分〕1、某电路的输入波形为A、B,输出波形为C如以下图所示,该电路实现的逻辑运算是〔B〕A.异或逻辑B.同或逻辑C.与非逻辑D.或非逻辑2、能实现线与功能的电路是〔C〕A、CMOS传输门(TG)B、肖特基TTL门(STTL)C、集电极开路门(OC)D、都不能3、以下触发器中抗干扰能力最强的是〔C〕A、主从JK触发器B、同步RS触发器C、由JK边沿触发器构成的T触发器D、根本RS触发器4、8线—3线优先编码器74LS148〔输入与输出皆为低电平有效〕在正常工作时的输入信号从高位到低位分别为:10011001,请问它的输出信号从高位到低位分别为〔C〕A、010B、110C、001D、1015、在接通电源后能自动产生矩形脉冲波形信号的是:〔D〕A、施密特触发器B、单稳态触发器C、T触发器D、多谐振荡器得分评卷人三、分析题〔每题10分,共30分〕1、逻辑电路如下图,74151是八选一数据选择器。试分析电路,列出真值表,写出F的最小项表达式。解:解:ABF001010101111(5分)(5分)(5分)2、由555构成的多谐振荡器如下图,试求其振荡频率及占空比。解:3、电路如下图,分别画出A=0和A=1时的状态转移图,并说明电路实现的功能。解:(4分)当A=0时,M=6(4分)(2分)(4分)当A=1时,M=8(2分)(4分)功能:可控计数器,当A=0时,M=6计数,当A=1时,M=8计数。得分评卷人四、设计题〔第1题20分,其余各题10分,共40分〕1、试分别用译码器和ROM阵列实现一位全加器〔可以附加必要的门电路〕。解:ABCi-1SCi00000101001110010111011100(4分)10(4分)10111(4分)(4分)(6分)(6分)(6分)(6分)2、试用集成计数器74290和必要的门电路实现36进制计数。〔

温馨提示

  • 1. 本站所有资源如无特殊说明,都需要本地电脑安装OFFICE2007和PDF阅读器。图纸软件为CAD,CAXA,PROE,UG,SolidWorks等.压缩文件请下载最新的WinRAR软件解压。
  • 2. 本站的文档不包含任何第三方提供的附件图纸等,如果需要附件,请联系上传者。文件的所有权益归上传用户所有。
  • 3. 本站RAR压缩包中若带图纸,网页内容里面会有图纸预览,若没有图纸预览就没有图纸。
  • 4. 未经权益所有人同意不得将文件中的内容挪作商业或盈利用途。
  • 5. 人人文库网仅提供信息存储空间,仅对用户上传内容的表现方式做保护处理,对用户上传分享的文档内容本身不做任何修改或编辑,并不能对任何下载内容负责。
  • 6. 下载文件中如有侵权或不适当内容,请与我们联系,我们立即纠正。
  • 7. 本站不保证下载资源的准确性、安全性和完整性, 同时也不承担用户因使用这些下载资源对自己和他人造成任何形式的伤害或损失。

最新文档

评论

0/150

提交评论