国家开放大学-计算机组成原理-形考任务-2017全部答案_第1页
国家开放大学-计算机组成原理-形考任务-2017全部答案_第2页
国家开放大学-计算机组成原理-形考任务-2017全部答案_第3页
国家开放大学-计算机组成原理-形考任务-2017全部答案_第4页
国家开放大学-计算机组成原理-形考任务-2017全部答案_第5页
已阅读5页,还剩33页未读 继续免费阅读

下载本文档

版权说明:本文档由用户提供并上传,收益归属内容提供方,若内容存在侵权,请进行举报或认领

文档简介

一、单项选择题(每小题6分,共36分)题目1、下列数中最小的数是(B)。选择一项:A.(1010011)2B.(42)8正确C.(10011000)BCDD.(5A)16题目2、某计算机字长16位,采用补码定点小数表示,符号位为1位,数值位为15位,则可表示的最大正小数为_____,最小负小数为_____。(C)选择一项:题目3、两个补码数相加,在符号位相同时有可能产生溢出,符号位不同时。选择一项:A.会产生溢出B.也有可能产生溢出C.不一定会产生溢出D.一定不会产生溢出正确题目4、已知[X]原=010100,[X]反=。选择一项:A.010100正确B.001011C.101011D.101100题目5、已知[X]原=110100,[X]补=。选择一项:A.110100B.001011C.101011D.101100正确题目6、已知[X]原=110100,[X]移=。选择一项:A.101100B.001100正确C.101011D.011011A.并行技术 B.通信技术C.缓冲技术 D.虚存技术D对磁盘进行格式化,在一个记录面上要将磁盘划分为若干,在这基础上,又要将划分为若干。(A)A.磁道,磁道,扇区 B.扇区,扇区,磁道C.扇区,磁道,扇区 D.磁道,扇区,磁道D当在采用(B)输入数据时,除非CPU等待否则无法传送数据给计算机。A.直接存储器访问方式 B.程序查询方式C.程序中断方式 D.I/O通道方式D定点数补码加法具有两个特点:一是符号位(B);二是相加后最高位上的进位要舍去。A.与数值位分别进行运算 B.与数值位一起参与运算C.要舍去 D.表示溢出D定点数补码加法具有两个特点:一是符号位与数值位一起参与运算;二是相加后最高位上的进位(C)。A.与数值位分别进行运算 B.与数值位一起参与运算C.要舍去 D.表示溢出D堆栈寻址的原则是(B)。A.随意进出 B.后进先出C.先进先出 D.后进后出D定点数补码减法可以直接用加法器完成,此时,符号位参与运算;并把补码形式的减数诸位求反发送至加法器,再向最低位给出进位信号。(B)A.与数值位分别进行运算,0 B.与数值位—起参与运算,1C.与数值位分别进行运算,1 D.与数值位—起参与运算,0D在定点二进制运算器中,减法运算一般通过(D)来实现。A.原码运算的二进制减法器 B.补码运算的二进制减法器C.补码运算的十进制加法器 D.补码运算的二进制加法器F冯·诺依曼机工作方式的基本特点是(B)。A.多指令流单数据流 B.按地址访问并执行指令C.堆栈操作 D.存贮器按内部选择地址G关于操作数的来源和去处,表述不正确的是(D)。A.第一个来源和去处是CPU寄存器 B.第二个来源和去处是外设中的寄存器C.第三个来源和去处是内存中的存贮器 D.第四个来源和去处是外存贮器H汇编语言要经过(C)的翻译才能在计算机中执行。A.编译程序 B.数据库管理程序C.汇编程序 D.文字处理程J计算机硬件能直接识别和运行的只能是(A)程序。A.机器语言 B.汇编语言C.高级语言 D.VHDLJ计算机系统的输入输出接口是(B)之间的交接界面。A.CPU与存储器 B.主机与外围设备C.存储器与外围设备 D.CPU与系统总线J间接寻址是指(D)。A.指令中直接给出操作数地址 B.指令中直接给出操作数C.指令中间接给出操作数 D.指令中间接给出操作数地址J寄存器间接寻址方式中,操作数在(C)中。A.通用寄存器 B.堆栈C.主存单元 D.外存储器J基址寻址方式中,操作数的有效地址等于(A)。A.基址寄存器内容加上形式地址 B.堆栈指示器内容加上形式地址C.变址寄存器内容加上形式地址 D.程序计数器内容加上形式地址J加法器采用并行进位的目的是(A)。A.提高加法器的速度 B.快速传递进位信号C.优化加法器结构 D.增强加法器功能J计算机系统中的存储器系统是指,没有外部存储器的计算机监控程序可以存放在中(D)。A.RAM,CPU B.ROM,RAMC.主存储器,RAM和ROM D.主存储器和外存储器,ROML两个补码数相加,只有在(A)时有可能产生溢出。A.符号位相同B.符号位不同C.两个正数相加结果为正D.数值位产生向符号位的进位,符号位也向更高位产生进位L两个补码数相加,只有在时有可能产生溢出,在时一定不会产生溢出。(A)A.符号位相同,符号位不同 B.符号位不同,符号位相同C.符号位都是0,符号位都是1 D.符号位都是1,符号位都是0L立即寻址是指(B)。A.指令中直接给出操作数地址 B.指令中直接给出操作数C.指令中间接给出操作数 D.指令中间接给出操作数地址L两个补码数相减,只有在时有可能产生溢出,在时一定不会产生溢出。(B)A.符号位相同,符号位不同 B.符号位不同,符号位相同C.符号位都是0,符号位都是1 D.符号位都是1,符号位都是0L两个补码数相加,只有在最高位相同时会有可能产生溢出,在最高位不同时(C)。A.有可能产生溢出 B.会产生溢出C.一定不会产生溢出 D.不一定会产生溢出L两个补码数相减,在符号相同时不会产生溢出,符号不同时(A)产生溢出。A.有可能 B.没有可能C.一定会 D.一定不会M某计算机的字长是8位,它的存储容量是64KB,若按字编址,那么它的寻址范围应该是(B)。A.0—128K B.0—64KC.0—32K D.0—16KM某计算机的字长是16位,它的存储容量是64KB,若按字编址,那么它的寻址范围应该是(B)。A.0—64K B.0—32KC.0—64KB D.0—32KBM某机字长16位,采用定点小数表示,符号位为1位,尾数为15位,则可表示的最大正小数为,最小负小数为_。(C)A.+(216-1),-(1-2-15) B.+(215-1),-(1-2-16)C.+(1-2-15),-(1-2-15) D.+(215-1),-(1-2-15)M某机字长16位,采用定点整数表示,符号位为1位,尾数为15位,则可表示的最大正整数为,最小负整数为_。(A)A.+(215-1),-(215-1) B.+(215-1),-(216-1)C.+(216-1),-(215-1) D.+(215-1),-(1-215)M某机字长32位,采用定点整数表示,符号位为1位,尾数为31位,则可表示的最大正整数为,最小负整数为_。(A)A.+(231-1),-(231-1) B.+(231-1),-(232-1)C.+(232-1),-(231-1) D.+(231-1),-(1-231)M某机字长32位,采用定点整数表示,符号位为1位,尾数为31位,则原码表示法可表示的最大正整数为,最小负整数为_。(A)A.+(231-1),-(231-1) B.+(231-1),-(232-1)C.+(230-1),-(230-1) D.+(231-1),-(1-2-31)M某存储器容量为32K×16位,则(C)。A.地址线为32根,数据线为16根 B.地址线为16根,数据线为32根C.地址线为15根,数据线为16根 D.地址线为16根,数据线为15根M每一条指令执行时通常有①读取指令、②执行指令、③分析指令等几个步骤,他们的执行顺序应该是(B)。A.①读取指令、②执行指令、③分析指令B.①读取指令、③分析指令、②执行指令C.③分析指令、②执行指令、①读取指令D.②执行指令、①读取指令、③分析指令M每一条指令执行时通常有①分析指令、②读取指令、③执行指令等几个步骤,他们的执行顺序应该是(D)。A.①分析指令、②读取指令、③执行指令B.①分析指令、③执行指令、②读取指令C.③执行指令、②读取指令、①分析指令D.②读取指令、①分析指令、③执行指令PPUSH指令,按操作数的个数是分属于(A),使用的寻址方式是(E)和(G)。A.单操作数 B.双操作数C.无操作数 D.多操作数E.寄存器寻址方式 F.寄存器间接寻址方式G.堆栈寻址方式 H.相对寻址方式Q迄今为止,计算机中的所有信息仍以二进制方式表示的原因是,计算机硬件能直接执行的只有。(C)A.节约元件,符号语言 B.运算速度快,机器语言和汇编语言C.物理器件性能所致,机器语言 D.信息处理方便,汇编语言序R若主存每个存储单元存8位数据,则(B)。A.其地址线也为8位 B.其地址线与8位无关C.其地址线为16位 D.其地址线与8位有关R若主存每个存储器单元为16位,则(B)。A.其地址线也为16位 B.其地址(线)与16无关C.其地址线为8位 D.其地址(线)与16有关R若一RAM芯片,其容量1024×8位,除电源端和接地端外,连同片选和读/写信号,该芯片引出脚的最小数目应为(B)。A.23 B.20C.17 D.19RRAM芯片串联的目的是,并联的目的是。(B)A.增加存储器字长,提高存储器速度B.增加存储单元数量,增加存储器字长C.提高存储器速度,增加存储单元数量D.降低存储器的平均价格,增加存储器字长S输入输出指令的功能是(C)。A.进行算术运算和逻辑运算 B.进行主存与CPU之间的数据传送C.进行CPU和I/O设备之间的数据传送 D.改变程序执行的顺序W完美的计算机系统应该包括(D)。A.运算器、存储器和控制器 B.外部设备和主机C.主机和实用程序 D.配套的硬件设备和软件系统W为了便于检查加减法运算是否发生溢出,定点运算器采用双符号位的数值表示,在寄存器和主存中是采用(B)的数值表示。A.双符号位 B.单符号位C.上述两种方法 D.无符号位W微程序控制器中,机器指令与微指令的关系是(B)。A.每一条机器指令由一条微指令来执行B.每一条机器指令由一段用微指令编成的微程序来解释执行C.一段机器指令组成的程序可由一条微指令来执行D.一条微指令由若干条机器指令组成X相对指令流水线方案和多指令周期方案,单指令方案的资源利用率和性能价格比(A)。A.最低 B.居中C.最高 D.都差不多X下列数中最大的数是(D)。A.(1010011)2 B.(512)8C.(00101000)BCD D.(235)16X下列数中最大的数是(D)。A.(101001)2 B.(52)8C.(00111001)BCD D.(2C)16X下列数中最小的数是(C)。A.(101001)2 B.(512)8C.(00101000)BCD D.(235)16X下列数中最小的数是(C)。A.(101001)2 B.(52)8C.(00101001)BCD D.(233)16X下列数中最小的数是(D)。A.(1010011)2 B.(42)8C.(10101000)BCD D.(25)10X相对寻址方式中,求有效地址使用(D)加上偏移量。A.基址寄存器内容 B.栈指示器内容C.变址寄存器内容 D.程序计数器内容X虚拟存储器管理系统的基础是局部性原理,因此虚存的目的是为了给每个用户提供比主存容量(B)编程空间。A.小得多的逻辑 B.大得多的逻辑C.小得多的物理 D.大得多的物理X下列说法中(B)是正确的。A.半导体ROM信息可读可写,且断电后仍能保持记忆B.半导体ROM是非易失性的,断电后仍然能保持记忆C.半导体ROM是易失性的,断电后不能保持记忆D.EPROM是可改写的,因而也是随机存储器的一种X下列数中最大的数是(C)。A.(1010011)2 B.(42)8C.(10011000)BCD D.(5A)16Y运算器由ALU完成运算后,除了运算结果外,下面所列(C)不是运算器给出的结果特征信息。A.是否溢出 B.有无进位C.结果是否为零 D.时钟信号Y硬连线控制器中,使用(B)来区分指令不同的执行步骤。A.节拍发生器 B.程序计数器C.指令寄存器 D.控制信号形成部件Y1946年研制成功的第一台计算机称为,1949年研制成功的第一台程序内存的计算机称为。(B)A.EDVAC,MARKI B.ENIAC,EDSACC.ENIAC,MARKI D.ENIAC,UNIVACIY运算器由许多部件组成,但核心部分是(B)。A.数据总线 B.算术逻辑运算单元C.多路开关 D.累加寄存器Y运算器的主要功能是进行(C)。A.逻辑运算 B.算术运算C.逻辑运算和算术运算 D.只作加法Z组一个运算器需要多个部件,但下面所列(B)不是组成运算器的部件。A.状态寄存器 B.数据总线C.ALU D.通用寄存器Z在定点运算器中,无论采用双符号位还是采用单符号位,都必须要有溢出判断电路,它一般用(C)来实现。A.与非门 B.或非门C.异或门 D.与或非门Z在定点运算器中,必须要有溢出判断电路,它一般用(C)来实现。A.与非门 B.或非门C.异或门 D.与或非门Z在定点数运算中产生溢出的原因是(C)。A.运算过程中最高位产生了进位或借位B.参加运算的操作数超出了机器的表示范围C.运算的结果的操作数超出了机器表示范围D.寄存器的位数太少,不得不舍弃最低有效位Z在定点二进制运算器中,加法运算一般通过(D)来实现。A.原码运算的二进制加法器 B.反码运算的二进制加法器C.补码运算的十进制加法器 D.补码运算的二进制加法器Z在定点运算器用来进行(B)。A.十进制加法运算 B.定点运算C.浮点运算 D.既进行定点运算也进行浮点运算Z直接寻址是指(A)。A.指令中直接给出操作数地址 B.指令中直接给出操作数C.指令中间接给出操作数 D.指令中间接给出操作数地址Z在指令的寻址方式中,寄存器寻址,操作数在(A)中,指令中的操作数地址是(B)。A.通用寄存器 B.寄存器编号C.内存单元 D.操作数的地址E.操作数地址的地址 F.操作数本身G.指令Z指令系统中采用不同的寻址方式的目的是(D)。A.降低指令译码的难度 B.提高指令读取的速度C.实现程序控制D.缩短指令字长,扩大寻址空间,提高编程灵活性Z在独立编址方式下,存储单元和I/O设备是靠(A)来区分的。A.不同的地址和指令代码 B.不同的数据和指令代码C.不同的数据和地址 D.不同的地址Z在独立编址方式下,存储单元和I/O设备是靠(C)来区分的。A.不同的地址代码 B.不同的地址总线C.不同的指令和不同的控制信号 D.上述都不对Z在统一编址方式下,存储单元和I/O设备是靠指令中的(A)来区分的。A.不同的地址 B.不同的数据C.不同的数据和地址 D.上述都不对Z在控制器中,必须有一个部件,能提供指令在内存中的地址,服务于读取指令,并接收下条将被执行的指令的地址,这个部件是(C)。A.IP B.IRC.PC D.ARZ在控制器中,部件(C)用于接收并保存从内存读出的指令内容,在执行本条指令的过程中提供本条指令的主要信息。A.指令指针IP B.地址寄存器ARC.指令寄存器IR D.程序计数器PCZ在控制器中,部件(D)能提供指令在内存中的地址,服务于读取指令,并接收下条将被执行的指令的地址。A.指令指针IP B.地址寄存器ARC.指令寄存器IR D.程序计数器PCZ在控制器中,部件(D)用于存放下一条指令的地址。A.指令指针IP B.地址寄存器ARC.指令寄存器IR D.程序计数器PCZ组成硬连线控制器的主要部件有(B)。A.PC、IP B.PC、IRC.IR、IP D.AR、IPZ指令流水线需要处理好(A)3个方面问题。A.结构相关、数据相关、控制相关 B.结构相关、数据相关、逻辑相关C.结构相关、逻辑相关、控制相关 D.逻辑相关、数据相关、控制相关Z在CPU与主存之间加入Cache,能够提高CPU访问存储器的速度,一般情况下Cache的容量命中率,因此Cache容量。(C)A.越大,越高,与主存越接近越好B.越小,越高,与主存越差异大越好C.越大,越高,只要几百K就可达90%以上D.越小,越高,只要几K就可达90%以上Z在主存和CPU之间增加Cache的目的是(C)。A.扩大主存的容量 B.增加CPU中通用寄存器的数量C.解决CPU和主存之间的速度匹配 D.代替CPU中的寄存器工作Z在CPU和主存之间加入Cache的目的是(D)。A.扩大主存的容量 B.提高存取速度C.既扩大主存容量又提高存取速度 D.解决CPU和主存之间的速度匹配Z在采用DMA方式的I/O系统中,其基本思想是在(B)之间建立直接的数据通路。A.CPU与外围设备 B.主存与外围设备C.外设与外设 D.CPU与主存Z在计算机I/O系统中,在用DMA方式传送数据时,DMA控制器应控制(D)。A.地址总线 B.数据总线C.控制总线 D.以上都是Z在采用DMA方式高速传送数据时,数据传送是通过计算机的(D)传输的。A.控制总线 B.专为DMA设的数据总线C.地址总线 D.数据总线Z在采用DMA方式高速传送数据时,数据传送是(B)。A.在总线控制器发出的控制信号控制下完成的B.在DMA控制器本身发出的控制信号控制下完成的C.由CPU执行的程序完成的D.由CPU响应硬中断处理序完成的Z在计算机总线结构的单机系统中,三总线结构的计算机的总线系统有(B)组成。A.总线系统、内存总线和I/O总线 B.数据总线、地址总线和控制总线C.内部总线、系统总线和控制总线 D.ISA总线、VESA总线和PCI总线Z在单级中断系统中,CPU一旦响应中断,则立即关闭(C)标志,以防止中断服务结束前同级的其他中断源产生另一次中断进行干扰。A.中断允许 B.中断请求C.中断屏蔽 D.中断响应Z中断允许触发器用来(D)。A.表示外设是否提出了中断请求 B.CPU是否响应了中断请求C.CPU是否正在进行中断处理 D.开放或关闭可屏蔽硬中断Z在中断源设置一个中断屏蔽触发器,CPU可以根据需要对某执行置"1"或清"0"操作,便可实现对该中断源的(B)管理。A.中断嵌套 B.中断请求C.中断响应 D.中断处理Z在数据传送过程中。数据由串行变成并行或并行变成串行,这种转换是由接口电路中(B)实现的。A.锁存器 B.移位寄存器C.数据寄存器 D.状态寄存器Z周期挪用方式常用于(A)的输入输出中。A.直接存储器访问方式锁存器 B.程序查询方式C.程序中断方式 D.I/O通道方式单选题题目1获得7.00分中的7.00分加法器采用并行进位的目的是__B__。选择一项:A.提高加法器的速度B.快速传递进位信号C.优化加法器结构D.增强加法器功能题目2获得7.00分中的7.00分组成一个运算器需要多个部件,但下面所列___D__不是组成运算器的部件。选择一项:A.状态寄存器B.数据总线C.算术逻辑运算单元D.地址寄存器题目3获得7.00分中的7.00分运算器的主要功能是进行

C

。选择一项:A.逻辑运算B.算术运算C.逻辑运算和算术运算D.只作加法题目4获得7.00分中的7.00分浮点数范围和精度取决于

A

。选择一项:A.阶码的位数和尾数的位数B.阶码采用的编码和尾数的位数C.阶码和尾数采用的编码D.阶码采用的位数和尾数的编码题目5获得7.00分中的7.00分逻辑运算中的“逻辑加”是指

B

。选择一项:A.与运算B.或运算C.非运算D.异或运算题目6获得7.00分中的7.00分下列说法正确的是

D

。选择一项:A.采用双符号位补码进行加减运算可以避免溢出B.只有定点数运算才有可能溢出,浮点数运算不会产生溢出C.只有将两个正数相加时才有可能产生溢出D.只有带符号数的运算才有可能产生溢出多选题题目7获得11.00分中的11.00分请从下面表示浮点运算器的描述中选出描述正确的句子是___AC__。选择一项或多项:A.浮点运算器可用两个定点运算器部件来实现B.阶码部件可实现加、减、乘、除四种运算C.阶码部件只进行阶码相加、相减和比较操作D.尾数部件只进行乘法和除法运算题目8获得11.00分中的11.00分对于阶码和尾数都用补码表示的浮点数,判断运算结果是否为规格化,错误的方法是ABC_。选择一项或多项:A.阶符和数符相同B.阶符和数符相异C.数符与尾数小数点后第一位数字相同D.数符与尾数小数点后第一位数字相异判断题题目9获得9.00分中的9.00分运算器内部寄存器的个数与系统运行的速度无关。

(x

)选择一项:对错题目10获得9.00分中的9.00分MIPS计算机的运算器部件,主要由128个寄存器组成的寄存器堆和一个执行数据运算的ALU组成。(V)选择一项:对错题目11获得9.00分中的9.00分运算器芯片Am2901包含三组三位控制信号,分别用来控制8种运算功能,8个数据来源和选择运算结果并输出的功能。(V)选择一项:对错题目12获得9.00分中的9.00分浮点数数的表示范围取决于尾数的位数,精度取决于阶码的位数。

x)选择一项:对错计算机组成原理期末复习指导期末考试题型举例题型包括选择题(单选)、判断题、简答题和计算题。下面给每种题型列举1-2道样题,以及相应的参考答案及评分标准。1.选择题(每小题3分,共36分)(1)在定点二进制运算器中,加法运算一般通过来实现。A.原码运算的二进制加法器B.反码运算的二进制加法器C.补码运算的十进制加法器D.补码运算的二进制加法器答案:D(2)变址寻址方式中,操作数的有效地址等于加形式地址。A.基址寄存器内容B.堆栈指示器内容C.变址寄存器内容D.程序计数器内容答案:C(3)将RAM芯片的数据线、地址线和读写控制线分别接在一起,而将片选信号线单独连接,其目的是。A.增加存储器字长B.增加存储单元数量C.提高存储器速度D.降低存储器的平均价格答案:B2.判断题(每小题3分,共15分)(1)输入输出指令的功能是进行CPU和I/O设备之间的数据传送。()答案:√(2)半导体ROM信息可读可写,且断电后仍能保持记忆。()答案:×(3)在采用DMA方式传输数据时,数据传送是在DMA控制器本身发出的控制信号控制下完成的。答案:√3.简答题(每小题7-8分,共29分)(1)简述计算机运算器部件的主要功能。答:主要功能包括(1)由其内部的算术与逻辑运算部件ALU完成对数据的算术和逻辑运算;(2)由其内部的一组寄存器承担对将参加运算的数据和中间结果的暂存;(3)作为处理机内部的数据传送通路。(2)确定一台计算机的指令系统并评价其优劣,通常应从哪几个方面考虑?答:主要从以下四个方面进行考虑:a.指令系统的完备性,以常用指令齐全、编程方便为优;b.指令系统的高效性,以程序占内存空间少、运行速度快为优;c.指令系统的规整性,以指令和数据使用规则统一简单、易学易记为优;d.指令系统的兼容性,以同一系列的低档机的程序能在新的高档机上直接运行为优。(3)相对主存来说,高速缓冲存储器CACHE具有什么特点?它在计算机系统中是如何发挥它的作用的?答:CACHE具有容量很小但读写速度非常快的特点。由于少量的一些数据和指令是CPU重复用到的,若将它们从主存复制到CACHE中,CPU就不必在下次使用这些信息时访问慢速的主存,而是从快速CACHE中直接得到。所以,CACHE起到了缓解主存速度跟不上CPU读写速度要求的矛盾,提高了CPU的运行效率。4.计算题(每小题10分,共20分)1.将十进制数(0.71)10变换成BCD码、二进制数和16进制数,将(1AB)16变换成二进制数和十进制数。二进制需要小数点后保留8位。答案:(0.71)10=(0.01110001)BCD=(0.10110101)2=(0.B5)16(1AB)16=(000110101011)2=(427)10注:以上括弧外的数字均是下角标。2.已知X=-0.1101,Y=0.0001,分别计算X和Y的原码、补码、-X和-Y的补码、X+Y的补码、Y-X的补码。答案:[X]原=(1.1101)、[X]补=(1.0011)、[-X]补=(0.1101)[Y]原=(0.0001)、[Y]补=(0.0001)、[-Y]补=(1.1111)[X+Y]补=(1.0100)[Y-X]补=(0.1110)注:以上括弧外的原、补二字均是下角标。张晓红:回复:期末考试题型举例――谢谢提供形考作业指导1计算题:1.将十六进制数据14.4CH表示成二进制数,然后表示成八进制数和十进制数。说明:十进制数(Decimalnumber)用后缀D表示或无后缀二进制数(Binarynumber)用后缀B表示八进制数(Octalnumber)用后缀Q表示十六进制数(Hexadecimalnumber)用后缀H表示14.4CH=(14.4C)162.对下列十进制数表示成8位(含一位符号位)二进制数原码和补码编码。(1)17;(2)-17提示:(17)10=(10001)28位二进制数原码:(00010001)原8位二进制数补码:(00010001)补若完成有困难,建议阅读教材第20页3.写出X=10111101,Y=-00101011的双符号位原码、反码、补码表示,并用双符号补码计算两个数的差。提示:阅读教材第38页,注意:双符号位、模4、判别溢出等概念形考作业指导2选择题:加法器采用并行进位的目的是_____。A.提高加法器的速度B.快速传递进位信号C.优化加法器结构D.增强加法器功能提示:二进制并行加法器是一种能并行产生两个二进制数算术和的组合逻辑部件按其进位方式的不同,可分为串行进位二进制并行加法器和并行(超前、先行)进位二进制并行加法器两种类型为了提高加法器的运算速度,必须设法减小或去除由于进位信号逐级传送所花的时间,使各位的进位直接由加数和被加数来决定,不需依赖低位进位,而是由逻辑电路根据输入信号同时形成各位向高位的进位代价:增加一些处理进位信号的逻辑器件位数再多些的话,还可采用分层分组的并行进位方式简答题:假定X=0.0110011*211(11是指数),Y=0.1101101*2-10(10是指数)(此处的数均为二进制),在不使用隐藏位的情况下,回答下列问题:(1)浮点数阶码用4位移码、尾数用8位原码表示(含符号位),写出该浮点数能表示的绝对值最大、最小的(正数和负数)数值;提示:教材第27页,第2章的内容本题4位的移码是23+X,其表示范围-23≤X<23(注:3是2的指数)。所以该浮点数的阶码的几个典型值:X=(7)10=(111)2,[X]移=1111;X=(+1)10=(001)2,[X]移=1001;X=(+0)10=(000)2,[X]移=1000;X=(-0)10=-(000)2,[X]移=1000;X=(-1)10=-(001)2,[X]移=0111;X=(-8)10=-(1000)2,[X]移=0000注意:浮点数还有许多约定和标准,本题若改阶码和尾数用补码表示,规格化,IEEE754标准,结果是不一样的形考作业指导3选择题:在设计指令操作码时要做到_____(可多选)。A.能区别一套指令系统中的所有指令B.能表明操作数的地址C.长度随意确定D.长度适当规范统一提示:操作码用于指明本条指令的功能。在一套指令系统中必须具有唯一性操作数的地址是指令中独立于操作码外另外的部分教材第67页:“指令字的长度,多数情况下就确定为计算机的字长,即一条指令占用计算机的一个字,由几个字节组成,例如2、4、6、8个字节,但并不一定要求所有的指令的字长都相同,例如,一个计算机字中,可以存放几条很短的指令,长的指令也可能占用多个计算机字,目的在于提高资源利用率。”组织方案:定长、变长两种判断题:计算机的指令越多,功能越强越好。提示:教材第75页,指令系统问题RISC和CISC的对比P=I´CPI´TP表示执行一段程序所用的时间I表示该程序中包含的指令的总条数CPI为执行一条指令所需要的机器周期数T为每个机器周期长度请对照完成作业。形考作业指导4判断题:程序计数器PC主要用于解决指令的执行次序问题。提示:阅读教材第91、92页,控制器的功能和组成要求对控制器的4个子部件很熟悉(1)程序计数器(PC):存放下一条指令的地址(2)指令寄存器(IR):接收并保存从内存中读来的指令内容(3)指令执行步骤的标记线路:标记每条指令的各个执行步骤的相对次序关系(4)全部控制信号的产生部件:形成并提供当前执行步骤各部件要用到的控制信号这一章类似这些概念是必考的内容。形考作业指导5选择题:某SRAM芯片容量为1K×8位,除电源和接地端外,连同片选和读/写信号该芯片引出线的最少数目应为_____。A.23B.25C.50D.20提示:阅读教材第118页,图6.5及相关文字说明判断题:CPU访问存储器的时间是由存储器的容量决定的,存储器容量越大,访问存储器所需的时间越长。提示:阅读教材第115页,主存储器的技术指标。存储容量=存储字数×字长存取时间:从启动一次存储器操作到完成该操作所经历的时间存储周期:存储器进行一次完整地读写操作所需的全部时间,比存取时间大存储器带宽:单位时间可写入存储器或从存储器取出信息的最大数量简答题:什么是随机存取方式?哪些存储器采用随机存取方式?提示:按存取方式查阅存储器的分类顺序存取、串行存取:磁带机直接存取:磁盘机随机存取:随机地存取,CPU对任一个存储单元的存取时间相同,与位置无关。静态随机存储器(SRAM)动态随机存储器(DRAM)*随机存储器(*RAM)每次存储器都占15分以上形考作业指导6判断题:DMA控制器通过中断向CPU发DMA请求信号。提示:教材第173、174页DMA方式的基本概念和传送过程,图7.10DMA预处理阶段:外设向DMA控制器发DMA请求,再由DMA控制器向CPU发总线请求。DMA后处理阶段:DMA控制器向CPU发中断请求。简答题:CPU在每次执行中断服务程序前后应做哪些工作?提示:教材第172页,中断处理、中断返回CPU执行中断服务程序前:CPU响应中断之后,在执行中断服务程序前,要进行:①关中断;②保存断点和被停下程序的现场信息;③判别中断源,转中断服务程序的入口地址;④开中断,以便响应更高级别的中断请求。CPU执行中断服务程序后:①关中断;②恢复现场信息和恢复断点;③开中断;④或响应更高级别的中断请求,或返回断点进入主程序。简答题:CPU在每次执行中断服务程序前后应做哪些工作?提示:教材第172页,中断处理、中断返回CPU执行中断服务程序前:CPU响应中断之后,在执行中断服务程序前,要进行:①关中断;②保存断点和被停下程序的现场信息;③判别中断源,转中断服务程序的入口地址;④开中断,以便响应更高级别的中断请求。CPU执行中断服务程序后:①关中断;②恢复现场信息和恢复断点;③开中断;④或响应更高级别的中断请求,或返回断点进入主程序。常见问题解答1为了帮助大家复习,我汇总了一些常见的问题,供大家遇到问题时看看。1.计算机组成原理有点难,应如何进行学习?本课程跟其他课程确定有点不同,它是本专业唯一一门计算机硬件类专业基础课,它的先修课是数字电子电路,同时还要学一点数制转换的概念,然后才是组成一个独立计算机系统的几大功能部件的原理介绍。可见,这门课的难度一是数学层面的,二是电学层面的,需要有一定的基础课的知识。咱们都是成年学生,可能有些基础知识很久没用忘得差不多了,没关系,边学边补吧。2.什么是计算机系统、计算机硬件和计算机软件?硬件和软件哪个更重要?计算机系统:计算机硬件、软件和数据通信设备的物理或逻辑的综合体。计算机硬件:计算机的物理实体。计算机软件:计算机运行所需的程序及相关资料。硬件和软件在计算机系统中相互依存,缺一不可,因此同样重要。3.计算机组成原理中,KB和K有什么区别?在日常生活中,我们所用的数大都是十进制。而计算机中的信息单位都是以二进制表示的,常用的信息单位有位和节。位,也叫比特,记为bit或b,是计算机的最小单位,表示1个二进制数位。字节,记为Byte或B,是计算机中信息的基本单位,表示8个二进制单位。计算机中,将1024字节称为1K,1024字节称为1K字节,记为1KB;将1024K称为1M,1024K字节称为1M字节,记为1MB(通常称为1兆);1024M称为1G字节,记为1G字节,记为1GB。4.字和字节有什么关系啊?假如有24根地址线每根线的作用是什么啊?在计算机中,一串数码是作为一个整体来处理或运算的,称为一个计算机字,简称字。字通常分为若干个字节(每个字节一般是8位)。在存储器中,通常每个单元存储一个字,因此每个字都是可以寻址的。字节是用于计量存储容量和传输容量的一种计量单位,1个字节等于8位二进制数。每根地址线代表了0和1两个地址,24根地址线,可以表示2的24次方个地址。常见问题解答21.机器数中的原码、补码、移码和反码,怎样才能区别它们?谢谢。简单说,原码肯定是最接近真值的表示形式;反码在数值为正时与原码相同,负数时各位数值都求反,0代表1,1代表0;补码在数值为正数时与原码一样,负数时在原码基础上求反末位加一。具体请看教材22页。2.什么是浮点数?浮点数是相对于定点数的,浮点数是小数点在各个数值位之间可以移动的一种数的表示形式,它可以有整数和小数两部分内容。3.浮点运算器的组成比定点运算器组成更复杂,主要表现在哪些方面吗?浮点运算器由处理阶码(整数)的运算线路,和处理尾数(定点小数)的运算线路两部分组成,而且浮点数运算步骤更多,涉及到的数据移位操作(对阶、规格化)更复杂。常见问题解答3在运算器部件中,为什么要设置多个累加器?累加器的数目多少对计算机的性能有什么影响吗?在运算器部件中设置多个累加器就可以暂存更多的数据,有利于在数据计算过程中减少访问速度慢得多的内存储器的次数,可以提高系统的整体性能。常见问题解答41.一条指令通常由哪两个部分组成?指令的操作码一般有哪几种组织方式,各自应用在什么场合,各自的优缺点是什么?一条指令通常由指令操作码和操作数地址两个部分组成,操作码通常有固定长度和可变长度两种主要的组织方式,前者更常用,格式规整,指令译码速度更快,后者主要用在指令字长比较短的计算机系统中,不得不把指令中的一些位区分不同指令分别用作指令的操作码或操作数地址,不利于快速指令译码和识别。2.相对CISC指令系统,RISC指令系统有哪些优点?RISC系统的指令格式规范且种类少,使用的寻址方式简单,指令条数少,指令完成的操作功能简单。3.按照操作数的个数不同,把指令分成哪几种?按照操作数的个数不同,指令分为下面四种:(1)无操作数指令;(2)单操作数指令;(3)双操作数指令;(4)多操作数指令4.什么是指令字长、存储字长和机器字长?指令字长是机器指令包含的二进制代码的位数,存储字长存储单元中二进制数的位数,机器字长是运算器一次运算的二进制数的位数。5.简单说明一个指令周期中读取指令、指令译码、ALU执行、读写内存或接口、数据写回5个执行步骤的含义。(1)“读取指令”是每一条指令都必须执行的,所完成的功能对所有指令都相同;(2)“指令译码”完成的功能对多数的指令是类似的,例如判断指令类型、读寄存器组等;(3)“ALU执行”所完成的是数据或地址计算功能,对不同指令会有所区别;(4)“读写内存或接口”只被用于读写内存或者读写接口的指令;(5)“数据写回”将ALU的计算结果(或从内存、接口读来的数据)写入寄存器组。常见问题解答51.什么是多指令发射技术?有什么特点?请阅读教材108页,最后那段有你要的答案。超标量处理机:在一个时钟周期同时发射多条指令;超流水线处理机:在一个时钟周期分期发射多条指令;超标量超流水线:集中超标量和超流水线两个特点。2.在微程序的控制器组成中,为什么总要设置微指令寄存器部件呢?微指令寄存器是控制器的一个很重要的部件,在内存或控制寄存器中保存微程序,微指令寄存器则用来保存将要执行的一条微指令,这有利于提高微程序的执行速度。3.什么是双核技术?现在逐渐热起来的“双核”概念,主要是指基于X86开放架构的双核技术。在这方面,起领导地位的厂商主要有AMD和Intel两家。其中,两家的思路又有不同。AMD从一开始设计时就考虑到了对多核心的支持。所有组件都直接连接到CPU,消除系统架构方面的挑战和瓶颈。两个处理器核心直接连接到同一个内核上,核心之间以芯片速度通信,进一步降低了处理器之间的延迟。而Intel采用多个核心共享前端总线的方式。专家认为,AMD的架构对于更容易实现双核以至多核,Intel的架构会遇到多个内核争用总线资源的瓶颈问题。常见问题解答61.在计算机中,为什么要采用多级结构的存储器系统?采用多级结构的存储器系统的性能价格比最高。2.衡量高速缓冲存储器(CACHE)性能的最重要的指标是什么,指出影响这一指标的至少3个因素。衡量CACHE性能最重要的指标是它的命中率,即在原本需要到内存取数据的总的操作次数中,有多少次是在CACHE中得到相应数据,二者之比即为命中率。影响命中率的因素较多,例如,CACHE的容量,大一些好;CACHE的映象方式,CACHE与主存每次交换信息的单位量要适中。(也可以答另外几个因素)3.使用多体结构的主存储器的目的是什么?什么是低位地址交叉,其优点何在?使用多体结构的主存储器,是为了使用可以独立读写的多个存储器,以提高对它们并行读写,快速得到多个数据的能力,缓解单个主存储器读写速度慢的矛盾。在多体结构的主存储器中,通常多选用把相邻的存储字存放在不同的存储体中,这被称为低位地址交叉的组织形式,它更符合程序运行的局部性原理,有利于同时(或时间上有覆盖)地读写地址相邻的几个存储字。4.高速缓存与主存在读写原理方面有何区别?高速缓冲存储器的运行原理,与主存储器的运行原理是有很大区别的。主存储器运行原理,是建立在每个主存地址对应主存的一个存储单元这一关系之上的。在计算机程序中,要使用主存某单元中的数据,必须在指令中给出该单元的地址。读操作时,给出这一地址后,通过译码电路,就选中主存中欲读的一个存储单元,执行读操作,读出的信息就是需要的数据。高速缓冲存储器的运行原理则完全不同,由于其存储容量很小,无法通过对原本用于读主存的地址直接进行译码来选择一个CACHE单元,而是通过映象的方法来找到所要的单元,这样CACHE的每个存储单元由3部分内容组成。第一部分内容,是CACHE的数据字段,保存从主存某一单元复制过来的数据内容。第二部分内容,是CACHE的标志字段,保存相应主存单元的地址信息,用它指明该CACHE单元的数据字段部分保存的数据是从哪一个主存单元复制过来的。第三部分内容,是CACHE单元的有效位字段,规定其值为1,表示该CACHE单元中的标志字段、数据字段的内容是有效的,为0,则说明该CACHE单元在此之前尚未使用,其标志字段、数据字段的内容是无效的。5.什么是虚拟存储器?它能解决什么问题?虚拟存储器是除了高速缓存和主存外在硬盘上实现内存功能的特殊存储器,目的是为了解决主存容量小,存不下更大程序与更多数据的难题常见问题解答71.在统一编址方式下,存储单元和I/O设备是靠什么区分的呢?指令和不同的地址2.为读写输入输出设备,通常有哪几种常用的方式用以指定被读写设备?有IO地址方式和地址映射(MAP)方式两种,前者使用专门的输入输出指令,并在指令字中用较少的位数给出IO端口号地址来指定设备;后者不设置专门的输入输出指令,使用与访问内存类似的指令读写设备,它需要把内存最高端的少量空间空置不用,将其当作输入输出设备的地址,以表示不同的设备。3.CUP中断响应是怎么发送请求、收接请求并处理?中断分为内中断和外中断,中断源提供中断请求信号,中断处理器在可以响应中断的条件下,当一条指令结束的时候,检查正在请求中断的优先级,若高于正在处理的任务,则可以向CPU发出中断请求。响应后就进入中断处理过程。4.在程序查询流程中,当I/O设备较多时,CPU需按各个I/O设备在系统中的优先级别进行查询,一般需要执行哪些步骤?程序查询方式下,访问那个设备是在程序中写定的,若轮流访问多个设备,都得写在程序中,由程序中的指令次序决定,而不是由CPU自动查找。常见问题解答8什么是计算机系统结构?系统结构课程是本课程的后续课程,本课程通常只有单台计算机硬件的系统知识,而系统结构课程则是专门研究多台电脑并行处理数据提高运算能力的可行性的。单选题;题目1;获得7.00分中的7.00分;控制器的功能是___B___;A.执行语言翻译;B.向计算机各部件提供控制信号C.支持汇编程序D;题目2;获得7.00分中的7.00分;在控制器中,部件D能提供指令在内存中的地址,服务;A.指令指针IPB.地址寄存器ARC.指令寄存器;获得7.00分中的7.00分;题目3;每一条指令的执行时通常有①读取指令、②执单选题题目1获得7.00分中的7.00分控制器的功能是___B___。选择一项:A.执行语言翻译B.向计算机各部件提供控制信号C.支持汇编程序D.完成数据运算题目2获得7.00分中的7.00分在控制器中,部件D能提供指令在内存中的地址,服务于读取指令,并接收下条将被执行的指令的地址。选择一项:A.指令指针IPB.地址寄存器ARC.指令寄存器IRD.程序计数器PC获得7.00分中的7.00分题目3每一条指令的执行时通常有①读取指令、②执行指令、③分析指令等几个步骤,他们的执行顺序应该是B。选择一项:A.①读取指令、②执行指令、③分析指令B.①读取指令、③分析指令、②执行指令C.③分析指令、②执行指令、①读取指令D.②执行指令、①读取指令、③分析指令题目4获得7.00分中的7.00分硬连线控制器中,使用C来区别指令不同的执行步骤。选择一项:A.节拍发生器B.指令寄存器C.程序计数器D.控制信号形成部件题目5获得7.00分中的7.00分微程序控制器中,机器指令与微指令的关系是D。选择一项:A.一条微指令由若干条机器指令组成B.一段机器指令组成的程序可由一条微指令来执行C.每一条机器指令由一条微指令来执行D.每一条机器指令由一段用微指令编成的微程序来解释执行题目6获得7.00分中的7.00分指令流水线需要处理好A3个方面问题。选择一项:A.结构相关、数据相关、控制相关B.结构相关、数据相关、逻辑相关C.结构相关、逻辑相关、控制相关D.逻辑相关、数据相关、控制相关多选题题目7获得11.00分中的11.00分中央处理器包括AB。选择一项或多项:A.运算器B.控制器C.主存储器D.输入输出接口题目8获得11.00分中的11.00分下列正确的是___ABC___。选择一项或多项:A.取指令操作是控制器固有的功能,不需要根据指令要求进行B.指令长度相同的情况下,所有取指令的操作都是相同的C.单总线CPU中,一条指令读取后PC的值是下一条指令的地址D.计算机中一个字的长度是16位判断题题目9获得9.00分中的9.00分程序计数器PC主要用于解决指令的执行次序。(V)选择一项:对错题目10获得9.00分中的9.00分微程序控制器的运行速度一般要比硬连线控制器更快。(X)选择一项:对错题目11获得9.00分中的9.00分每个指令执行步骤,控制器都将为计算机的各部件产生一个控制信号。(X)选择一项:对错题目12获得9.00分中的9.00分计算机的流水线中,每个阶段只完成一条指令的一部分功能,不同阶段并行完成流水线中不同指令的不同功能。(V)选择一项:对错三亿文库3包含各类专业文献、幼儿教育、小学教育、专业论文、各类资格考试、生活休闲娱乐、行业资料、外语学习资料、应用写作文书、中学教育、电大本科《计算机组成原理》形考任务4题目及答案71等内容。单选题;题目1;获得7.00分中的7.00分;计算机硬件能直接识别和运行的只能是__A__程序;A.机器语言B.汇编语言C.高级语言D.VHDL;题目2;获得7.00分中的7.00分;输入输出指令的功能是C;A.进行算术运算和逻辑运算B.进行主存与CPU之;题目3;获得7.00分中的7.00分;指令执行时无需访问内存寻找操作数的寻址方式是__;A.直接寻址方单选题题目1获得7.00分中的7.00分计算机硬件能直接识别和运行的只能是__A__程序。选择一项:A.机器语言B.汇编语言C.高级语言D.VHDL题目2获得7.00分中的7.00分输入输出指令的功能是C。选择一项:A.进行算术运算和逻辑运算B.进行主存与CPU之间的数据传送C.进行CPU和I/O设备之间的数据传送D.改变程序执行的顺序题目3获得7.00分中的7.00分指令执行时无需访问内存寻找操作数的寻址方式是___D____。选择一项:A.直接寻址方式B.间接寻址方式C.变址寻址方式D.立即数寻址方式题目4获得7.00分中的7.00分变址寻址方式中,操作数的有效地址等于___B____内容加上形式地址。选择一项:A.基址寄存器B.变址寄存器C.堆栈寄存器D.程序计数器题目5获得7.00分中的7.00分相对寻址方式中,若指令中地址码为X,则操作数地址为__B_____。选择一项:A.XB.(PC)+XC.基地址+XD.变址寄存器内容+X题目6获得7.00分中的7.00分堆栈寻址的原则是C。选择一项:A.先进先出B.后进后出C.后进先出D.随意进出多选题题目7获得11.00分中的11.00分指令中用到的数据可以来自___ACE__。选择一项或多项:A.通用寄存器B.微程序存储器C.输入输出接口D.指令寄存器E.内存单元F.磁盘题目8获得11.00分中的11.00分指令系统中采用不同的寻址方式的目的是DEF。选择一项或多项:A.降低指令译码的难度B.提高指令读取的速度C.实现程序控制D.缩短指令字长E.扩大寻址空间F.提高编程灵活性判断题题目9获得9.00分中的9.00分一个指令周期通常包含读取指令、指令译码、ALU执行、内存读写和数据写回5个步骤。(X)选择一项:对错题目10获得9.00分中的9.00分计算机的指令越多,功能越强越好。(X)选择一项:对错题目11获得9.00分中的9.00分直接寻址是在指令字中直接给出操作数本身而不再是操作数地址。(X)选择一项:对错题目12获得9.00分中的9.00分基地址寻址方式中,操作数的有效地址等于基址寄存器内容加上形式地址。(选择一项:对错V)三亿文库3包含各类专业文献、文学作品欣赏、中学教育、专业论文、应用写作文书、高等教育、外语学习资料、幼儿教育、小学教育、生活休闲娱乐、电大本科《计算机组成原理》形考任务3题目及答案09等内容。1.下列部件(设备)中,存取速度最快的是___B;A.光盘存储器;B.CPU的寄存器C.软盘存储器;D.硬盘存储器;2.某SRAM芯片,其容量为1K×8位,加上电源;为__D____;A.23;B.25C.50;D.20;3.在主存和CPU之间增加Cache的目的是__;A.扩大主存的容量;B.增加CPU中通用寄存器的数量;C.解决CPU和主存之间的速度匹配1.下列部件(设备)中,存取速度最快的是___B__。A.光盘存储器B.CPU的寄存器C.软盘存储器D.硬盘存储器2.某SRAM芯片,其容量为1K×8位,加上电源端和接地端,该芯片引出线的最少数目应为__D____。A.23B.25C.50D.203.在主存和CPU之间增加Cache的目的是___C___。选择一项:A.扩大主存的容量B.增加CPU中通用寄存器的数量C.解决CPU和主存之间的速度匹配D.代替CPU中的寄存器工作4.RAM芯片串联的目的是B,并联的目的是选择一项:A.增加存储器字长,提高存储器速度B.增加存储单元数量,增加存储器字长C.提高存储器速度,增加存储单元数量D.降低存储器的平均价格,增加存储器字长5.和辅助存储器相比,主存储器的特点是A。选择一项:A.容量小,速度快,成本高B.容量小,速度快,成本低C.容量小,速度慢,成本高D.容量大,速度快,成本高6.采用虚拟存储器的目的是为了B。选择一项:A.给用户提供比主存容量大得多的物理编程空间B.给用户提供比主存容量大得多的逻辑编程空间C.提高主存的速度D.扩大辅存的存取空间7.ABC停电后存储的信息将会丢失。选择一项或多项:A.静态存储器B.动态存储器C.高速缓冲存储器D.只读存储器8.对主存储器的基本操作包括__AB_____。选择一项或多项:A.读出信息B.写入信息C.清除信息D.转移信息9.存储芯片中包括存储体、读写电路、地址译码电路和控制电路。(对)选择一项:对错10.使用高速缓存是为了提高主存的容量。(错)选择一项:对错11.使用高速缓存是为了提高主存的容量。(错)选择一项:对错12.在Cache的地址映像中,全相联映像是指主存中的任意一字块均可映像到Cache内任意一字块位置的一种映像方式。(对)选择一项:对错三亿文库3包含各类专业文献、行业资料、各类资格考试、中学教育、专业论文、外语学习资料、幼儿教育、小学教育、应用写作文书、文学作品欣赏

温馨提示

  • 1. 本站所有资源如无特殊说明,都需要本地电脑安装OFFICE2007和PDF阅读器。图纸软件为CAD,CAXA,PROE,UG,SolidWorks等.压缩文件请下载最新的WinRAR软件解压。
  • 2. 本站的文档不包含任何第三方提供的附件图纸等,如果需要附件,请联系上传者。文件的所有权益归上传用户所有。
  • 3. 本站RAR压缩包中若带图纸,网页内容里面会有图纸预览,若没有图纸预览就没有图纸。
  • 4. 未经权益所有人同意不得将文件中的内容挪作商业或盈利用途。
  • 5. 人人文库网仅提供信息存储空间,仅对用户上传内容的表现方式做保护处理,对用户上传分享的文档内容本身不做任何修改或编辑,并不能对任何下载内容负责。
  • 6. 下载文件中如有侵权或不适当内容,请与我们联系,我们立即纠正。
  • 7. 本站不保证下载资源的准确性、安全性和完整性, 同时也不承担用户因使用这些下载资源对自己和他人造成任何形式的伤害或损失。

评论

0/150

提交评论