2014年1月自考06169电子电路EDA技术试题及答案含解析_第1页
2014年1月自考06169电子电路EDA技术试题及答案含解析_第2页
2014年1月自考06169电子电路EDA技术试题及答案含解析_第3页
2014年1月自考06169电子电路EDA技术试题及答案含解析_第4页
2014年1月自考06169电子电路EDA技术试题及答案含解析_第5页
免费预览已结束,剩余5页可下载查看

下载本文档

版权说明:本文档由用户提供并上传,收益归属内容提供方,若内容存在侵权,请进行举报或认领

文档简介

电子电路技术年月真题

06169EDA20141

1、【单选题】在一个VerilogHDL描述的模块中,若有多个always块,则这些always块应按

照怎样的顺序执行?

顺行

并行

A:

顺行或并行

B:

串行

C:

答D:案:B

2、【单选题】IP核在EDA技术的应用和开发中具有十分重要的地位,此处的IP指的是

知识产权

互联网协议

A:

网络地址

B:

连接目的地址

C:

答D:案:A

解析:IP核在EDA技术的应用和开发中具有十分重要的地位,此处的IP指的是知识产权。

3、【单选题】下面器件中属于易失性器件的是

熔丝(Fuse)或反熔丝开关

EEPROM

A:

闪速存储器(FlashMemory)

B:

基于SRAM工艺的FPGA

C:

答D:案:D

4、【单选题】FPGA是基于哪种结构的可编程逻辑器件?

LUT结构

乘积项结构

A:

PLD结构

B:

OTM结构

C:

答D:案:A

解析:FPGA是基于LUT结构的可编程逻辑器件。

5、【单选题】CPLD是基于哪种结构的可编程逻辑器件?

LUT结构

乘积项结构

A:

PLD结构

B:

OTM结构

C:

答D:案:B

解析:GAL、CPLD之类都是基于乘积项的可编程结构;即包含有可编程与阵列和固定的或

阵列的PAL(可编程阵列逻辑)器件构成。

6、【单选题】Xilinx公司开发的在线片内逻辑分析工具是

ChipScopePro

LogiBLOX

A:

Floorplanner

B:

iMPACT

C:

答D:案:A

解析:Xilinx公司开发的在线片内逻辑分析工具是ChipScopePro。

7、【单选题】Xilinx公司推出的嵌入式开发套件是

EDK

XPS

A:

SDK

B:

GNU

C:

答D:案:A

解析:Xilinx公司推出的嵌入式开发套件是EDK。

8、【单选题】FPGAAdvantage是哪家公司推出的FPGA全流程设计工具?

Xilinx

MentorGraphics

A:

Aldec

B:

Synplicity

C:

答D:案:B

解析:MentorGraphics是业界唯一拥有FPGA全流程设计工具的EDA厂家。

9、【单选题】关于FPGA,下面说法错误的是

FPGA在使用时,除了逻辑设计还要进行延时设计

FPGA实现同一个功能可以有不同的方案,但其延时都是一样的

A:

FPGA相比较于CPLD而言,逻辑单元小,连线关系复杂

B:

FPGA相比较于CPLD而言,更适合进行大规模的逻辑电路设计

C:

答D:案:B

10、【单选题】关于系统仿真,下面描述正确的是

通过系统仿真,可以得知所设计系统在功能,延时等方面是否满足设计要求,并为系统的修改,

优化提供依据

A:

时序仿真是对综合后的网表进行的仿真,只验证设计模块的基本逻辑功能

功能仿真需要利用FPGA芯片布局布线后的信息

B:

ModelSim不支持VHDL和VerilogHDL的混合仿真

C:

答D:案:A

11、【单选题】关于ISEFoundation提供的内嵌的综合工具,下面说法错误的是

Xilinx公司提供的综合具是XST

在综合前,可以打开综合属性设置对话框,设置与综合的全局目标和整体策略相关的参数

A:

该综合器在综合后,可以提供综合报告、综合产生的寄存器传输级模块符号和模块内部逻辑

B:

结构等信息

C:

该综合工具实现了将设计映射到器件结构上,进行布局布线,达到在选定器件上实现设计的

目的

D:

答案:D

12、【单选题】关于设计输入,下面描述错误的是

设计输入是设计者将所设计的系统或电路以EDA开发软件要求的某种形式表示出来,并送

入计算机的过程

A:

可以采用原理图,HDL,IP核,状态转移图等方式向EDA开发软件输入设计者的设计意图

可以采用层次化设计方法,分模块、分层次地进行设计描述

B:

是将系统设计得到的程序化数据,按一定的格式输入、装入一个或多个PLD的编程存储单元,

C:

定义内部模块的逻辑功能以及它们的相互连接关系

D:

答案:D

13、【单选题】综合是EDA设计流程的关键步骤,下面对综合的描述中错误的是

综合就是将描述电路的高级语言转化成低级的,可与FPGA/CPLD的基本结构相映射的网表文

A:

综合是纯软件的转换过程,与器件硬件结构无关

综合可理解为,将软件描述与硬件结构用电路网表文件表示的映射过程,并且这种映射关系不

B:

是唯一的

C:

为实现系统的速度、面积、性能的要求,需要对综合加以约束,称为综合约束

答D:案:B

14、【单选题】以基本方式单独使用Modelsim进行仿真的步骤是

建立仿真库→编译源代码→启动仿真器→执行仿真

启动仿真器→建立仿真库→编译源代码→执行仿真

A:

建立工程→编译并导入测试文件→添加源文件→执行仿真

B:

建立工程→添加源文件→编译并导入测试文件→执行仿真

C:

答D:案:A

解析:以基本方式单独使用Modelsim进行仿真的步骤是:建立仿真库→编译源代码→启

动仿真器→执行仿真。

15、【单选题】关于JTAG边界扫描测试,下面说法错误的是

JTAG规范可以用于芯片的测试与配置

JTAG接口由4个必需的信号,以及1个可选信号构成

A:

JTAG在芯片I/O端上增加移位寄存器,并将这些寄存器连接起来,配合时钟复位、测试方式

B:

选择以及扫描输入和输出端口,形成边界扫描通道

C:

JTAG边界扫描测试需要物理探针配合捕捉数据

答D:案:D

16、【判断题】自顶向下设计思路是首先确定可用的元器件,然后根据这些器件进行逻辑设

计,完成各模块设计后进行连接,再形成系统,最后经调试、测量看整个系统是否达到规定的性

能指标。

正确

错误

A:

答B:案:B

解析:改正:此描述属于自底向上;

17、【判断题】在应用ISEFoundation进行开发设计过程中,在进行仿真前,可以运用ISE

Simulator或者HDLBencher规划和设计加到待测试模块的输入激励。

正确

错误

A:

B:

答案:A

18、【判断题】IP核按照提供形式可以分为:硬核,固核,软核。

正确

错误

A:

答B:案:A

19、【判断题】为了在ISE集成开发环境中直接调用ModelSim,必须通过ISE中的仿真软件

接口集成ModelSim,并装载、编译相应的仿真库。

正确

错误

A:

答B:案:A

20、【问答题】利用EDA技术进行电子系统设计的方式具有哪些特点?

答案:答:具有以下几个特点:(1)软件硬化,硬件软化;(2)自顶向下的设计方

法;(3)集设计、仿真和测试于一体;(4)在系统可现场编程,在线升级;

(5)设计工作标准化,模块可移植共享。

21、【问答题】什么是IPCORE重用?IPCORE重用在集成电路设计中的价值是什么?

答案:答:IP核的重用指的是在设计新产品时采用已有的各种功能模块,即使进行修改也

是非常有限的,这样可以减少设计的人力风险,缩短设计周期,确保优良品质。

22、【问答题】FPGA由哪四种资源构成?这四种资源的作用是什么?

答案:答:可编程输入/输出单元(IO)、基本可编程逻辑单元(查找表和寄存器)、布

线通道中的互连资源、嵌入式块状RAM。可编程逻辑单元实现用户指定的逻辑功能,IO是

实现内部逻辑器件封装引脚之间提供了可编程接口,可编程互连资源分布在CLB的空隙,

它是在各个模块间传递信号的网络。

23、【问答题】简述在刚安装好的ISE中调用ModelSim进行数字系统时序仿真的步骤。(不

要求写具体的操作)

答案:答:(一)建立时序仿真文件步骤:(1)设置综合工具;(2)设置用户约

束;(3)进行逻辑综合;(4)进行物理实现;(二)进行时序仿真。

24、【问答题】分析下面的VerilogHDL源程序,回答问题。

(1)完成程序填空。(2)分

析该模块功能,根据输入信号得到相应的输出信号,填空完成表1。

答案:(1)、in2;or;(2)、out1=1;out2=0;out3=0;out1=0;out2=1;out3=0;

25、【问答题】分析下面的VerilogHDL源程序,画出该程序综合后的电路原理图。

答案:

26、【问答题】用VerilogHDL设计一个组合逻辑电路系统按表2所示关系,输出信号驱

动至共阳极七段LED以显示相应信息。

答案:

27、【问答题】已知一有限状态机系统的状态转移图如题30图所示,试用VerilogHDL设

计该系统。说明:(1)该

电路系统有四种状态:S0,S1,S2,S3(2)系统具有同步复位功能;(3)系统输入信号及其

含义:clk:时钟ina:1比特的输入数据rst:复位信号,当rst=1时系

温馨提示

  • 1. 本站所有资源如无特殊说明,都需要本地电脑安装OFFICE2007和PDF阅读器。图纸软件为CAD,CAXA,PROE,UG,SolidWorks等.压缩文件请下载最新的WinRAR软件解压。
  • 2. 本站的文档不包含任何第三方提供的附件图纸等,如果需要附件,请联系上传者。文件的所有权益归上传用户所有。
  • 3. 本站RAR压缩包中若带图纸,网页内容里面会有图纸预览,若没有图纸预览就没有图纸。
  • 4. 未经权益所有人同意不得将文件中的内容挪作商业或盈利用途。
  • 5. 人人文库网仅提供信息存储空间,仅对用户上传内容的表现方式做保护处理,对用户上传分享的文档内容本身不做任何修改或编辑,并不能对任何下载内容负责。
  • 6. 下载文件中如有侵权或不适当内容,请与我们联系,我们立即纠正。
  • 7. 本站不保证下载资源的准确性、安全性和完整性, 同时也不承担用户因使用这些下载资源对自己和他人造成任何形式的伤害或损失。

评论

0/150

提交评论