MOS电容C-V特性的理解_第1页
MOS电容C-V特性的理解_第2页
MOS电容C-V特性的理解_第3页
MOS电容C-V特性的理解_第4页
MOS电容C-V特性的理解_第5页
已阅读5页,还剩2页未读 继续免费阅读

下载本文档

版权说明:本文档由用户提供并上传,收益归属内容提供方,若内容存在侵权,请进行举报或认领

文档简介

MOS电容C-V特性的理解该内容转载自IC设计是玄学关于MOS电容C-V特性的理解在集成电路设计中,经常会用到MOS管作为电容,由于MOS电容是一个栅控电容,所以其容值并不精确,所以在高精度电路中MOS电容不能被应用,但是MOS电容的优点是节省面积,所以在对容值精度要求不高的电路中,MOS电容应用较多,比如作为稳压电容,滤波电容等等。由于MOS电容容值随电压变化,下面我们分析MOS电容的C-V特性。MOS电容形成机理MOS结构如下图所示:图1MOSC-V等效电容模型其中是加在MOS结构的总电压,是降落在氧化层上的电压,是降落在半导体上(耗尽层)的电压,是金属极板感应出的电荷量,是半导体一侧(下文称为耗尽层)感应出的电荷量。MOS电容可以等效为氧化层电容和耗尽层电容的串联,氧化层电容为COX,耗尽层电容为CS,降落在氧化层上的电压为VOX,降落在耗尽层上的电容为VS,氧化层电容感应出的电荷为QOX,耗尽层电容感应出的电荷为QS。所以MOS电容可以推导如下:通过在MOS结构上加不同的栅压来分析MOS结构的电容,栅压可以用直流信号加交流信号来模拟,首先上一张在低频信号下MOSC-V特性图:图2低频信号下MOSC-V特性原理分析(低频)我们以NMOS结构为例进行分析,首先在MOS结构两端加负电压,如下图所示:图3MOS两端电容加负压NMOS两端加负压后,金属极板带负电荷,所以在半导体一侧(对于NMOS结构半导体一侧是p-sub,下文用p-sub来代表半导体一侧)就会感应出正电荷,由于p-sub中多子是空穴,所以在p-sub顶端就会感应出多子空穴,此过程称为多子积累,这样电压VG的变化只会在氧化层两端感应出相应的电荷,所以MOS电容就是氧化层电容。氧化层电容的容值为:其中是氧化层介电常数,是氧化层厚度。现在在NMOS两端加正电压,如下图所示图4MOS两端电容加正压在正电压比较小时(反型前),在栅极感应出正电荷,在加正压后,电场方向由栅指向p-sub,所以氧化层下面的空穴会被排斥如图4(a)所示,所以在氧化层下面会出现空间电荷区,这个电荷区是带负电的。随着电压的增大,空间电荷区逐渐变宽。这时表现出来的就是氧化层电容和空间电荷区电容的串联。所以,随着MOS两端电压的增大,耗尽层逐渐变宽,MOS电容可由下式决定其中是氧化层厚度,是耗尽层厚度。由上式可得随着耗尽层厚度的增加,MOS电容减小。随着电压的继续增大,开始出现反型层电荷,这时p-sub的负电荷来自两部分一部分来自p-sub空间电荷区的展宽,另一部分来自p-sub顶端的反型层电荷,随着电压的增大,空间电荷区增加,空间电荷区的增加导致电容减小,同时反型层电荷也在增加,而反型层电荷的增加会导致电容变大,随着外加电压VG的增加,反型层电荷所占的比重越来越大,所以在弱反型阶段,MOS电容是一个先减小后增大的过程。随着电压的继续增大,出现强反型,此时空间电荷区达到最大,此时半导体p-sub一侧的负电荷基本都由反型层电荷提供,所以此时的电容就是氧化层电容。所以强反型以后,MOS电容基本不变,强反型MOSC-V特性如下:所以最终C-V特性如下图所示。图5低频信号下MOSC-V特性MOS电容(高频)在MOS两端加负压和小的正压时(反型前),p-sub处在积累和耗尽状态,MOS高频和低频C-V特性是相同的,因为积累是电容下极板产生空穴,而空穴是多子,数量很多,所以能够跟得上高频信号的变化。在耗尽情况下,p-sub感应出空间电荷区,空间电荷区的负电荷是由不可动的受主杂质提供,这与低频情况下是一样的,所以在MOS在反型前,高低频C-V特性一致。当在高频情况下,在MOS反型时,由于反型层电荷的产生不是一个很快的过程,所以跟不上高频信号的变化,所以反型层电荷并不贡献电容。同时在强反型时,耗尽层厚度达到最大值,当高频信号变化时,耗尽层厚度会产生轻微的变化来响应高频信号,所以在高频情况下强反型时MOSC-V电容只有耗尽层贡献。表达式如下:所以高频C-V曲线如图5实线所示。图6MOS高低频C-V特性关于反型层电荷的产生问题在p-sub内部,载流子的产生与复合一直在发生并处于动态平衡中,在MOS加正压开始产生反型层电荷时,由于在p-sub和氧化层附近有很强的电场,所以在载流子产生时,电子就被电场扫到p-sub顶端(氧化层底端),这就是反型层电荷的来源。那么电子和空穴是成对产生的,电子被电场扫到p-sub顶端(氧化层底端),剩余的空穴去哪里了呢?空穴也会被电场向下排斥,最终这些空穴会被电源上的电子所复合。MOS电容在电路中的应用NMOS电容在电路中当作电容应用时,一般都是D,S,B都接地,而不是只有B接地,为什么?图7MOS的不同接法从前文的MOSC-V特性分析中我们可以得到:图7(b)的接法与前文分析的情况是一致的,所以其C-V特性如图6所示。如果在MOS栅端出现大电压高频信号时,MOS的容值很小,其值为:如果在MOS栅端出现大电压低频信号时,MOS电容为:所以图7(b)中电容在高低频下容值不一样,如果NMOS在电路中作为滤波电容,肯定会影响滤波效果。对于图7(a)中NMOS电容,由于D,S,B端都接低电位,所以在NMOS加高频大电压信号时,由于NMOS反型层电荷已经形成,所以D,S被反型层电子连接起来,当高频信号变化时,S,D端的电子就会源源不断的送往沟道,形成反型层电荷,所以能够跟得上高频信号的变化,所以图7(a)中接法NMOS电容在高低频电容是一

温馨提示

  • 1. 本站所有资源如无特殊说明,都需要本地电脑安装OFFICE2007和PDF阅读器。图纸软件为CAD,CAXA,PROE,UG,SolidWorks等.压缩文件请下载最新的WinRAR软件解压。
  • 2. 本站的文档不包含任何第三方提供的附件图纸等,如果需要附件,请联系上传者。文件的所有权益归上传用户所有。
  • 3. 本站RAR压缩包中若带图纸,网页内容里面会有图纸预览,若没有图纸预览就没有图纸。
  • 4. 未经权益所有人同意不得将文件中的内容挪作商业或盈利用途。
  • 5. 人人文库网仅提供信息存储空间,仅对用户上传内容的表现方式做保护处理,对用户上传分享的文档内容本身不做任何修改或编辑,并不能对任何下载内容负责。
  • 6. 下载文件中如有侵权或不适当内容,请与我们联系,我们立即纠正。
  • 7. 本站不保证下载资源的准确性、安全性和完整性, 同时也不承担用户因使用这些下载资源对自己和他人造成任何形式的伤害或损失。

评论

0/150

提交评论