集成电路制造工艺课件教学_第1页
集成电路制造工艺课件教学_第2页
集成电路制造工艺课件教学_第3页
集成电路制造工艺课件教学_第4页
集成电路制造工艺课件教学_第5页
已阅读5页,还剩29页未读 继续免费阅读

下载本文档

版权说明:本文档由用户提供并上传,收益归属内容提供方,若内容存在侵权,请进行举报或认领

文档简介

集成电路制造工艺课件教学第10章工艺集成集成电路中的隔离1CMOS集成电路的工艺集成234双极集成电路的工艺集成BiCMOS集成电路的工艺集成工艺集成:——运用各类工艺形成电路结构的制造过程CMOS集成电路的工艺集成双极型集成电路的工艺集成BiCMOS集成电路的工艺集成§10.1集成电路中的隔离一.MOS集成电路中的隔离局部场氧化工艺(Localoxidationofsilicon,LOCOS)改进的LOCOS工艺浅槽隔离(Shallowtrenchisolation,STI)CMOS自隔离及寄生MOS示意图LOCOS工艺流程硅片清洗生长缓冲SiO2层LPCVD淀积Si3N4涂胶LOCOS掩模板曝光显影刻蚀去胶隔离注入热氧化刻蚀氮化硅LOCOS工艺的缺点1.鸟嘴的形成(Bird’sbeak)由于氧的横向扩散,硅的氧化反应是各向同性的氧化物在氮化硅下面的生长形成鸟嘴浪费硅片的有效面积2.厚的氧化层造成表面凹凸不平,加重台阶覆盖问题改进的LOCOS工艺回刻的LOCOS工艺侧墙掩蔽的隔离工艺多晶硅缓冲层的LOCOS工艺(PBL)浅槽隔离(STI)STL不会产生鸟嘴更平坦的表面更多的工艺步骤LOCOS工艺相对简单,便宜,高产率当特征尺寸<0.35um不再适用STI工艺流程掩模板光刻刻蚀形成浅槽STI工艺流程高压CVDSiO2CMPSiO2至Si3N4层CMP去除Si3N4SOI技术介质隔离绝缘体上外延硅结合STI技术横向和纵向的完全隔离工艺较复杂二.双极型电路中的隔离pn结隔离:(形成工作区-光刻出隔离区-离子注入与工作区反型的杂质形成pn结),工艺简单缺点:隔离区较宽,降低集成度;隔离扩散引入了大的收集区-衬底和收集区-基区电容,不利于电路速度的提高深槽隔离:与浅槽隔离类似§10.2CMOS集成电路中的工艺集成MOS集成电路工艺的发展:70-80年代,nMOS为IC主流技术:多晶硅栅替代铝栅,源漏自对准结构;离子注入技术提高沟道和源漏区掺杂的控制能力80年代之后,CMOS工艺成为IC主流技术:带侧墙的漏端轻掺杂结构;自对准硅化物技术;浅槽隔离技术;氮化二氧化硅栅介质材料;晕环技术;双掺杂多晶硅技术;化学机械抛光(CMP);大马士革镶嵌工艺和铜互连技术今后发展趋势:超薄SOICMOS器件,纳米硅器件,双栅器件等CMOS工艺中的基本模块及对器件性能的影响CMOSIC中的阱:单阱(SingleWell)双阱(TwinWell)自对准双阱(Self-alignedTwinWell)阱的制备工艺:高能离子注入高温退火杂质推进单阱P阱CMOS(静态逻辑电路)N阱CMOS(动态逻辑电路)双阱需要两块掩模版更平坦的表面先进CMOSIC工艺中最常用的自对准双阱工艺优点:只需要一块掩模版,减少工艺成本缺点:硅片表面不平坦,影响后续的介质淀积一般先离子注入形成N阱,因为P在高温下的扩散比B慢,避免了氧化时杂质的扩散CMOS集成电路中的栅电极(Gate)普通金属栅(铝栅)多晶硅栅(双掺杂自对准多晶硅工艺)高k栅介质及金属栅(钨栅及Ta2O5)高k栅介质及金属栅器件尺寸缩小(<0.1um),氧化层厚度越来越薄,需要采用高k介质代替SiO2作为栅介质层保证储存足够的电荷来开启MOSFET,并有效防止隧穿及击穿金属栅具有更低的电阻率,能有效地提高器件的速度采用高k栅介质和金属栅是未来的一个发展方向CMOS集成电路中的源漏结构源漏结构及工艺的发展:蒸发或固相扩散离子注入轻掺杂源漏结构源漏扩展结构晕环结构轻掺杂源漏(LDD)结构热电子效应LDD结构LDD工艺流程低剂量注入形成轻掺杂层淀积氮化硅层刻蚀氮化硅层形成侧墙高剂量,高能量离子注入形成重掺杂层退火驱进形成源漏晕环注入(haloimplantation)进一步降低短沟效应,降低源漏区横向扩散提高杂质分布梯度以降低源漏串联电阻自对准结构和接触CMOSIC工艺流程80年代主流工艺90年代主流工艺当前主流工艺(见课件)§10.3双极型集成电路的工艺集成平面双极集成电路工艺:标准埋层双极晶体管(SBC)收集区扩散绝缘双极晶体管(CDI)三扩散层双极晶体管(3D)SBC晶体管的结构SBC双极集成电路工艺流程(见课件)先进的隔离技术(深槽隔离DTI代替pn结隔离,减少隔离面积,增加集成度)多晶硅发射极(减少发射区表面复合速率,改善晶体管电流增益,缩小器件纵向尺寸)自对准发射极和基区接触(自对准,减少光刻,减少器件内部电极接触之间的距离)§10.4BiCMOS的工艺集成双极集成电路优点:高速、驱动能力强,适合于高精度模拟电路双极集成电路缺点:功耗高,集成度低CMOS集成电路优点:功耗低,高集成度CMOS集成电路缺点:速度低,驱动能力差BiCMOS技术,利用CMOS器件制作高集成度、低功耗部分,利用双极器件制作输入和输出部分或者高速部分以CMOS工艺为基础的BiCMOS工艺以标准双极工艺为基础的双阱BiCMOS工艺小结MOS集成电路中的隔离

LOCOS工艺,改进的LOCOS工艺,浅槽隔离双极型集成电路中的隔离

pn结隔离,深槽隔离CMOS集成电路中的基本模块阱(单阱、双阱、自对准双阱)栅电极(多晶硅栅、金属栅和高k栅介质层)源漏结构(轻掺杂源漏结构LDD)接触层(自对准硅化物工艺)COMS工艺流程80年代工艺(LOCOS、PSG回流、正胶光刻等)90年代工艺(外延硅

温馨提示

  • 1. 本站所有资源如无特殊说明,都需要本地电脑安装OFFICE2007和PDF阅读器。图纸软件为CAD,CAXA,PROE,UG,SolidWorks等.压缩文件请下载最新的WinRAR软件解压。
  • 2. 本站的文档不包含任何第三方提供的附件图纸等,如果需要附件,请联系上传者。文件的所有权益归上传用户所有。
  • 3. 本站RAR压缩包中若带图纸,网页内容里面会有图纸预览,若没有图纸预览就没有图纸。
  • 4. 未经权益所有人同意不得将文件中的内容挪作商业或盈利用途。
  • 5. 人人文库网仅提供信息存储空间,仅对用户上传内容的表现方式做保护处理,对用户上传分享的文档内容本身不做任何修改或编辑,并不能对任何下载内容负责。
  • 6. 下载文件中如有侵权或不适当内容,请与我们联系,我们立即纠正。
  • 7. 本站不保证下载资源的准确性、安全性和完整性, 同时也不承担用户因使用这些下载资源对自己和他人造成任何形式的伤害或损失。

最新文档

评论

0/150

提交评论