用原理图输入法设计四位全加器实验_第1页
用原理图输入法设计四位全加器实验_第2页
用原理图输入法设计四位全加器实验_第3页
用原理图输入法设计四位全加器实验_第4页
全文预览已结束

下载本文档

版权说明:本文档由用户提供并上传,收益归属内容提供方,若内容存在侵权,请进行举报或认领

文档简介

实验一用原理图输入法设计四位全加器一实验目的熟悉利用QuartusII的原理图输入方法设计简单组合电路,掌握层次化设计的方法,并通过一个4位全加器的设计把握利用EDA软件进行原理图输入方式的电子线路设计的详细流程。二实验内容用原理图输入法设计4位全加器;参考教材p167,实验6-1,并完成实验报告;三实验仪器QuartusII软件四实验原理一个4位全加器可以由4个一位全加器构成,加法器间的进位可以串行方式实现,即将低位加法器的进位输出cout与相邻的高位加法器的低位进位输入信号cin相接。而1位全加器可用两个半加器和一个或门来实现。五实验步骤1:完成半加器和全加器的设计,包括原理图输入、编译、综合、适配、仿真、实验板上的硬件测试,并将此全加器电路设计成一个硬件符号入库。键1、键2、键3(PIO0/1/2)分别接ain、bin、cin;发光管D2、D1(PIO9/8)分别接sout和cout。半加器原理图如下所示:一位全加器原理图如下所示:2,建立一个更高层次的原理图设计,利用以上获得的1位全加器构成4位全加器,并完成编译、综合、适配、仿真、和硬件测试。建议选择电路模式1(附图F-2):键2、键1输入4位加数:键4、键3输入4位被加数:数码6和数码5显示加和:D8显示进位cout。四位全加器原理图如下所示:六实验结果及分析 半加器仿真波形图如下图所示:当a=0,b=0时,co=0,so=0当a=0,b=1时,co=0,so=1当a=1,b=0时,co=0,so=1当a=1,b=1时,co=1,so=1结果与半加器功能相符;一位全加器仿真波形如下图所示:分析波形可知,波形结果与全加器功能相符;四位全加器波形图如下所示:分析波形可知:当A3A2A1A0=0000,B3B2B1B0=0000时,D3D2D1D0=0000当A3A2A1A0=0101,B3B2B1B0=1100时,D3D2D1D0=0001,其他时刻波形也与全加器功能相符,全加器设计成功。七实验小结通过本次实验,我掌握了QuartusII的基本

温馨提示

  • 1. 本站所有资源如无特殊说明,都需要本地电脑安装OFFICE2007和PDF阅读器。图纸软件为CAD,CAXA,PROE,UG,SolidWorks等.压缩文件请下载最新的WinRAR软件解压。
  • 2. 本站的文档不包含任何第三方提供的附件图纸等,如果需要附件,请联系上传者。文件的所有权益归上传用户所有。
  • 3. 本站RAR压缩包中若带图纸,网页内容里面会有图纸预览,若没有图纸预览就没有图纸。
  • 4. 未经权益所有人同意不得将文件中的内容挪作商业或盈利用途。
  • 5. 人人文库网仅提供信息存储空间,仅对用户上传内容的表现方式做保护处理,对用户上传分享的文档内容本身不做任何修改或编辑,并不能对任何下载内容负责。
  • 6. 下载文件中如有侵权或不适当内容,请与我们联系,我们立即纠正。
  • 7. 本站不保证下载资源的准确性、安全性和完整性, 同时也不承担用户因使用这些下载资源对自己和他人造成任何形式的伤害或损失。

评论

0/150

提交评论