EDA实验04-简单分频时序逻辑电路设计_第1页
EDA实验04-简单分频时序逻辑电路设计_第2页
EDA实验04-简单分频时序逻辑电路设计_第3页
EDA实验04-简单分频时序逻辑电路设计_第4页
EDA实验04-简单分频时序逻辑电路设计_第5页
已阅读5页,还剩2页未读 继续免费阅读

下载本文档

版权说明:本文档由用户提供并上传,收益归属内容提供方,若内容存在侵权,请进行举报或认领

文档简介

第第#页共5页电子信息工程学系实验报告实验时间:2011-10-10学号:910705131成绩:实验时间:2011-10-10学号:910705131成绩:指导教师(签名)实验项目名称:简单分频时序逻辑电路设计班级:通信091 姓名:Jxairy实验目的:1•掌握基本组合逻辑电路的实现方法。2•初步了解分频时序逻辑电路的生成方法。实验环境:Windows7、max+plusn10等。实验内容:1.学习VerilogHDL设计课件。2•同步置数、同步清零计数器的文本设计过程及其仿真。3.作clk_in的2分频clk_out,要求输出时钟的相位与课件 1/2分频器的输出正好相反。实验过程:、同步置数、同步清零计数器实验的设计和仿真:新建文本:选择菜单File下的New,出现如图4.1所示的对话框,在框中选中“TextEditorfile”,按“OK”按钮,即选中了文本编辑方式。另存为Verilog编辑文件,如图4.2所示。在编辑窗口中输入程序,如图 4.3所示。NewI「FileTvpe '■GiaphicEditorhile |.gdF~「SymbolEditorfte-feKtEditorjil^)LWaveformEditorfile一时OK Cancel图4.1新建文本SaveAsFileName:|count.*Directoryi$:dt\max2work\shiy^r/140Directories:pmax^orkcounler.vDrives:目2AutomaticExlension: pv图4.2另存为.V编辑文件设置当前文本:在MAX+PLUSII中,在编译一个项目前,必须确定一个设计文件作为当前项目。按下列步骤确定项目名:在File菜单中选择Project中的Name选项,将出现ProjectName对话框:在Files框内,选择当前的设计文件。选择“ 0K”。如图4.4所示。ProjactName:court,v图4.3计数器代码FProjectName'OnlyTopsofHierarchic?Directoryis:d:\max2work\$hiyan040ProjactName:court,v图4.3计数器代码FProjectName'OnlyTopsofHierarchic?Directoryis:d:\max2work\$hiyan040Files: Directories:OKCancel图4.4设置当前仿真的文本设计(5)打开编译器窗口:在MAX—plusn菜单内选择Compiler项,即出现如图4.5的编译器窗口。图4.5编译器窗口选择Start即可开始编译,MAX+PLUSII编译器将检查项目是否有错,并对项目进行逻辑综合,然后配置到一个Altera器件中,同时将产生报告文件、编程文件和用于时间仿真用的输出文件。(6)建立波形编辑文件:选择菜单File下的New选项,在出现的New对话框中选择“WaveformEditorFile”,单击OK后将出现波形编辑器子窗口。

(8)仿真节点插入:选择菜单 Node下的EnterNodesfromSNF选项,出现如图4.6所示的选择信号结点对话框。按右上侧的“ List”按钮,左边的列表框将立即列出所有可以选择的信号结点,然后按中间的“=>”按钮,将左边列表框的结点全部选中到右边的列表框。单击“ OK”,选中的信号将出现在波形编辑器中。EnterNodesfromSNFEnterNodesfromSNF图4.6仿真节点插入(9)输入波形设置,保存波形文件,文本仿真:单击菜单 File下的Save选项,在弹出的窗口中将波形文件存在以上的同一目录中,文件取名为 count.scf。单击MAX—plusn菜单内选择Simulator选项,单击Start,接着打开OpenSCF(界面如下图4.7所示),即完成模块调用的波形仿真。'Simulator:TimingSimulationSimulationInput:countsdSimulationTime:0.0nsEndTime:OscillationGlitchStartTime:0.0ns厂UseDevice厂Setup/HoldrCheckOutputsEndTime:OscillationGlitch图4.7Simulator仿真1/2分频器设计过程及其仿真:新建文本:选择菜单File下的New,出现如图4.1所示的对话框,在框中选中“TextEditorfile按“OK”按钮,即选中了文本编辑方式。另存为Verilog编辑文件,命名为“div_second.v”,与图4.2类似。在编辑窗口中输入程序,如图 4.8所示。设置当前文本:在File菜单中选择Project中的Name选项,将出现ProjectName对话框:在Files框内,选择compare设计文件。选择“OK”。与图4.4类似。图4.81/2分频器的代码打开编译器窗口:在MAX—plusn菜单内选择Compiler项,单击Start。与图4.5类似。建立波形编辑文件:选择菜单File下的New选项,在出现的New对话框中选择“WaveformEditorFile”,单击OK后将出现波形编辑器子窗口。仿真节点插入:选择菜单 Node下的EnterNodesfromSNF选项,单击“List”按钮,再单击中间的“=>”按钮,插入仿真节点。单击“OK”,选中的信号将出现在波形编辑器中。与图 4.6类似。输入波形设置,保存波形文件,文本仿真:单击菜单 File下的Save选项,在弹出的窗口中将波形文件存在以上的同一目录中, 文件取名为div_second.scf。单击MAX—plusn菜单内选择Simulator选项,单击Start,接着打开OpenSCF(界面与图4.7类似),即完成对1/2分频器的波形仿真。实验结果及分析:一、同步置数、同步清零计数器实验的设计仿真,如下图 4.9所示:

图4.9同步置数、同步清零计数器仿真

温馨提示

  • 1. 本站所有资源如无特殊说明,都需要本地电脑安装OFFICE2007和PDF阅读器。图纸软件为CAD,CAXA,PROE,UG,SolidWorks等.压缩文件请下载最新的WinRAR软件解压。
  • 2. 本站的文档不包含任何第三方提供的附件图纸等,如果需要附件,请联系上传者。文件的所有权益归上传用户所有。
  • 3. 本站RAR压缩包中若带图纸,网页内容里面会有图纸预览,若没有图纸预览就没有图纸。
  • 4. 未经权益所有人同意不得将文件中的内容挪作商业或盈利用途。
  • 5. 人人文库网仅提供信息存储空间,仅对用户上传内容的表现方式做保护处理,对用户上传分享的文档内容本身不做任何修改或编辑,并不能对任何下载内容负责。
  • 6. 下载文件中如有侵权或不适当内容,请与我们联系,我们立即纠正。
  • 7. 本站不保证下载资源的准确性、安全性和完整性, 同时也不承担用户因使用这些下载资源对自己和他人造成任何形式的伤害或损失。

评论

0/150

提交评论